專利名稱:一種設置終端電阻阻值的裝置及時序控制器的制作方法
技術領域:
本實用新型涉及電子設備技術領域,尤其涉及一種設置終端電阻阻值的裝置及時序控制器。
背景技術:
目前通信已經(jīng)步入3G時代,而無線廣域網(wǎng)(WffAN)則是3G應用的一大熱點,使得筆記本電腦或者其他應用設備在蜂窩網(wǎng)絡覆蓋的范圍內(nèi)可以連接到互聯(lián)網(wǎng),但WWAN工作頻段中的電磁干擾一直是困擾液晶面板廠商與筆記本系統(tǒng)端的一大難題,為了保證通信質(zhì)量,使數(shù)據(jù)能夠正確的傳送,就需要降低無線應用的特殊頻段(該特殊頻段包括GSM、WCDMA等頻段)的電磁干擾水平。在實際的WffAN測試中,WffAN關注頻段內(nèi)出現(xiàn)的主要噪聲(WffAN Noise)的特點 是與LVDS信號成倍頻關系,即噪聲所出現(xiàn)的頻段均為LVDS頻率的整數(shù)倍,則可推斷這些Noise是由LVDS (Low-Voltage Differential Signaling,低壓差分信號)信號產(chǎn)生的高次諧波。而LVDS產(chǎn)生Noise的原理是LVDS信號由系統(tǒng)端的ー個恒流源產(chǎn)生,經(jīng)過信號線,輸送給液晶驅動電路中的時序控制芯片,LVDS屬于高頻信號,頻率一般在69ΜΗζ 75ΜΗζ左右,由于LVDS信號沒有被完全吸收,就可能會在傳播線路上發(fā)生反射,反射回的信號和傳播的信號最終會形成高頻駐波。這些高頻駐波把傳播線路布線變成了非常高效率的天線,向外輻射,會成為WWAN頻段中的Noise。綜上所述,由于現(xiàn)有終端不能消除LVDS信號在傳輸線路上發(fā)生的反射,因此產(chǎn)生了 WffAN Noise。
實用新型內(nèi)容本實用新型提供了一種設置終端電阻阻值的裝置及包含此裝置的時序控制器,可消除LVDS信號在傳輸線路上發(fā)生的反射,避免產(chǎn)生WffAN Noise0本實用新型實施例提供的一種設置終端電阻阻值的裝置包括波形檢測電路,與傳輸線路相連,用于采集傳輸線路上傳輸至終端的信號中的電壓幅值;運算器,與波形檢測電路相連,用于根據(jù)波形檢測電路采集到的電壓幅值,確定終端的電阻阻值;寄存器,與運算器相連,用于根據(jù)所述運算器確定的終端電阻阻值,生成電阻阻值設置命令;并聯(lián)電阻網(wǎng)絡,與傳輸線路和寄存器相連,用于接收傳輸線路上傳輸至終端的信號;并根據(jù)所述寄存器生成的所述電阻阻值設置命令設置自身的阻值。所述信號為LVDS低壓差分信號。所述波形檢測電路包括[0014]采集單元,用于采集傳輸線路上傳輸至終端的信號;電壓幅值獲取単元,用于獲取所述采集單元采集的信號中在設定的電壓范圍內(nèi)的最高點電壓Vl和最低點電壓V2。所述運算器包括電壓幅值接收単元,用于從電壓幅值獲取單元接收最高點電壓Vl和最低點電壓V2 ;運算單元,用于根據(jù)電壓幅值接收単元接收到的VI、V2和預先設定的參考電壓值R,確定終端的電阻阻值。所述運算単元根據(jù)如下公式確定終端的電阻阻值R=Rref* (V1/V2); R為終端的電阻阻值。所述并聯(lián)電阻網(wǎng)絡包括一個外圍電阻和至少ー個默認電阻,其中各電阻之間為并聯(lián)。所述并聯(lián)電阻網(wǎng)絡包括至少ー個默認電阻,且當默認電阻為至少兩個時,各電阻之間為并聯(lián)。所述并聯(lián)電阻網(wǎng)絡還包括控制器,用于根據(jù)電阻阻值設置命令控制并聯(lián)電阻網(wǎng)絡中所述默認電阻的導通或關斷。本實用新型實施例還提供了ー種時序控制器,所述時序控制器包括上述裝置。本實用新型實施例提供的設置終端電阻阻值的裝置,通過設置合適的與LVDS信號傳輸線路相連的電阻的阻值,盡可能吸收信號沿著線路網(wǎng)絡傳播的能量,以減弱信號傳輸線路上信號反射,避免反射信號與信號傳輸線路上的正常信號共同形成高頻駐波,就可抑制WffAN Noise的產(chǎn)生。
圖I為本實用新型的實施例裝置結構示意圖;圖2為本實用新型的實施例并聯(lián)電阻網(wǎng)絡中的電阻連接示意圖;圖3為本實用新型的實施例寄存器傳輸命令至并聯(lián)電阻網(wǎng)絡的示意圖;圖4為本實用新型的實施例裝置工作流程示意圖。
具體實施方式
本實用新型提供了一種設置終端電阻阻值的裝置,用來抑制WffAN Noise的產(chǎn)生。
以下結合附圖,對設置終端電阻阻值的裝置進行說明,如圖I所示,該裝置包括波形檢測電路11,與傳輸線路15和運算器12相連,用于采集傳輸線路上傳輸至終端的信號中的電壓幅值。運算器12,與波形檢測電路11和寄存器13相連,用于根據(jù)從波形檢測電路接收到的電壓幅值,確定終端的電阻阻值。寄存器13,與運算器12和并聯(lián)電阻網(wǎng)絡14相連,用于根據(jù)所述運算器確定的終端電阻阻值,生成電阻阻值設置命令。并聯(lián)電阻網(wǎng)絡14,與傳輸線路15和寄存器13相連,用于接收傳輸線路上傳輸至終端的信號;根據(jù)所述寄存器生成的所述電阻阻值設置命令設置自身的阻值。在理想情況下,電阻值為IOOohm的傳輸線路,其終端匹配電阻應該選用IOOohm的電阻,當終端電阻與傳輸線路匹配時,則可使得信號不會在傳輸線路上發(fā)生反射。但是,在現(xiàn)有終端中,由干與傳輸線路連接的電阻的阻值是ー設定值,并不會改變,而傳輸線路的電阻阻值并不是ー個確定值,所以才會使得LVDS信號的能量在從傳輸線路傳輸至電阻后沒有被完全吸收而產(chǎn)生反射。本實施例中的并聯(lián)電阻網(wǎng)絡14所提供的阻值,是由波形檢測電路11、運算器12和寄存器13通過采集傳輸線路上傳輸至終端的信號中的電壓幅值;根據(jù)從波形檢測電路接收到的電壓幅值,確定終端的電阻阻值;根據(jù)所述運算器確定的終端電阻阻值,生成電阻阻值設置命令;最終根據(jù)生成的命令設置并聯(lián)電阻網(wǎng)絡14的阻值,并聯(lián)電阻網(wǎng)絡14提供的電阻即是終端中與傳輸線路連接的電阻。因此,本實施例中設置終端電阻阻值的裝置會根據(jù)傳輸線路上傳輸至終端的信號中的電壓幅值,設置與傳輸線路連接的電阻阻值,該與傳輸線路連接的電阻即為并聯(lián)電阻網(wǎng)絡提供的電阻,并聯(lián)電阻網(wǎng)絡14的阻值與傳輸線路的匹配可盡可能的吸收傳輸線路上的信號。而如果傳輸線路上傳輸?shù)男盘枮長VDS,可被本實施例提供的裝置盡可能的吸收,以避免WffAN Noise的產(chǎn)生。同吋,并聯(lián)電阻網(wǎng)絡14會將接收到的信號傳輸至終端中的用于信號轉換的芯片16以進行信號轉化,轉化 后的信號可為屏幕驅動提供像素數(shù)據(jù)信號。優(yōu)選的,所述芯片16為時序控制芯片。傳輸線路15與并聯(lián)電阻網(wǎng)絡14連接,波形檢測電路11則與傳輸線路15和運算器12相連,可接收傳輸線路15上傳輸至終端的信號,并采集到信號中的電壓幅值。而電壓幅值用于終端電阻的阻值確定。傳輸線路15可用于傳輸LVDS信號,而本實施例可用于消除傳輸線路15上傳輸?shù)氖荓VDS信號時所產(chǎn)生的反射。根據(jù)LVDS是低壓差分信號的特點,應采集的電壓幅值該是在設定的電壓范圍內(nèi)的最高點電壓Vl和最低點電壓V2,根據(jù)Vl和V2才能確定對應需要的電阻值。因此較優(yōu)地,所述波形檢測電路包括采集單元111和電壓幅值獲取単元112。其中,采集單元111用于采集傳輸線路上傳輸至終端的信號;電壓幅值獲取単元112用于獲取所述采集單元采集的信號中在設定的電壓范圍內(nèi)的最高點電壓Vl和最低點電壓V2。波形檢測電路11采集的電壓幅值是確定并聯(lián)電阻網(wǎng)絡14提供的電阻阻值的基礎。LVDS信號的電壓幅值是在設定的電壓范圍內(nèi)的最高點電壓Vl和最低點電壓V2,而確定的電阻阻值如果與Vl和V2匹配,則可保證傳輸線路上的LVDS信號會盡可能地被電阻吸收,而最大程度減少信號在傳輸線路上發(fā)生反射。本實施例中的信號可以為LVDS信號,該信號是現(xiàn)有終端上產(chǎn)生WffAN Noise的主要原因。運算器12在接收到波形檢測電路11采集到的傳輸線路上傳輸至終端的信號中的電壓幅值,根據(jù)此電壓幅值確定終端的電阻阻值。為了保證傳輸線路上的LVDS信號都被電阻吸收,由于LVDS為差分信號,根據(jù)差分信號的反射原理設定ー參考電壓值RMf再配合檢測到的Vl和V2,來確定與傳輸線路15上傳輸?shù)男盘柶ヅ涞碾娮枳柚?。因此較優(yōu)地,所述運算器12包括電壓幅值接收単元121和運算單元122。其中電壓幅值接收単元121用于從電壓幅值獲取単元接收最高點電壓Vl和最低點電壓V2 ;運算單元122用于根據(jù)電壓幅值接收單元接收到的VI、V2和預先設定的參考電壓值R,確定終端的電阻阻值。所述運算單元122根據(jù)如下公式確定終端的電阻阻值R=RMf*Vl/V2。所述運算器12在確定終端的電阻阻值后,會將此阻值發(fā)送給寄存器13。由于現(xiàn)有傳輸線路的電阻阻值也大約為lOOohm,因此終端一般采用IOOohm的電阻,即使傳輸線路的阻值發(fā)生變動,也會在IOOohm左右,因此在本實施例中,可將參考電壓值設置為lOOohm。寄存器13根據(jù)所述運算器確定的終端電阻阻值,生成電阻阻值設置命令。并聯(lián)電阻網(wǎng)絡14,與傳輸線路15和寄存器13相連,用于接收傳輸線路15上傳輸至終端的信號;根據(jù)所述寄存器生成的所述電阻阻值設置命令設置自身的阻值。并聯(lián)電阻網(wǎng)絡14實際為終端的電阻,用于接收傳輸線路上傳輸?shù)男盘?,并?lián)電阻網(wǎng)絡14中的各并聯(lián)的默認電阻的導通或斷開確定后,并聯(lián)電阻網(wǎng)絡14中各電阻組成的電阻組合的阻值即為并聯(lián)電阻網(wǎng)絡14的電阻值,該并聯(lián)電阻網(wǎng)絡14的電阻值與傳輸線路上的信號的電壓幅值匹配,才能盡量避免傳輸線路上的信號發(fā)生反射。如圖2所示,并聯(lián)電阻網(wǎng)絡14中包括多個并聯(lián)電阻,其中包括一個外圍電阻和至少ー個默認電阻,各電阻之間為并聯(lián)。外圍電阻R’是ー個常閉電阻,用于保證并聯(lián)電阻網(wǎng)絡14中至少有ー個電阻是導通的,且外圍電阻的電阻值為并聯(lián)電阻網(wǎng)絡14可提供的最大電阻值。而至少ー個的默認電阻則是用于調(diào)節(jié)電 阻阻值的,每ー個默認電阻與ー開關串聯(lián),每個開關用于控制與之相連的默認電阻的閉合或關斷。以并聯(lián)電阻網(wǎng)絡14中包括8個默認電阻為例。圖2所示的并聯(lián)電阻網(wǎng)絡14包括ー個外圍電阻R’和8個默認電阻(R(TR7)以及對應的8個開關(D(TD7),則理論上至少有28=2 56種電阻取值。假設所需終端電阻可調(diào)范圍在80ohnTl20Ohm之間,那么8個默認電阻可實現(xiàn)對終端的微調(diào),其步長可以為(120-80) /256=0. 15ohm。并聯(lián)電阻網(wǎng)絡14還可有另ー種實現(xiàn)方式,即只包括至少ー個默認電阻,且當默認電阻的數(shù)量為至少兩個時,各電阻之間為并聯(lián)。每個默認電阻并聯(lián)ー個由控制器141控制的開關,而各個默認電阻之間仍未并聯(lián)。此時,為了保證與傳輸線路15連接的有一常閉電阻,可在本實現(xiàn)方式下的并聯(lián)電阻網(wǎng)絡外,再并聯(lián)ー個常閉電阻。但其實本實現(xiàn)方式與之前的并聯(lián)電阻網(wǎng)絡14包括一個外圍電阻和至少ー個默認電阻的實現(xiàn)方式中,對于電阻的導通和斷開的控制以及得到的最后電阻效果都是ー樣的。當運算器12根據(jù)電壓幅值和預先設定的參考電壓值RMf,確定所需為并聯(lián)電阻網(wǎng)絡14設定的電阻值R。寄存器13根據(jù)確定的為并聯(lián)電阻網(wǎng)絡14設定的電阻值,生成電阻阻值的設定命令,以并聯(lián)電阻網(wǎng)絡14包括8個并聯(lián)的默認電阻(R(TR7)為例,寄存器13會針對每個默認電阻都生成對應的控制信號,以控制與各個默認電阻相連的開關(D(TD7)。如下表(表I)所示,為控制信號的真值表
權利要求1.一種設置終端電阻阻值的裝置,其特征在于,該裝置包括 波形檢測電路,與傳輸線路相連,用于采集傳輸線路上傳輸至終端的信號中的電壓幅值; 運算器,與波形檢測電路相連,用于根據(jù)波形檢測電路采集到的電壓幅值,確定終端的電阻阻值; 寄存器,與運算器相連,用于根據(jù)所述運算器確定的終端電阻阻值,生成電阻阻值設置命令; 并聯(lián)電阻網(wǎng)絡,與傳輸線路和寄存器相連,用于接收傳輸線路上傳輸至終端的信號;并根據(jù)所述寄存器生成的所述電阻阻值設置命令設置自身的阻值。
2.根據(jù)權利要求I所述的裝置,其特征在于,所述信號為LVDS低壓差分信號。
3.根據(jù)權利要求I所述的裝置,其特征在于,所述波形檢測電路包括 采集單元,用于采集傳輸線路上傳輸至終端的信號; 電壓幅值獲取単元,用于獲取所述采集單元采集的信號中在設定的電壓范圍內(nèi)的最高點電壓Vl和最低點電壓V2。
4.根據(jù)權利要求3所述的裝置,其特征在于,所述運算器包括 電壓幅值接收單元,用于從電壓幅值獲取單元接收最高點電壓Vl和最低點電壓V2 ;運算單元,用于根據(jù)電壓幅值接收単元接收到的VI、V2和預先設定的參考電壓值RMf,確定終端的電阻阻值。
5.根據(jù)權利要求4所述的裝置,其特征在干,所述運算単元根據(jù)如下公式確定終端的電阻阻值R=Rref* (V1/V2); R為終端的電阻阻值。
6.根據(jù)權利要求I所述的裝置,其特征在于,所述并聯(lián)電阻網(wǎng)絡包括 一個外圍電阻和至少ー個默認電阻,其中各電阻之間為并聯(lián)。
7.根據(jù)權利要求I所述的裝置,其特征在于,所述并聯(lián)電阻網(wǎng)絡包括 至少ー個默認電阻,且當默認電阻的數(shù)量為至少兩個時,各電阻之間為并聯(lián)。
8.根據(jù)權利要求6或7所述的裝置,其特征在于,所述并聯(lián)電阻網(wǎng)絡還包括控制器,用于根據(jù)電阻阻值設置命令控制并聯(lián)電阻網(wǎng)絡中所述默認電阻的導通或關斷。
9.ー種時序控制器,其特征在于,所述時序控制器包括權利要求Γ7任ー權利要求所述的裝置。
專利摘要本實用新型提供了一種設置終端電阻阻值的裝置及時序控制器,可消除LVDS信號在傳輸線路上發(fā)生的反射,避免產(chǎn)生WWAN Noise。本實用新型提供的裝置包括波形檢測電路,與傳輸線路相連,用于采集傳輸線路上傳輸至終端的信號中的電壓幅值;運算器,與波形檢測電路相連,用于根據(jù)波形檢測電路采集到的電壓幅值,確定終端的電阻阻值;寄存器,與運算器相連,用于根據(jù)所述運算器確定的終端電阻阻值,生成電阻阻值設置命令;并聯(lián)電阻網(wǎng)絡,與傳輸線路和寄存器相連,用于接收傳輸線路上傳輸至終端的信號;并根據(jù)所述寄存器生成的所述電阻阻值設置命令設置自身的阻值。
文檔編號H03H11/28GK202634377SQ201220273919
公開日2012年12月26日 申請日期2012年6月11日 優(yōu)先權日2012年6月11日
發(fā)明者張鄭欣, 徐帥 申請人:北京京東方光電科技有限公司