專利名稱:A/d轉(zhuǎn)換器電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及A/D轉(zhuǎn)換器電路的高速操作。
背景技術(shù):
圖10示出了一個傳統(tǒng)的A/D轉(zhuǎn)換器,更確切地說,它是一個4比特輸出型串并聯(lián)A/D轉(zhuǎn)換器。這個A/D轉(zhuǎn)換器包括受高位比較器控制電路10輸出的控制信號1A、1B和1C控制的高位比較器COMP11、12和13;受低位比較器控制電路20輸出的控制信號2A、2B和2C控制的低位比較器COMP21、22和23。比較器COMP11、12、13和COMP 21、22、23的輸入端(IN)都接到A/D轉(zhuǎn)換器的輸入端(AIN)上。適當(dāng)選擇和加到這些比較器的基準(zhǔn)電壓端上的是由一個鏈?zhǔn)诫娮柙嚵袑⒛M輸入電壓VAIN的輸入電壓范圍(最大基準(zhǔn)電壓VRH,最小基準(zhǔn)電壓VRL)16分得到的各個電平的電壓。
高位比較器11、12、13的基準(zhǔn)電壓端(REF)分別接到鏈?zhǔn)诫娮柙嚵袑⒛M輸入電壓VAIN的輸入電壓范圍4分的分壓端(N1)、(N2)、(N3)上。在A/D轉(zhuǎn)換時,首先大致檢測模擬輸入電壓VAIN的電壓電平,執(zhí)行高位比特的A/D轉(zhuǎn)換。輸出端(O11)、(O12)、(O13)接到一個開關(guān)選擇電路30上。從開關(guān)選擇電路30有選擇地按照高位比特的A/D轉(zhuǎn)換結(jié)果輸入開關(guān)控制信號S1至S4之一。
低位比較器COMP 21、22、23的基準(zhǔn)電壓端(REF)通過轉(zhuǎn)接開關(guān)組SW1至SW4接到鏈?zhǔn)诫娮柙嚵械姆謮憾松?。按照開關(guān)控制信號S1至S4的類型選擇轉(zhuǎn)接開關(guān)組SW1至SW4中的一個開關(guān)組。從而確定了低位比較器COMP21、22、23的低位基準(zhǔn)電壓。也就是說,在模擬輸入電壓VAIN等于或高于在鏈?zhǔn)诫娮柙嚵械囊粋€分壓端上的基準(zhǔn)電壓VN1的情況下,選擇轉(zhuǎn)接開關(guān)組SW1,從而分別使低位基準(zhǔn)電壓VN01、VN02、VN03輸入比較器COM21、22和23的基準(zhǔn)電壓端。應(yīng)指出的是,在前一個通道和后一些通道中,每個分壓端用前綴“V”表示分壓端名稱。與以上情況類似,在模擬輸入電壓VAIN等于或高于高位基準(zhǔn)電壓VN2而低于VN1的情況下,選擇轉(zhuǎn)接開關(guān)組SW2,使低位基準(zhǔn)電壓VN11、VN12、VN13輸入。在模擬輸入電壓VAIN等于或高于高位基準(zhǔn)電壓VN3而低于VN2的情況下,選擇轉(zhuǎn)接開關(guān)組SW3,使低位基準(zhǔn)電壓VN21、VN22、VN23輸入。在模擬輸入電壓VAIN低于VN3的情況下,選擇轉(zhuǎn)接開關(guān)組SW4,使低位基準(zhǔn)電壓VN31、VN32和VN33輸入。
可以用下面這種方式得到4比特輸出。將一個輸出的比特分成高位比特和低位比特,分別對比較器COMP11、12、13和比較器COMP21、22、23的輸出O11、O12、O13、O21、O22、O23的邏輯電平編碼。
圖11示出了工作波形。圖10的A/D轉(zhuǎn)換器與時鐘信號CLK同步進(jìn)行操作。A/D轉(zhuǎn)換器將時鐘信號CLK的(1/2)周期取為操作的一個時步。每個時步切換三種工作狀態(tài),即模擬輸入電壓VAIN的取操作(I)、所取電壓的保持操作(II)和電壓比較操作(III)。時步①至⑤構(gòu)成一個操作單位,執(zhí)行A/D轉(zhuǎn)換操作。
在時步①-②期間,高位比較器COMP1x(x=1,2,3;下同)和低位比較器COMP2x取得模擬輸入電壓VAIN(操作(I))。在這個時步所取的電壓電平從等于或高于在鏈?zhǔn)诫娮柙嚵械囊粋€端(N2)上的高位基準(zhǔn)電壓VN2而低于在端N1上的高位基準(zhǔn)電壓VN1的電壓電平VN1X變?yōu)樽罡唠妷弘娖絍RH。比較器COMP1x和COMP2x的內(nèi)端的電容分量被充到模擬輸入電壓VAIN的電壓電平VRH。
然后,在時步②-③期間,每個低位比較器COMP2x保持電壓電平VRH(操作(II)),而每個高位比較器COMP1x轉(zhuǎn)到比較狀態(tài)(操作(III))。在各高位比較器COMP1x的內(nèi)端上的電壓電平從最高電壓電平VRH向來自基準(zhǔn)電壓端(REF)相應(yīng)的高位基準(zhǔn)電壓VNx(x=1,2,3;下同)過渡。結(jié)果,由于對內(nèi)端的電容分量的充、放電,就有電流流過相應(yīng)高位比較器COMP1x的基準(zhǔn)電壓端(REF)。圖11示出了高位比較器COMP11的情況。由于放電,流出具有峰值電流I100的流出電流。流出電流流向鏈?zhǔn)诫娮柙嚵袃?nèi)的一個端(RL)。因此,與流出電流成正比上升的電壓將在分壓端(NO1)上的低位基準(zhǔn)電壓VN01反映為電壓波動。假設(shè)與電壓波動量相應(yīng)的峰值電壓為V100。
然后,在時步③-④期間,在相應(yīng)的低位比較器COMP2x的比較操作前先設(shè)置低位基準(zhǔn)電壓。根據(jù)各高位比較器COMP1x的比較結(jié)果,選擇一個由開關(guān)選擇電路30確定的轉(zhuǎn)接開關(guān)組。在圖11的情況下,轉(zhuǎn)接開關(guān)組從在上一個周期的對于電壓電平VN1X的轉(zhuǎn)接開關(guān)組SW2改為適合電壓電平VRH的轉(zhuǎn)接開關(guān)組SW1。由于開關(guān)組的轉(zhuǎn)換,使在各個轉(zhuǎn)接開關(guān)組SW1至SW4與每個低位比較器COMP2x之間的電容分量Cp1、Cp2、Cp3充電,從而端電壓從電壓電平VN1向電壓電平VRH過渡。在這個階段,電流來自于接線端(RH)。因此,在分壓端(N01)上的低位基準(zhǔn)電壓VN01增高。假設(shè)在這個階段的電壓波動量為V2。應(yīng)指出的是,電容分量Cp1、Cp2、Cp3等于在每個轉(zhuǎn)接開關(guān)組SW1至SW4、每個低位比較器COMP2x和布線的寄生電容分量之和。
接著,在時步④-⑤期間,每個高位比較器COMP1x保持比較狀態(tài)(操作(III)),而每個低位比較器COMP2x轉(zhuǎn)為比較狀態(tài)(操作(III))。在這個階段各低位比較器COMP2x的內(nèi)端以與各高位比較器COMP1x在時步②-③時相同的方式工作。也就是說,各低位比較器COMP2x的內(nèi)端上的電壓電平從最高電壓電平VRH通過基準(zhǔn)電壓端(REF)向相應(yīng)的低位基準(zhǔn)電壓VN0x(x=1,2,3;以同)過渡。由于在時步④-⑤的過渡電壓的寬度比在時步②-③的窄,因此從峰值電壓的設(shè)定值波動的電壓波動量為V3(<V100)。
當(dāng)然,圖11只是作為一個例子示出了低位基準(zhǔn)電壓VN01的電壓電平的過渡過程,其他低位基準(zhǔn)電壓VN02、VN03的電壓電平也以與VN01相同的方式進(jìn)行過渡。
然而,在這種傳統(tǒng)的A/D轉(zhuǎn)換器中,每個高位比較器COMP1x保持比較狀態(tài),而將每個高位基準(zhǔn)電壓VNx在時步②-⑤的一個時步期間加到每個相應(yīng)基準(zhǔn)電壓端(REF)上。沖/放電一直持續(xù)到在高位比較器COMP1x的內(nèi)端上的電壓電平從在時步①-②時取得的模擬輸入電壓VAIN的電壓電平過渡到相應(yīng)的高位基準(zhǔn)電壓VNx。在這個階段,在內(nèi)端上的電壓過渡可以是在輸入電壓范圍內(nèi)的最高電壓電平VRH與最小電壓電平VRL之間的幾乎全程的電壓過渡,當(dāng)然這取決于模擬輸入電壓VAIN的電壓電平。
因此,如圖11所示,可能會有內(nèi)端的電壓過渡在時步②-③內(nèi)不能完成的情況。在這種情況下,由于內(nèi)端的電壓過渡而引起的從基準(zhǔn)電壓端(REF)流出的電流(即,在所取的模擬輸入電壓VAIN的電壓電平高于高位基準(zhǔn)電壓VNx的情況下),由鏈?zhǔn)诫娮柙嚵性O(shè)定的相應(yīng)高位和低位基準(zhǔn)電壓的電壓電平在時間③后的一些時步中偏離了它們的相應(yīng)設(shè)定值。各高位比較器COMP1x的比較操作引起的基準(zhǔn)電壓的偏差可能保留到隨后的各低位比較器COMP2x的比較狀態(tài)(時步④-⑤)而沒有消除。結(jié)果,各低位比較器COMP2x用偏離設(shè)定值的低位基準(zhǔn)電壓執(zhí)行比較操作。照這樣進(jìn)行比較操作,就不可能得到精確的電壓比較結(jié)果,這是有問題的。
隨著控制傳統(tǒng)的A/D轉(zhuǎn)換器的時鐘信號CLX的頻率的提高,電壓值的偏差更為明顯。因此,在追求A/D轉(zhuǎn)換器的高速操作的趨勢下,象這樣的傳統(tǒng)A/D轉(zhuǎn)換器的變換誤差就成為越來越嚴(yán)重的問題。
發(fā)明內(nèi)容
本發(fā)明是為了解決上述問題而作出的。因此,本發(fā)明的目的是提供一種A/D轉(zhuǎn)換器電路,這種A/D轉(zhuǎn)換器電路能進(jìn)行高速操作而沒有由于高位比較器比較操作而引起的會影響低位比較器在進(jìn)行比較操作時的低位基準(zhǔn)電壓的電壓電平的高位基準(zhǔn)電壓的波動。
為了達(dá)到這個目的,按照本發(fā)明的一種情況,所提供的A/D轉(zhuǎn)換器電路包括一個或多個執(zhí)行A/D轉(zhuǎn)換的電壓比較器;以及一個電阻元陣列,用來為接在這個電阻元陣列的各分壓端上的相應(yīng)電壓比較器產(chǎn)生各自的基準(zhǔn)電壓;其中,所述A/D轉(zhuǎn)換器電路還包括基準(zhǔn)電壓保持部分,用來保持各分壓端提供的相應(yīng)基準(zhǔn)電壓,在每個分壓端與相應(yīng)基準(zhǔn)電壓保持部分電隔離后為相應(yīng)電壓比較器提供所保持的相應(yīng)基準(zhǔn)電壓。
在按照本發(fā)明的這種設(shè)計的A/D轉(zhuǎn)換器電路中,在電阻元陣列的各個分壓端上產(chǎn)生相應(yīng)的基準(zhǔn)電壓,作為相應(yīng)的電壓比較器的基準(zhǔn)電壓。各基準(zhǔn)電壓首先提供給相應(yīng)的基準(zhǔn)電壓保持部分保持。然后,各基準(zhǔn)電壓保持部分脫離相應(yīng)的分壓端,向相應(yīng)的電壓比較器提供各自保持的基準(zhǔn)電壓。
在電阻元陣列的各分壓端上產(chǎn)生的基準(zhǔn)電壓提供給相應(yīng)的基準(zhǔn)電壓保持部分保持時,需向電壓比較器提供的基準(zhǔn)電壓可以在各分壓端脫離基準(zhǔn)電壓保持部分后由基準(zhǔn)電壓保持部分提供給電壓比較器。因此,在基準(zhǔn)電壓提供給電壓比較器時決不會在電阻元陣列的分壓端上出現(xiàn)電壓波動。
此外,按照本發(fā)明的另一種情況,所提供的A/D轉(zhuǎn)換器電路包括一個或多個高位比特鑒別電壓比較器,用來執(zhí)行在低位比特A/D轉(zhuǎn)換之前的高位比特A/D轉(zhuǎn)換;一個電阻元陣列,用來在每個高位分壓端上產(chǎn)生供每個高位比特A/D轉(zhuǎn)換用的每個高位基準(zhǔn)電壓和在每個低位分壓端上產(chǎn)生供每個低位比特A/D轉(zhuǎn)換用的每個低位基準(zhǔn)電壓,所述電阻元陣列接在高壓側(cè)基準(zhǔn)電壓與低壓側(cè)基準(zhǔn)電壓之間;其中,所述A/D轉(zhuǎn)換器電路還包括每個基準(zhǔn)電壓保持部分,用來保持每個高位分壓端提供的每個高位基準(zhǔn)電壓和在每個高位分壓端與每個基準(zhǔn)電壓保持部分電隔離后向每個高位比特鑒別電壓比較器提供所保持的每個高位基準(zhǔn)電壓。
在按照本發(fā)明的另一種情況設(shè)計的A/D轉(zhuǎn)換器電路中,在電阻元陣列的每個高位分壓端上產(chǎn)生每個高位基準(zhǔn)電壓,作為每個高位比特鑒別電壓比較器的基準(zhǔn)電壓。每個高位基準(zhǔn)電壓首先提供給每個基準(zhǔn)電壓保持部分保持。然后,每個基準(zhǔn)電壓保持部分脫離每個高位分壓端,所保持的每個高位基準(zhǔn)電壓從每個基準(zhǔn)電壓保持部分提供給每個高位比特鑒別電壓比較器。
在電阻元陣列的高位分壓端上產(chǎn)生的高位基準(zhǔn)電壓提供給基準(zhǔn)電壓保持部分保持時,需提供給高位比特鑒別電壓比較器的高位基準(zhǔn)電壓可以在高位分壓端脫離基準(zhǔn)電壓保持部分后由基準(zhǔn)電壓保持部分提供給高位比特鑒別電壓比較器。因此,在高位基準(zhǔn)電壓提供給高位比特鑒別電壓比較器時電阻元陣列的高位分壓端決不會出現(xiàn)電壓波動。此外,在高位比特A/D轉(zhuǎn)換后執(zhí)行的低位比特A/D轉(zhuǎn)換時,電壓波動決不會留在低位基準(zhǔn)電壓內(nèi)。也就是說,可以消除高位比特A/D轉(zhuǎn)換對低位比特A/D轉(zhuǎn)換的影響。
此外,不需要占用時間來平息電阻元陣列的高位分壓端上的高位基準(zhǔn)電壓的電壓波動。因此,不需要在高位比特A/D轉(zhuǎn)換與低位比特A/D轉(zhuǎn)換之間設(shè)置不必要的釋放復(fù)原時間。因此,可以實現(xiàn)高速操作。
從以下結(jié)合附圖所作的詳細(xì)說明中可以更清楚地看到本發(fā)明的以上和其他一些目的和新穎的特色。然而,可以理解,這些附圖只是用來說明本發(fā)明,而不是限定本發(fā)明的范圍。
圖1為示出作為本發(fā)明的一個實施例的A/D轉(zhuǎn)換器的電路圖;圖2為示出一個比較器的具體例子的電路圖;圖3為比較器工作狀態(tài)表;圖4為示出一個高位比較器控制電路的具體例子的電路圖;圖5示出了一個高位比較器控制電路的工作波形;圖6為示出一個低位比較器控制電路的具體例子的電路圖;圖7示出了一個低位比較器控制電路的工作波形;圖8示出了本發(fā)明的實施例的A/D轉(zhuǎn)換器的工作波形;圖9示出了本發(fā)明的實施例的A/D轉(zhuǎn)換器的變換表;圖10為示出一個傳統(tǒng)的A/D轉(zhuǎn)換器的電路圖;以及圖11示出了傳統(tǒng)的A/D轉(zhuǎn)換器的工作波形。
具體實施例方式
下面將結(jié)合圖1至圖9詳細(xì)說明按照本發(fā)明設(shè)計的A/D轉(zhuǎn)換器電路的優(yōu)選實施例。
圖1示出了一個4比特輸出型串并聯(lián)A/D轉(zhuǎn)換器。對于傳統(tǒng)的4比特輸出型串并聯(lián)A/D轉(zhuǎn)換器(圖10)來說,高位比較器COMP11、12、13的基準(zhǔn)電壓端(REF)分別直接接在分壓端(N1)、(N2)、(N3)上。然而,在這個獨創(chuàng)性的A/D轉(zhuǎn)換器中,分壓端(N1)、(N2)、(N3)分別通過第一開關(guān)SW11A、SW12A、SW13A和第二開關(guān)SW11B、SW12B、SW13B接到高位比較器COMP11、12、13上。相應(yīng)的電壓保持電容元C11、C12、C13的兩端中的一端分別接在(SW11A,SW11B)、(SW12A,SW12B)、(SW13A,SW13B)的連接點上,而它們的另一端接地電壓。
高位比較器控制電路10輸出的控制信號1C和1B控制第一開關(guān)SW11A、SW12A、SW13A和第二開關(guān)SW11B、SW12B、SW13B的接通性。
圖2示出了一個高位比較器的具體例子。這是一個所謂的斬波器型的比較器。輸入端(IN)和基準(zhǔn)電壓端(REF)分別接到開關(guān)SWA和SWB上。開關(guān)SWA、SWB的另一端都接到電壓比較電容元C0的一端。電壓比較電容元C0的另一端接到反相門INV的輸入端上,電壓比較結(jié)果從反相門INV的輸出端(OUT)輸出。開關(guān)SWC的一端接在電壓比較電容元CO與反相門INV的輸入端之間,而另一端接在反相門INV的輸出端與輸出端(OUT)之間。應(yīng)指出的是,一般說來由于開關(guān)SWA、SWB的基本結(jié)構(gòu)總是伴隨有寄生電容元。在圖2中,這些寄生電容分量表示為寄生電容Cpa、Cpb。
下面將參照圖3所示的表說明圖2的比較器的電壓比較操作。如圖3所示,比較器有三個工作狀態(tài),取決于開關(guān)SWA、SWB、SWC的接通狀態(tài)。也就是說,按照如下時序執(zhí)行電壓比較操作(I)將模擬電壓取至輸入端(IN)的取操作;(II)保持所取的模擬電壓的保持操作;以及(III)電壓比較操作。
在取操作(I)期間,開關(guān)SWA、SWC處在接通狀態(tài)(“ON”),而開關(guān)SWB處在非接通狀態(tài)(“OFF”)。模擬電壓從輸入端(IN)通過開關(guān)SWA取至電壓比較電容元C0的一端。由于開關(guān)SWC處于接通狀態(tài)(“ON”),輸入端和輸出端(OUT)短路,因此這兩個短路端將反相門INV的輸入輸出特性偏置為中間狀態(tài)。也就是說,這兩端自然形成了為電源電壓的1/2((1/2)VCC電壓)左右(反相門INV的門限電壓)的平衡。因此,電壓比較電容元C0的接在輸入端的那一端偏置到(1/2)VCC左右的電壓。與(1/2)VCC左右的電壓與模擬電壓之間的電壓差成正比的電荷存儲在電壓比較電容元C0內(nèi)。由于在電壓比較電容元C0的一端與地電壓之間存在寄生電容Cpa和Cpb,因此電荷存儲在寄生電容Cpa和Cpb內(nèi)。
然后,在保持操作(II)期間,開關(guān)SWA、SWB、SWC都處于非接通狀態(tài)(“OFF”)。電壓比較電容元C0處于浮動狀態(tài),在取操作期間取得的模擬電壓保持為電壓比較電容元C0的存儲電荷。類似,寄生電容Cpa、Cpb的存儲電荷也得到保持。
對于通過取操作(I)和保持操作(II)取得和保持的模擬電壓來說,在電壓比較電容元C0上加有(1/2)VCC左右電壓與模擬電壓之間的電壓差,從而使這電壓差作為電荷存儲在電壓比較電容元C0內(nèi)。在地電壓與模擬電壓之間也有電壓差,從而使這電壓差作為電荷存儲在寄生電容Cpa、Cpb內(nèi)。
在這樣的狀態(tài)下,執(zhí)行電壓比較操作(III)。開關(guān)SWB變成處于接通狀態(tài)(“ON”),而開關(guān)SWA變成處于非接通狀態(tài)(“OFF”)。一旦從基準(zhǔn)電壓端(REF)通過開關(guān)SWB提供了基準(zhǔn)電壓,存儲在電壓比較電容元C0和寄生電容Cpa、Cpb的電荷按照對所取或保持的模擬電壓的電壓差充電或放電。
在需輸入基準(zhǔn)電壓端(REF)的基準(zhǔn)電壓的電源為本實施例的電壓源(見圖1)的情況下,對電壓比較電容元C0和寄生電容Cpa、Cpb的充電或放電一直持續(xù)到基準(zhǔn)電壓端上的端電壓與基準(zhǔn)電壓一致,充、放電所需的電荷一直通過基準(zhǔn)電壓端(REF)提供。然而,在如圖1所示的結(jié)構(gòu)的情況下,由于需輸入基準(zhǔn)電壓端(REF)的電源是電壓保持電容元C11、C12、C13,加基準(zhǔn)電壓相當(dāng)于為電壓保持電容元C11、C12、C13、電壓比較電容元C0和寄生電容Cpa、Cpb之間的電荷分配提供所需的電荷。
在傳統(tǒng)的A/D轉(zhuǎn)換器(圖10)的情況下,由于加基準(zhǔn)電壓,使電壓比較電容元C0兩端中的一端的電壓電平從模擬電壓變?yōu)榛鶞?zhǔn)電壓。但是,在本實施例(圖1)的情況下,這電壓電平變?yōu)樗玫降碾妷弘娖?,使得存儲在電壓保持電容元C11、C12、C13和電壓比較電容元C0之類內(nèi)的電荷量按照各元的電容值分配。在電壓比較電容元C0這一端的電壓躍變由于電容耦合而傳送到它的另一端,從而使被偏置到反相門INV的門限電壓((1/2)VCC電壓)的輸入端的電壓電平變動。反相門INV接收到這電壓躍變,就從它的輸出端(OUT)輸出一個電壓比較結(jié)果。
也就是說,在所取或保持的模擬電壓的電壓電平高于基準(zhǔn)電壓的情況下,輸入端的電壓電平在加了基準(zhǔn)電壓時向低電壓方變動。結(jié)果,從輸出端(OUT)輸出一個高邏輯電平的電壓比較結(jié)果。反之,在所取或保持的模擬電壓的電壓電平低于基準(zhǔn)電壓的情況下,輸入端的電壓電平在加了基準(zhǔn)電壓時向高電壓方躍變。結(jié)果,從輸出端(OUT)輸出一個低邏輯電平的電壓比較結(jié)果。
應(yīng)指出的是,在電壓比較電容元C0的其中一端上的電壓在加了基準(zhǔn)電壓時不需要從模擬電壓變到基準(zhǔn)電壓。也就是說,由于電壓比較電容元C0的電容耦合,電壓躍變可靠地傳送到輸入端上,使得在它的一端上的電壓可以根據(jù)模擬電壓與基準(zhǔn)電壓之間的電壓差可靠地向相對反相門INV的門限電壓((1/2)VCC左右電壓)的預(yù)定電壓方向躍變。由于在電壓比較操作(III)之前的取操作(I)或保持操作(II)期間輸入端偏置到反相門INV的門限電壓(VCC電壓的(1/2)左右),因此只要有一點電壓差就足以使反相門INV檢測電壓躍變量。在本實施例中,電壓保持電容元C11、C12、C13的電容值可以設(shè)置為很小。
圖4示出了高位比較器控制電路10的一個具體例子。高位比較器控制電路10包括兩個各有一個接收時鐘信號CLK的時鐘信號端(CLK)的D觸發(fā)器11和13。D觸發(fā)器11的正輸出端(Q)接至D觸發(fā)器13的輸入端(D),而D觸發(fā)器13的正輸出端(Q)反饋到D觸發(fā)器11的輸入端(D),從而構(gòu)成了一個分頻電路。輸出端(Q)輸出的經(jīng)分頻的信號DC1和時鐘信號CLK輸入NAND門15,從那里輸出為這兩個信號的合成信號的控制信號1B。此外,控制信號1B由反相門17和19反相后,分別從反相門17和19輸出控制信號1A和1C。
圖5示出了高位比較器控制電路10的工作波形。在由兩個D觸發(fā)器11和13構(gòu)成的分頻電路內(nèi),輸出信號DC1的邏輯電平隨時鐘信號的上升邊一起躍變,從而產(chǎn)生一個周期為時鐘信號時鐘的二倍的經(jīng)分頻的信號。由于時鐘信號CLK與經(jīng)分頻的信號DC1之間的NAND邏輯,輸出高邏輯電平的控制信號1B,而信號CLK和DC1都處于高邏輯電平。控制信號1A和1C作為控制信號1B的反相信號輸出??刂菩盘?A、1B、1C分別控制高位比較器COMP11、12、13的控制開關(guān)SWA、SWB、SWC(見圖2),在高邏輯電平狀況下將這些開關(guān)設(shè)置為接通狀態(tài)(“ON”)。因此,每個控制信號(1A,1B,1C)的邏輯電平示出了取操作(I)期間的狀態(tài)(高電平,低電平,高電平)和在電壓比較操作(III)期間的狀態(tài)(低電平,高電平,低電平)。高位比較器COMP11、12、13在(1/2)時鐘周期狀態(tài)(I)和隨后的(3/2)時鐘周期狀態(tài)下受到控制。
圖6示出了低位比較器控制電路20的一個具體例子。不同于高位比較器控制電路10,低位比較器控制電路20包括一個有經(jīng)分頻的信號DC2和時鐘信號CLK輸入的NOR門21,控制信號2B從NOR門21輸出。此外,控制信號2A和2C分別從反相門17和19輸出。
圖7示出了低位比較器控制電路20的工作波形。與控制信號1A和1C類似,控制信號2A和2C作為邏輯信號輸出。由于控制信號2B是NOR門21的輸出信號,因此在時鐘信號CLK和經(jīng)分頻的信號DC2處于低邏輯電平時輸出高邏輯電平的控制信號2B。在低位比較器COMP21、22、23具有如圖2所示的電路結(jié)構(gòu)的情況下,控制信號2A、2B、2C控制開關(guān)SWA、SWB、SWC,在高邏輯電平狀況下使這些開關(guān)處于接通狀態(tài)(“ON”)。
在圖7中,低位比較器COMP21、22、23在(1/2)時鐘周期狀態(tài)(I)、(2/2)時鐘周期狀態(tài)(III)下受到控制。
圖8示出了圖1的A/D轉(zhuǎn)換器的工作波形。與圖11的傳統(tǒng)的A/D轉(zhuǎn)換器的情況類似,比較器在時鐘信號CLK的同步下進(jìn)行操作。一個(1/2)時鐘周期相應(yīng)于一個單位時步。在這里,以時步①至⑤作為一個單位進(jìn)行A/D轉(zhuǎn)換操作。對于高位比較器COMP1x和低位比較器COMP2x的在(I)、(II)和(III)期間的工作狀態(tài)類似于這情況或現(xiàn)有技術(shù)。
在針對圖1的本實施例的A/D轉(zhuǎn)換器中,第一開關(guān)SW11A、SW12A、SW13A在時步①-②設(shè)置為接通狀態(tài),執(zhí)行取操作(I),將模擬輸入電壓VAIN取至高位比較器COMP1x和低位比較器COMP2x。因此,高位基準(zhǔn)電壓VN1、VN2和VN3分別加到電壓保持電容元C11、C12和C13上。圖8示出了在上一操作周期模擬輸入電壓VAIN為等于或高于高位基準(zhǔn)電壓VN2而低于高位基準(zhǔn)電壓VN1的電壓電平VN1X的情況。也就是說,所存儲的電荷由于上一操作周期的電壓比較操作(III)中的電荷分配而減少,而由由提供給電壓保持電容元C11的電荷保持的電壓值已從高位基準(zhǔn)電壓VN1的一個設(shè)定值下降。結(jié)果,端電壓VC11的電壓電平恢復(fù)到設(shè)定值VN1。由于補充的電荷從端(RH)通過鏈?zhǔn)诫娮柙嚵刑峁┙o電壓保持電容元C11,電流短暫地流入鏈?zhǔn)诫娮柙嚵?,?dǎo)至分壓端(N1)。結(jié)果,基準(zhǔn)電壓的電平在這電流流動期間短暫地降低。
圖8示出了對于低位電壓VN01出現(xiàn)這種現(xiàn)象的情況,作為一個例子。由于高位比較器COMP11的基準(zhǔn)電壓端(REF)在電壓比較操作(III)期間不充、放電到高位基準(zhǔn)電壓VN1,因此電壓保持電容元C11的電容值可以很小。此外,由于需充的電荷量很少,電壓波動的峰值V1可以很小。因此,在時步①-②期間電壓保持電容元C11可以得到完全充電。也就是說,在時步①-②期間可以完全從由于補充電荷而引起的鏈?zhǔn)诫娮柙嚵械牡臀换鶞?zhǔn)電壓VN01的電壓波動中恢復(fù)過來。
在時步②-③期間,高位比較器COMP11轉(zhuǎn)為比較狀態(tài)(操作(III))。在本實施例中,按照由于在充到模擬輸入電壓VAIN的電壓比較電容元C0等與電壓電平充到高位基準(zhǔn)電壓VN1的電壓保持電容元C11之間的電荷分配引起的電壓躍變,執(zhí)行電壓比較操作。因此,不需要將高位比較器COMP11的基準(zhǔn)電壓端(REF)的電壓電平充、放電到高位基準(zhǔn)電壓VN1。因此,從高位比較器COMP11的基準(zhǔn)電壓端(REF)流出的電流是相當(dāng)小的峰值電流I1。峰值電流I1小于現(xiàn)有技術(shù)的峰值電流I100(圖11),從而能避免在時步②-③期間流出電流。
應(yīng)指出的是,由于電壓比較操作(III)的電荷分配,電壓保持電容元C11的端電壓VC11的電壓電平高于作為設(shè)定值的高位基準(zhǔn)電壓,與從高位基準(zhǔn)電壓VN1上升的電壓值相應(yīng)的多余電荷在時間⑤后(下一個操作周期)放掉。在這個階段的峰值電壓波動量V1也是一個很小的值。因此,電壓波動可以在時步②-③內(nèi)清除。
在現(xiàn)有技術(shù)中,高位基準(zhǔn)電壓VN1、VN2和VN3是在時步②-③期間由鏈?zhǔn)诫娮柙嚵刑峁┑摹5?,在本實施例中,高位基?zhǔn)電壓VN1、VN2和VN3可以在時步②-③之前的時步①-②期間由鏈?zhǔn)诫娮柙嚵刑峁?,因為其中配置了電壓保持電容元C11、C12和C13。此外,在現(xiàn)有技術(shù)中,在需提供高位基準(zhǔn)電壓VN1、VN2和VN3時,需要提供電荷,直到基準(zhǔn)電壓端(REF)上的電壓電平被充、放電到高位基準(zhǔn)電壓VN1、VN2和VN3。但是,在本實施例中,由于設(shè)置了電壓保持電容元C11、C12和C13,可以補足與由于電荷分配而引起的電壓波動相應(yīng)的電荷量。也就是說,在低位比較器COMP21、COMP22和COMP23進(jìn)行電壓比較操作的時步④-⑤期間或者在電壓比較操作之前執(zhí)行轉(zhuǎn)接開關(guān)組SW1、SW2、SW3和SW4的選擇的時步③-④期間在鏈?zhǔn)诫娮柙嚵猩系幕鶞?zhǔn)電壓的電壓波動決不會保留下來。因此,可以精確地執(zhí)行低位比較器COMP21、COMP22和COMP23的電壓比較。
雖然在圖8中沒有示出,高位比較器COMP12和COMP13以與高位比較器COMP11相同的方式執(zhí)行比較操作。當(dāng)然,電壓保持電容元C12和C13上的端電壓、高位比較器COMP12和COMP13的基準(zhǔn)電壓端(REF)的流出電流以及低位基準(zhǔn)電壓VN02和VN03的低位基準(zhǔn)電壓的電壓波動等的情況與上述相同。
圖9示出了圖1的A/D轉(zhuǎn)換器的變換表。模擬輸入電壓VAIN由鏈?zhǔn)诫娮柙嚵蟹殖?6個電壓范圍,而這16個電壓范圍由高位比較器COMP1x粗分成4個電壓范圍。高位比較器COMP1x的輸出信號O11、O12以及O13編碼后,產(chǎn)生高位2比特數(shù)字碼。同時,對開關(guān)控制信號S1至S4進(jìn)行控制。根據(jù)開關(guān)控制信號S1至S4,選擇轉(zhuǎn)接開關(guān)組SW1至SW4中的一個轉(zhuǎn)接開關(guān)組,在每個低位比較器COMP2x內(nèi)執(zhí)行電壓比較操作。從而,將經(jīng)4分的模擬輸入電壓VAIN進(jìn)一步4分。低位比較器COMP2x的輸出信號O21、O22和O23編碼后,產(chǎn)生低位2比特數(shù)字碼。
如上所述,在本發(fā)明的串并聯(lián)A/D轉(zhuǎn)換器中,高位基準(zhǔn)電壓VN1、VN2和VN3分別從電阻元陣列的作為高位分壓端的分壓端N1、N2和N3加到電壓保持電容元C11、C12和C13上。在分壓端N1、N2和N3與電壓保持電容元C11、C12和C13電隔離后,電壓保持電容元C11、C12和C13繼續(xù)保持高位基準(zhǔn)電壓VN1、VN2和VN3,而需提供給作為高位比特鑒別電壓比較器的高位比較器COMP11、COMP12和COMP13的高位基準(zhǔn)電壓VN1、VN2和VN3由電壓保持電容元C11、C12和C13提供。因此,在高位基準(zhǔn)電壓VN1、VN2和VN3提供給高位比較器COMP11、COMP12和COMP13時,鏈?zhǔn)诫娮柙嚵械姆謮憾薔1、N2和N3上不會有電壓波動。在以后執(zhí)行的對最低位的A/D轉(zhuǎn)換時,電壓波動不會保留在低位基準(zhǔn)電壓內(nèi)。因此,高位比特A/D轉(zhuǎn)換的影響可以在低位比特A/D轉(zhuǎn)換前消除。
此外,不必考慮鏈?zhǔn)诫娮柙嚵械姆謮憾薔1、N2和N3上的高位基準(zhǔn)電壓VN1、VN2和VN3由于高位比特的A/D轉(zhuǎn)換操作引起的電壓波動的釋放復(fù)原時間。因此,不必在高位比特的A/D轉(zhuǎn)換與低位比特的A/D轉(zhuǎn)換之間設(shè)置不必要的釋放復(fù)原時間,從而可以實現(xiàn)A/D轉(zhuǎn)換器電路的高速操作。
此外,可以提供沒有在高位基準(zhǔn)電壓VN1、VN2和VN3分別從分壓端N1、N2和N3加到電壓保持電容元C11、C12和C13上時出現(xiàn)的在分壓端N1、N2和N3上的電壓波動的影響的低位基準(zhǔn)電壓。
此外,在低位比特電壓A/D轉(zhuǎn)換時,可以消除由于高位比特A/D轉(zhuǎn)換引起的電壓波動的影響。因此,可以將在低位比特A/D轉(zhuǎn)換期間的低位基準(zhǔn)電壓的電壓電平設(shè)定為沒有電壓波動的合格設(shè)定值。
此外,將高位基準(zhǔn)電壓VN1、VN2和VN3分別加到電壓保持電容元C11、C12和C13上的操作可以暫時離開低位比特A/D轉(zhuǎn)換執(zhí)行。因此,由于將高位基準(zhǔn)電壓VN1、VN2和VN3加到電壓保持電容元C11、C12和C13上的操作而引起的鏈?zhǔn)诫娮柙嚵械姆謮憾薔1、N2和N3上的電壓波動的影響決不會留到低位比特A/D轉(zhuǎn)換開始。
此外,不必占用專用時間將高位基準(zhǔn)電壓VN1、VN2和VN3分別加到電壓保持電容元C11、C12和C13上。因此,高位比特的A/D轉(zhuǎn)換的時間不要多長。從而,這種結(jié)構(gòu)照這樣不需要為在分壓端N1、N2和N3上由高位比特A/D轉(zhuǎn)換引起的高位基準(zhǔn)電壓VN1、VN2和VN3的電壓波動設(shè)置釋放復(fù)原時間。此外,還可以實現(xiàn)高速A/D轉(zhuǎn)換操作。
此外,本實施例的斬波器型比較器可以在電壓比較電容元C0一端的電壓躍變的寬度到達(dá)等于或高于一個預(yù)定電壓值時執(zhí)行電壓比較操作。這個預(yù)定電壓值可以是一個很小的電壓值,因為反相門INV可以檢測這個電壓。因此,在為比較操作提供高位基準(zhǔn)電壓VN1、VN2和VN3時,不需要將電壓比較電容元C0一端的電壓充、放電到高位基準(zhǔn)電壓VN1、VN2和VN3的電平。代之,電壓保持電容元C11、C12和C13可以具有大到足以使電壓比較電容元C0與電壓保持電容元C11、C12和C13之間的電荷分配引起這個預(yù)定電壓值的電壓躍變的電容值。與將電壓比較電容元C0一端的電壓充、放電到高位基準(zhǔn)電壓VN1、VN2和VN3的電平的情況相比,消耗在電壓保持電容元C11 C12和C13上的電荷量可以是很少的。也就是說,在為電壓保持電容元C11、C12和C13提供高位基準(zhǔn)電壓VN1、VN2和VN3時,電流消耗很少,所以在很短的時間內(nèi)就可以提供高位基準(zhǔn)電壓。因此,可以實現(xiàn)小電流消耗的高速A/D轉(zhuǎn)換操作。
此外,第一開關(guān)SW11A、SW12A、SW13A和第二開關(guān)SW11B、SW12B、SW13B的接通性是受控制的。因此,高位基準(zhǔn)電壓VN1、VN2和VN3可以分別提供給電壓保持電容元C11、C12和C13和提供給高位比較器COMP11、COMP12和COMP13。根據(jù)供高位比較器COMP11、COMP12和COMP13的A/D轉(zhuǎn)換操作用的控制信號1C、1B,可以控制電壓保持電容元C11、C12和C13的接通性。
此外,在高位比特A/D轉(zhuǎn)換操作的電壓比較之前,高位基準(zhǔn)電壓VN1、VN2和VN3提供給電壓保持電容元C11、C12和C13,同時在鏈?zhǔn)诫娮柙嚵挟a(chǎn)生高位比特和低位比特的A/D轉(zhuǎn)換操作所需的高位和低位基準(zhǔn)電壓。因此,在高位基準(zhǔn)電壓VN1、VN2和VN3可以與低位比特的A/D轉(zhuǎn)換操作異步加到這些電壓保持電容元時,電流流過鏈?zhǔn)诫娮柙嚵?。因此,低位基?zhǔn)電壓的電壓波動不會持續(xù)到低位比特的A/D轉(zhuǎn)換。
本發(fā)明并不局限于上面所說明的實施例,當(dāng)然可以在本發(fā)明的范圍和精神內(nèi)以各種方式加以改善或修改。
例如,本實施例說明的是電壓保持電容元C11、C12和C13的基準(zhǔn)端接至地電壓的情況。然而,基準(zhǔn)端可以接至提供最大基準(zhǔn)電壓VRH的接線端(RH)、提供最小基準(zhǔn)電壓VRL的接線端(RL)或A/D轉(zhuǎn)換器的電源電壓VCC。
此外,本實施例說明的是串并聯(lián)A/D轉(zhuǎn)換器的情況。然而,A/D轉(zhuǎn)換器的類型并不局限于串并聯(lián)型。本發(fā)明的這些觀點當(dāng)然可應(yīng)用于其他類型的A/D轉(zhuǎn)換器。在這種情況下,鏈?zhǔn)诫娮柙嚵挟a(chǎn)生的基準(zhǔn)電壓首先對電壓保持電容元充電。然后,使鏈?zhǔn)诫娮柙嚵信c電壓保持電容元電隔離,再用比較器執(zhí)行電壓比較。因此,由于電壓比較而引起的影響不會傳播到鏈?zhǔn)诫娮柙嚵小?br>
在本發(fā)明的A/D轉(zhuǎn)換器電路中,由于高位比較器的比較操作而引起的基準(zhǔn)電壓的暫態(tài)波動不會保留到低位比較器開始比較操作。因此,在開始電壓比較操作時低位基準(zhǔn)電壓并不波動。由于不需要在低位比較器的比較操作前等待基準(zhǔn)電壓的電壓波動平靜下來,因此可以實現(xiàn)A/D轉(zhuǎn)換器電路的高速操作。
權(quán)利要求
1.一種A/D轉(zhuǎn)換器電路,所述A/D轉(zhuǎn)換器電路包括一個或多個執(zhí)行A/D轉(zhuǎn)換的電壓比較器;以及一個電阻元陣列,用來為接在這個電阻元陣列的各個分壓端上的相應(yīng)電壓比較器產(chǎn)生各自的基準(zhǔn)電壓;其中,所述A/D轉(zhuǎn)換器電路還包括基準(zhǔn)電壓保持部分,用來保持各分壓端提供的相應(yīng)基準(zhǔn)電壓,并且在每個分壓端與相應(yīng)基準(zhǔn)電壓保持部分電隔離后為相應(yīng)電壓比較器提供所保持的相應(yīng)基準(zhǔn)電壓。
2.一種A/D轉(zhuǎn)換器電路,所述A/D轉(zhuǎn)換器電路包括一個或多個高位比特鑒別電壓比較器,用來在低位比特A/D轉(zhuǎn)換之前執(zhí)行高位比特A/D轉(zhuǎn)換;以及一個電阻元陣列,用來在每個高位分壓端產(chǎn)生供每個高位比特A/D轉(zhuǎn)換用的每個高位基準(zhǔn)電壓和在每個低位分壓端產(chǎn)生供每個低位比特A/D轉(zhuǎn)換用的每個低位基準(zhǔn)電壓,所述電阻元陣列接在高壓側(cè)基準(zhǔn)電壓與低壓側(cè)基準(zhǔn)電壓之間;其中,所述A/D轉(zhuǎn)換器電路還包括每個基準(zhǔn)電壓保持部分,用來保持每個高位分壓端提供的每個高位基準(zhǔn)電壓和在每個高位分壓端與每個基準(zhǔn)電壓保持部分電隔離后向每個高位比特鑒別電壓比較器提供所保持的每個高位基準(zhǔn)電壓。
3.一種按照權(quán)利要求2所述的A/D轉(zhuǎn)換器電路,其中從高位分壓端向基準(zhǔn)電壓保持部分提供高位基準(zhǔn)電壓和從低位分壓端向基準(zhǔn)電壓保持部分提供低位基準(zhǔn)電壓以不同的定時執(zhí)行。
4.一種按照權(quán)利要求2所述的A/D轉(zhuǎn)換器電路,其中從高位分壓端向基準(zhǔn)電壓保持部分提供高位基準(zhǔn)電壓在從低位分壓端開始向基準(zhǔn)電壓保持部分提供低位基準(zhǔn)電壓前結(jié)束。
5.一種按照權(quán)利要求2所述的A/D轉(zhuǎn)換器電路,其中從高位分壓端向基準(zhǔn)電壓保持部分提供高位基準(zhǔn)電壓與將輸入電壓取至高位比特鑒別電壓比較器同時執(zhí)行。
6.一種按照權(quán)利要求5所述的A/D轉(zhuǎn)換器電路,其中高位比特鑒別電壓比較器是包括一個電壓比較電容元的斬波器型電壓比較器,電壓比較操作以首先將輸入電壓取至電壓比較電容元的一端、再將高位基準(zhǔn)電壓取至電壓比較電容元的另一端、最后對這兩種電壓進(jìn)行比較的方式執(zhí)行。
7.一種按照權(quán)利要求6所述的A/D轉(zhuǎn)換器電路,其中基準(zhǔn)電壓保持部分包括一個電壓保持電容元,電壓比較操作通過檢測從在電壓比較電容元的一端的輸入電壓電平的電壓躍變來執(zhí)行,該電壓躍變在將高位基準(zhǔn)電壓取至高位比特鑒別電壓比較器并且電荷在電壓比較電容元和電壓保持電容元之間重新分配時出現(xiàn)。
8.一種按照權(quán)利要求2所述的A/D轉(zhuǎn)換器電路,其中基準(zhǔn)電壓保持部分包括一個電壓保持電容元,所述A/D轉(zhuǎn)換器電路還包括一個控制電壓保持電容元與高位分壓端之間的連接的第一開關(guān)部分和一個控制電壓保持電容元與高位比特鑒別電壓比較器之間的連接的第二開關(guān)部分。
9.一種按照權(quán)利要求2所述的A/D轉(zhuǎn)換器電路,其中電阻元陣列是一個響應(yīng)于在A/D轉(zhuǎn)換之后獲得的輸出比特數(shù)分壓的鏈?zhǔn)诫娮柙嚵?,在?gòu)成鏈?zhǔn)诫娮柙嚵械碾娮柙g的分壓端被排列成用于每隔被設(shè)置為低位分壓端的預(yù)定個分壓端的高位分壓端,并且在向基準(zhǔn)電壓保持部分提供高位基準(zhǔn)電壓時通過鏈?zhǔn)诫娮柙嚵刑峁╇娏鳌?br>
10.一種按照權(quán)利要求8所述的A/D轉(zhuǎn)換器電路,其中第一開關(guān)部分的連接控制和第二開關(guān)部分的連接控制以不同的定時執(zhí)行。
11.一種按照權(quán)利要求8所述的A/D轉(zhuǎn)換器電路,其中第一開關(guān)部分的連接在從低位分壓端開始向基準(zhǔn)電壓保持部分提供低位基準(zhǔn)電壓前結(jié)束。
12.一種按照權(quán)利要求8所述的A/D轉(zhuǎn)換器電路,其中第一開關(guān)部分的連接與將輸入電壓取至高位比特鑒別電壓比較器同時執(zhí)行。
13.一種按照權(quán)利要求8所述的A/D轉(zhuǎn)換器電路,其中電阻元陣列是一個響應(yīng)于在A/D轉(zhuǎn)換之后獲得的輸出比特數(shù)分壓的鏈?zhǔn)诫娮柙嚵?,在?gòu)成鏈?zhǔn)诫娮柙嚵械碾娮柙g的分壓端被排列成用于每隔被設(shè)置為低位分壓端的預(yù)定個分壓端的高位分壓端,并且在向基準(zhǔn)電壓保持部分提供高位基準(zhǔn)電壓時通過鏈?zhǔn)诫娮柙嚵刑峁╇娏鳌?br>
全文摘要
本發(fā)明提供了一種能高速操作而沒有由于高位比較器的比較操作而引起的、影響低位比較器電壓比較的基準(zhǔn)電壓的電壓電平的基準(zhǔn)電壓波動的A/D轉(zhuǎn)換器電路。第一開關(guān)(SW11A、SW12A、SW13A)和第二開關(guān)(SW11B、SW12B、SW13B)分別設(shè)置在高位比較器(COMP 11、12、13)的基準(zhǔn)電壓端(REF)與鏈?zhǔn)诫娮柙嚵械姆謮憾?N1)、(N2)、(N3)之間。電壓保持電容元(C11、C12、C13)接在第一開關(guān)與第二開關(guān)之間。在取輸入電壓VAIN時,第一開關(guān)接通,從而將高位基準(zhǔn)電壓(VN1、VN2、VN3)取至電壓保持電容元。然后,第一開關(guān)斷開而第二開關(guān)接通,從而向高位比較器提供高位基準(zhǔn)電壓,進(jìn)行電壓比較操作。
文檔編號H03M1/14GK1449118SQ02150269
公開日2003年10月15日 申請日期2002年11月7日 優(yōu)先權(quán)日2002年3月29日
發(fā)明者鈴木久雄 申請人:富士通株式會社