陣列基板、顯示裝置的制造方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及顯示技術(shù)領(lǐng)域,具體涉及一種陣列基板、一種包括該陣列基板的顯示
目.0
【背景技術(shù)】
[0002]在顯示裝置中,柵極驅(qū)動(dòng)電路用于為顯示面板的多行柵線逐行提供柵極掃描信號(hào),柵極驅(qū)動(dòng)電路包括移位寄存器和用于向移位寄存器提供信號(hào)的多條信號(hào)線,如幀起始信號(hào)線、第一時(shí)鐘信號(hào)線、第二時(shí)鐘信號(hào)線等。移位寄存器包括多個(gè)級(jí)聯(lián)的移位寄存單元,每個(gè)移位寄存單元的輸出端為相應(yīng)的柵線提供柵極掃描信號(hào),每個(gè)移位寄存單元具有多個(gè)輸入端,各輸入端通過(guò)傳輸線與相應(yīng)的信號(hào)線相連,以接收相應(yīng)的信號(hào)。
[0003]通常,傳輸線與信號(hào)線的延伸方向相交叉,當(dāng)其中一條傳輸線與其對(duì)應(yīng)的信號(hào)線相連時(shí),該傳輸線往往會(huì)與其他信號(hào)線形成交疊,從而形成耦合電容,交疊面積越大,耦合電容也越大,導(dǎo)致信號(hào)傳輸時(shí)出現(xiàn)延遲不一致或延遲過(guò)久,出現(xiàn)橫紋或充電不足的現(xiàn)象。
【發(fā)明內(nèi)容】
[0004]本發(fā)明的目的在于提供一種陣列基板、一種包括該陣列基板的顯示裝置,以減小信號(hào)線和傳輸線之間的交疊面積,從而減少信號(hào)傳輸延遲的現(xiàn)象。
[0005]為了實(shí)現(xiàn)上述目的,本發(fā)明提供一種陣列基板,包括設(shè)置在所述陣列基板的非顯示區(qū)的移位寄存器、多條信號(hào)線和多條傳輸線,所述信號(hào)線與所述傳輸線的延伸方向相交叉,且所述信號(hào)線和所述傳輸線位于不同層中,所述傳輸線的一端與相應(yīng)的信號(hào)線電連接,另一端與所述移位寄存器的相應(yīng)輸入端電連接,對(duì)于任意一條所述傳輸線而言,當(dāng)與所述傳輸線相連的信號(hào)線和所述移位寄存器之間存在其他信號(hào)線時(shí),位于與所述傳輸線相連的信號(hào)線和所述移位寄存器之間的至少一條信號(hào)線上設(shè)置有第一通孔,所述第一通孔位于所述信號(hào)線與所述傳輸線交疊的位置。
[0006]優(yōu)選地,對(duì)于任意一條所述傳輸線而言,當(dāng)與所述傳輸線相連的信號(hào)線與所述移位寄存器之間存在其他信號(hào)線時(shí),位于與所述傳輸線相連的信號(hào)線與所述移位寄存器之間的每條信號(hào)線上均設(shè)置有所述第一通孔。
[0007]優(yōu)選地,對(duì)于任意一條所述傳輸線而言,與所述傳輸線未形成交疊的每條信號(hào)線上均設(shè)置有第二通孔,所述第二通孔位于所述傳輸線沿遠(yuǎn)離所述移位寄存器方向的延長(zhǎng)線上。
[0008]優(yōu)選地,所述第一通孔和所述第二通孔的形狀、大小均相同。
[0009]優(yōu)選地,所述傳輸線包括用于連接所述信號(hào)線的連接部和位于所述連接部與所述移位寄存器之間的傳輸部,所述信號(hào)線上對(duì)應(yīng)于所述連接部的位置形成有缺口 ;
[0010]所述傳輸線所在層位于所述信號(hào)線所在層的上方,所述傳輸線所在層和所述信號(hào)線所在層之間設(shè)置有第一絕緣層,所述傳輸線所在層上方設(shè)置有第二絕緣層,所述第二絕緣層上對(duì)應(yīng)于所述連接部的位置設(shè)置有貫穿所述第二絕緣層的第一過(guò)孔,所述第二絕緣層上對(duì)應(yīng)于所述信號(hào)線的位置設(shè)置有同時(shí)貫穿所述第一絕緣層和所述第二絕緣層的第二過(guò)孔;
[0011]所述陣列基板還包括連接件,所述連接件通過(guò)所述第一過(guò)孔和所述第二過(guò)孔將所述連接部和與其相應(yīng)的信號(hào)線相連。
[0012]優(yōu)選地,所述陣列基板的顯示區(qū)設(shè)置有透明電極,所述連接件與所述透明電極同層設(shè)置。
[0013]優(yōu)選地,所述第一通孔為矩形,且寬度大于或等于與所述第一通孔對(duì)應(yīng)的傳輸線的傳輸部的寬度。
[0014]優(yōu)選地,所述傳輸部包括與所述信號(hào)線中第一通孔沿傳輸部延伸方向的兩側(cè)部分相對(duì)應(yīng)的交疊傳輸部和所述交疊傳輸部以外的非交疊傳輸部,所述交疊傳輸部的寬度大于所述非交疊傳輸部的寬度。
[0015]優(yōu)選地,所述陣列基板的顯示區(qū)設(shè)置有柵線和數(shù)據(jù)線,所述信號(hào)線與所述柵線同層設(shè)置,所述傳輸線與所述數(shù)據(jù)線同層設(shè)置。
[0016]優(yōu)選地,至少在最遠(yuǎn)離所述移位寄存器的信號(hào)線上設(shè)置有多個(gè)貫穿所述信號(hào)線的透光孔。
[0017]相應(yīng)地,本發(fā)明還提供一種顯示裝置,包括本發(fā)明提供的上述陣列基板。
[0018]優(yōu)選地,所述顯示裝置還包括用于向所述信號(hào)線提供信號(hào)的信號(hào)生成模塊,所述信號(hào)生成模塊具有多個(gè)輸出端,每個(gè)輸出端均通過(guò)輸出線與相應(yīng)的信號(hào)線連接,不同輸出線的長(zhǎng)度不同,每條輸出線上均串聯(lián)有補(bǔ)償電阻,以使得所述每條輸出線與相應(yīng)的補(bǔ)償電阻的電阻之和均相同。
[0019]優(yōu)選地,所述顯示裝置還包括與所述陣列基板對(duì)盒的彩膜基板,所述陣列基板和所述彩膜基板之間設(shè)置有封框膠,所述封框膠至少覆蓋所述陣列基板上最遠(yuǎn)離所述移位寄存器的一條信號(hào)線,被所述封框膠覆蓋的每條信號(hào)線上均設(shè)置有多個(gè)貫穿所述信號(hào)線的透光孔。
[0020]在本發(fā)明中,對(duì)于任意一條傳輸線,當(dāng)與所述傳輸線相連的信號(hào)線和所述移位寄存器之間存在其他信號(hào)線時(shí),位于與所述傳輸線相連的信號(hào)線與移位寄存器之間的至少一條信號(hào)線上設(shè)置有第一通孔,且所述第一通孔位于所述信號(hào)線與所述傳輸線交疊的位置,從而減少所述傳輸線與信號(hào)線的交疊面積,減小信號(hào)線與傳輸線之間形成的耦合電容,進(jìn)而改善信號(hào)延遲的現(xiàn)象,改善顯示畫(huà)面的顯示效果。
【附圖說(shuō)明】
[0021]附圖是用來(lái)提供對(duì)本發(fā)明的進(jìn)一步理解,并且構(gòu)成說(shuō)明書(shū)的一部分,與下面的【具體實(shí)施方式】一起用于解釋本發(fā)明,但并不構(gòu)成對(duì)本發(fā)明的限制。在附圖中:
[0022]圖1是本發(fā)明的實(shí)施例中提供的信號(hào)線與移位寄存器的連接示意圖;
[0023]圖2是圖1中I區(qū)的放大示意圖;
[0024]圖3是圖2的AA剖視圖;
[0025]圖4是傳輸線與對(duì)應(yīng)的信號(hào)線的位置關(guān)系圖;
[0026]圖5設(shè)置有通光孔的信號(hào)線的示意圖;
[0027]圖6是信號(hào)生成模塊和陣列基板的連接示意圖;
[0028]圖7是補(bǔ)償電阻的連接示意圖;
[0029]圖8是本發(fā)明的實(shí)施例中顯示裝置的剖面示意圖。
[0030]其中,附圖標(biāo)記為:10、移位寄存器;20、信號(hào)線;21、第一通孔;22、第二通孔;23、缺口 ;24、透光孔;30、傳輸線;31、連接部;32、傳輸部;321、交疊傳輸部;322、非交疊傳輸部;41、第一過(guò)孔;42、第二過(guò)孔;50、連接件;51、第一絕緣層;52、第二絕緣層;60、信號(hào)生成模塊;61、輸出線;70、補(bǔ)償電阻;80、彩膜基板;90、封框膠。
【具體實(shí)施方式】
[0031]以下結(jié)合附圖對(duì)本發(fā)明的【具體實(shí)施方式】進(jìn)行詳細(xì)說(shuō)明。應(yīng)當(dāng)理解的是,此處所描述的【具體實(shí)施方式】?jī)H用于說(shuō)明和解釋本發(fā)明,并不用于限制本發(fā)明。
[0032]作為本發(fā)明的一方面,提供一種陣列基板,請(qǐng)結(jié)合圖1和圖2,所述陣列基板包括設(shè)置在該陣列基板的非顯示區(qū)的移位寄存器10、多條信號(hào)線20和多條傳輸線30,信號(hào)線20與傳輸線30的延伸方向相交叉,且信號(hào)線20和傳輸線30位于不同層中,每條傳輸線30均對(duì)應(yīng)一條信號(hào)線20,傳輸線30的一端與相應(yīng)的信號(hào)線20電連接,另一端與移位寄存器10的相應(yīng)輸入端電連接,以將信號(hào)線20上的信號(hào)傳輸至移位寄存器10相應(yīng)的輸入端。其中,對(duì)于任意一條傳輸線30而言,當(dāng)與該傳輸線30相連的信號(hào)線與移位寄存器10之間存在其他信號(hào)線時(shí),位于與該傳輸線30與移位寄存器10之間的至少一條信號(hào)線20上設(shè)置有第一通孔21,第一通孔21位于信號(hào)線20與傳輸線30交疊的位置。
[0033]多條信號(hào)線20可以包括幀起始信號(hào)線、第一時(shí)鐘信號(hào)線、第二時(shí)鐘信號(hào)線等。通常,移位寄存器10包括多個(gè)級(jí)聯(lián)的多個(gè)移位寄存單元,每個(gè)移位寄存單元均包括第一時(shí)鐘信號(hào)輸入端、第二時(shí)鐘信號(hào)輸入端等多個(gè)輸入端,每個(gè)輸入端均通過(guò)傳輸線來(lái)接收信號(hào)線上的信號(hào)。因此,本發(fā)明中信號(hào)線20的數(shù)量小于傳輸線30的數(shù)量,一條信號(hào)線20可以連接多條傳輸線30,從而為多個(gè)移位寄存單元提供相應(yīng)的信號(hào)。
[0034]在現(xiàn)有技術(shù)中,對(duì)于任意一條傳輸線,當(dāng)與該傳輸線相連的信號(hào)線與移位寄存器之間存在其他信號(hào)線時(shí),位于與該傳輸線30相連的信號(hào)線與移位寄存器之間的信號(hào)線與該傳輸線會(huì)形成交疊,從而形成耦合電容,耦合電容較大時(shí)導(dǎo)致信號(hào)傳輸明顯延遲。
[0035]本發(fā)明中,位于與傳輸線相連的信號(hào)線與移位寄存器之間的至少一條信號(hào)線上設(shè)置有第一通孔,且第一通孔位于傳輸線和信號(hào)線交疊的位置,從而減少傳輸線與信號(hào)線的交疊面積,減小信號(hào)線與傳輸線之間形成的耦合電容,進(jìn)而改善信號(hào)延遲的現(xiàn)象,改善顯示畫(huà)面的顯示效果。
[0036]進(jìn)一步地,對(duì)于任意一條傳輸線30而言,當(dāng)與該傳輸線30相連的信號(hào)線20與移位寄存器10之間存在其他信號(hào)線時(shí),位于與該傳輸線30相連的信號(hào)線20與移位寄存器10之間每條信號(hào)線20上均設(shè)置有第一通孔21,每個(gè)第一通孔21均位于其所在信號(hào)線20與傳輸線30所交疊的位置,從而使得與該傳輸線30交疊的每條信號(hào)線20和該傳輸線30形成的耦合電容均減小。如圖1所示,對(duì)于與左數(shù)第3條信號(hào)線相連的傳輸線30,該傳輸線30與左數(shù)第3條信號(hào)線右側(cè)的各條信號(hào)線均交疊形成耦合電容,因此,從左數(shù)第4條至最后一條信號(hào)線上均形成有多個(gè)第一通孔21,每條信號(hào)線上的第一通孔位于與該傳輸線30形成交疊的位置。
[0037]在圖1中,當(dāng)不同信號(hào)線20上設(shè)置的第一通孔的個(gè)數(shù)不同時(shí),不同信號(hào)線20的電阻也不同。為了減少不同信號(hào)線20之間的電阻差異,在本發(fā)明中,對(duì)于任意一條傳輸線30而言,與該傳輸線30未形成交疊的每一條信號(hào)線20上均設(shè)置有第二通孔22,第二通孔22位于該傳輸線30沿遠(yuǎn)離所述移位寄存器方向的延長(zhǎng)線上。因此,每條信號(hào)線20上的通孔數(shù)量(第一通孔和第二通孔總數(shù))是相同的,以減小不同信號(hào)線之間的電阻差異,使得多個(gè)信號(hào)線上的信號(hào)延遲保持一致,減小由信號(hào)延遲差異導(dǎo)致的橫紋現(xiàn)象。
[0038]進(jìn)一步地,第一通孔21和第二通孔22的形狀、大小均相同,以進(jìn)一步減小不同信號(hào)線之間的電阻差異。圖1中,傳輸線與信號(hào)線20交疊處的通孔為第一通孔21,其余部分的通孔為第二通孔22,第一通孔21和第二通孔22的結(jié)構(gòu)相同,所起的作用不同。
[0039]如圖1和圖2所示,第一通孔21和第二通孔22可以均為矩形,且長(zhǎng)度方向與傳輸線30的延伸方向一致,寬度方向與信號(hào)線20的延伸方向一致。
[0040]具體地,請(qǐng)一并結(jié)合圖1至圖4,傳輸線30包括用于連接信號(hào)線20的連接部31和位于連接部31與移位寄存器之間的傳輸部32,