專利名稱:一種電平移位電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種移位電路,尤其涉及一種用于液晶面板的電平移位電路。
背景技術(shù):
在主動(dòng)式矩陣液晶顯不器(AMLCD,Active Matrix Liquid Crystal Display)中,每個(gè)像素具有一個(gè)薄膜晶體管(TFT, Thin Film Transistor),該TFT的柵極連接至沿水平方向延伸的掃描線(scan line),該TFT的漏極連接至沿垂直方向延伸的數(shù)據(jù)線,而該TFT的源極連接至對(duì)應(yīng)的像素電極。如果在水平方向的某一掃描線上施加足夠的正電壓,則會(huì)使得該條掃描線上的所有TFT打開,此時(shí)該條掃描線上的像素電極會(huì)與垂直方向的數(shù)據(jù)線連接,從而將數(shù)據(jù)線上所加載的視訊信號(hào)電壓寫入像素中,控制不同液晶的透光度來(lái)達(dá)到 控制色彩的效果。在現(xiàn)有技術(shù)中,用來(lái)驅(qū)動(dòng)TFT的驅(qū)動(dòng)電路一般由面板外黏接IC予以實(shí)現(xiàn),使用的制程工藝為CMOS制程。相比之下,GOA (Gate Driver On Array,陣列基板行驅(qū)動(dòng))技術(shù)是將液晶面板的柵極驅(qū)動(dòng)電路(gate driver)制作在陣列基板上,以代替由外接硅芯片制作的驅(qū)動(dòng)芯片,因而可減少制程工序,降低產(chǎn)品成本,提高薄膜晶體管液晶顯示面板的集成度,使面板更加薄型化。然而,在一些GOA液晶面板中,電平移位電路的邏輯信號(hào)均來(lái)自時(shí)序控制器(TC0N),電平移位電路有多少輸出通道,就需要TCON提供多少邏輯信號(hào),亦即,TCON需要將對(duì)應(yīng)數(shù)量的邏輯信號(hào)輸入至電平移位電路,也可稱為“一對(duì)一模式”(IndividualInterface)0在另一些GOA液晶面板中,TCON只要輸出幾路邏輯信號(hào)至電平移位電路,再由該電平移位電路對(duì)所接收的邏輯信號(hào)進(jìn)行分解,得到相應(yīng)的模擬信號(hào)。由于TCON輸出的邏輯信號(hào)少于電平移位電路輸出的模擬信號(hào),也將該模式稱為“壓縮模式”(CondenseInterface)。如此一來(lái),隨著TCON輸出的邏輯信號(hào)的數(shù)量不同,需要搭配與之對(duì)應(yīng)的電平移位電路,因而無(wú)法藉由相同的電平移位電路來(lái)搭配不同的TC0N,導(dǎo)致電平移位電路的選擇較不具彈性。有鑒于此,如何設(shè)計(jì)一種新的電平移位電路,使同一電平移位電路能夠搭配不同的TC0N,使電路的設(shè)計(jì)更具彈性,更有拓展性,提升產(chǎn)品的兼容能力,是業(yè)內(nèi)相關(guān)技術(shù)人員亟待解決的一項(xiàng)課題。
發(fā)明內(nèi)容
針對(duì)現(xiàn)有技術(shù)中的GOA面板在設(shè)計(jì)時(shí)所存在的上述缺陷,本發(fā)明提供了一種新的電平移位電路。依據(jù)本發(fā)明的一個(gè)方面,提供了一種電平移位電路,包括一時(shí)序控制模組,用于輸出多路邏輯信號(hào);以及一電平移位模組,電性連接至該時(shí)序控制模組,該電平移位模組包括多個(gè)輸入端,每一輸入端電性連接至該時(shí)序控制模組的輸出端的相應(yīng)端子,用以接收該邏輯信號(hào);多個(gè)輸出端,每一輸出端根據(jù)所接收的邏輯信號(hào)來(lái)輸出對(duì)應(yīng)的一模擬信號(hào);以及一模式選擇端,電性耦接至一預(yù)設(shè)電壓,其中,該電平移位模組根據(jù)該模式選擇端的電平信號(hào),選擇相應(yīng)的工作模式,從而將來(lái)自該時(shí)序控制模組的多路邏輯信號(hào)轉(zhuǎn)換為多路模擬信號(hào)。在一實(shí)施例中,電平移位電路工作于一對(duì)一模式或壓縮模式。在一實(shí)施例中,該電平移位模組還包括一切換開關(guān),其一端連接至模式選擇端,其另一端在一第一預(yù)設(shè)電壓和一第二預(yù)設(shè)電壓之間進(jìn)行切換,使模式選擇端連接至第一預(yù)設(shè)電壓或第二預(yù)設(shè)電壓,其中,第一預(yù)設(shè)電壓與第二預(yù)設(shè)電壓的電平極性相反。
在一實(shí)施例中,當(dāng)模式選擇端的電平信號(hào)為一高電平時(shí),電平移位電路工作于一對(duì)一模式;當(dāng)模式選擇端的電平信號(hào)為一低電平時(shí),所述電平移位電路工作于壓縮模式。在一實(shí)施例中,當(dāng)電平移位電路工作于一對(duì)一模式時(shí),時(shí)序控制模組輸出N路邏輯信號(hào),電平移位模組將N路邏輯信號(hào)轉(zhuǎn)換為對(duì)應(yīng)的N路模擬信號(hào)并輸出,其中,N為自然數(shù)。在一實(shí)施例中,當(dāng)電平移位電路處于壓縮模式時(shí),時(shí)序控制模組輸出M路邏輯信號(hào),電平移位模組將M路邏輯信號(hào)轉(zhuǎn)換為對(duì)應(yīng)的N路模擬信號(hào)并輸出,Μ〈Ν,Μ、N均為自然數(shù)。在一實(shí)施例中,于一對(duì)一模式與壓縮模式中,電平移位模組米用共同的輸入端來(lái)接收邏輯信號(hào),以及采用共同的輸出端來(lái)輸出模擬信號(hào)。在一實(shí)施例中,該電平移位模組為一集成電路。 采用本發(fā)明的電平移位電路,將電平移位模組的模式選擇端電性耦接至一預(yù)設(shè)電壓或者在電平極性相反的兩個(gè)預(yù)設(shè)電壓之間進(jìn)行切換,進(jìn)而使電平移位模組根據(jù)該模式選擇端的當(dāng)前電平信號(hào),選擇一對(duì)一模式或壓縮模式,將來(lái)自時(shí)序控制模組的多路邏輯信號(hào)轉(zhuǎn)換為多路模擬信號(hào)。藉由本發(fā)明,可實(shí)現(xiàn)不同的時(shí)序控制模組搭配相同的電平移位模組,使電路的設(shè)計(jì)更具彈性,提升產(chǎn)品的兼容能力。
讀者在參照附圖閱讀了本發(fā)明的具體實(shí)施方式
以后,將會(huì)更清楚地了解本發(fā)明的各個(gè)方面。其中,圖I示出依據(jù)本發(fā)明一實(shí)施方式的電平移位電路的結(jié)構(gòu)框圖;圖2示出圖I的電平移位電路工作于一對(duì)一模式時(shí)的信號(hào)傳送示意圖;以及圖3示出圖I的電平移位電路工作于壓縮模式時(shí)的信號(hào)傳送示意圖。
具體實(shí)施例方式為了使本申請(qǐng)所揭示的技術(shù)內(nèi)容更加詳盡與完備,可參照附圖以及本發(fā)明的下述各種具體實(shí)施例,附圖中相同的標(biāo)記代表相同或相似的組件。然而,本領(lǐng)域的普通技術(shù)人員應(yīng)當(dāng)理解,下文中所提供的實(shí)施例并非用來(lái)限制本發(fā)明所涵蓋的范圍。此外,附圖僅僅用于示意性地加以說(shuō)明,并未依照其原尺寸進(jìn)行繪制。下面參照附圖,對(duì)本發(fā)明各個(gè)方面的具體實(shí)施方式
作進(jìn)一步的詳細(xì)描述。
圖I示出依據(jù)本發(fā)明一實(shí)施方式的電平移位電路的結(jié)構(gòu)框圖。參照?qǐng)D1,該電平移位電路包括一時(shí)序控制模組10和一電平移位模組20,其中,電平移位模組20電性耦接至?xí)r序控制模組10的輸出端。時(shí)序控制模組10,也可稱為TC0N,用來(lái)輸出多路邏輯信號(hào)。電平移位模組20包括多個(gè)輸入端201、多個(gè)輸出端203和一模式選擇端205。多個(gè)輸入端201與TCON的輸出端對(duì)應(yīng)連接,用于接收相應(yīng)的邏輯信號(hào)。多個(gè)輸出端203根據(jù)輸入端201所接收的邏輯信號(hào)來(lái)輸出對(duì)應(yīng)的一模擬信號(hào)(analog signal)。需要特別指出的是,電平移位模組20的模式選擇端205電性耦接至一預(yù)設(shè)電壓Vth。該預(yù)設(shè)電壓Vth可以為一高電平電壓,也可以為一低電平電壓,也可在模式選擇端205與一高電平電壓、一低電平電壓之間設(shè)置一切換開關(guān),從而靈活地將模式選擇端205電連接至預(yù)期的電平電壓。該電平移位模組20根據(jù)模式選擇端205的電平信號(hào),選擇相應(yīng)的工 作模式,從而將來(lái)自時(shí)序控制模組的多路邏輯信號(hào)轉(zhuǎn)換為多路模擬信號(hào)。在此,電平移位電路的工作模式包括一對(duì)一模式和壓縮模式。如前所述,一對(duì)一模式是指TCON的輸出端有多少個(gè)端子,就輸出多少路邏輯信號(hào),亦即,一路邏輯信號(hào)對(duì)應(yīng)于一個(gè)端子,進(jìn)而電平移位模組20的多個(gè)輸入端201也得到與TCON的輸出端子數(shù)量相等的多路邏輯信號(hào)。壓縮模式是指TCON輸出的邏輯信號(hào)的數(shù)量小于輸出端子的數(shù)量,當(dāng)這些邏輯信號(hào)傳送至電平移位模組20時(shí),其模組內(nèi)部進(jìn)行分解,得到相應(yīng)的模擬信號(hào)。在一實(shí)施例中,該電平移位模組20還包括一切換開關(guān)(未示出),該切換開關(guān)的一端連接至模式選擇端205,該切換開關(guān)的另一端在一第一預(yù)設(shè)電壓(諸如高電壓)和一第二預(yù)設(shè)電壓(諸如低電壓)之間進(jìn)行切換,使模式選擇端205連接至該第一預(yù)設(shè)電壓或該第二預(yù)設(shè)電壓。該第一預(yù)設(shè)電壓與該第二預(yù)設(shè)電壓的電平極性相反。在一實(shí)施例中,該電平移位模組20為一集成電路,諸如數(shù)字信號(hào)處理芯片、ARM芯片、微處理器、可編程邏輯器件等等。圖2不出圖I的電平移位電路工作于一對(duì)一模式時(shí)的信號(hào)傳送不意圖。參照?qǐng)D2,時(shí)序控制模組10的輸出端包括多個(gè)端子,即,Logic 0utl_T,…,Logic0utN_T,藉由這些端子分別輸出邏輯信號(hào),S卩,Logicl,…,Logic N。電平移位模組20包括多個(gè)輸入端和多個(gè)輸出端,其中,輸入端子分別標(biāo)記為L(zhǎng)ogic Inl_LS,…,LogicInN_LS,以及輸出端子分別標(biāo)記為Analog Outl, ···, Analog OutN,藉由電平移位模組20的這些輸出端子分別輸出模擬信號(hào),即,Analogl, ...,Analog N。在圖2所示的實(shí)施例中,電平移位模組20的模式選擇端EN電連接至一預(yù)設(shè)電壓Vth_high,該預(yù)設(shè)電壓Vth_high為一高電平電壓,因而電平移位電路工作于一對(duì)一模式。此時(shí),時(shí)序控制模組10輸出N路邏輯信號(hào),并且電平移位模組20相應(yīng)地將該N路邏輯信號(hào)轉(zhuǎn)換為對(duì)應(yīng)的N路模擬信號(hào)并輸出。其中,N為自然數(shù)。圖3示出圖I的電平移位電路工作于壓縮模式時(shí)的信號(hào)傳送示意圖。參照?qǐng)D3,時(shí)序控制模組10的輸出端包括多個(gè)端子,即,LogicOut 1_T,…,Logic0utN_T,藉由這些端子分別輸出邏輯信號(hào),S卩,Logicl,…,Logic Μ。電平移位模組20包括多個(gè)輸入端和多個(gè)輸出端,其中,輸入端子分別標(biāo)記為L(zhǎng)ogic Inl_LS,…,LogicInN_LS,以及輸出端子分別標(biāo)記為Analog Outl, ···, Analog OutN,藉由電平移位模組20的這些輸出端子分別輸出模擬信號(hào),即,Analogl, ...,Analog N。
與圖2不同的是,圖3中的時(shí)序控制模組10的N個(gè)輸出端子并不是輸出N路邏輯信號(hào),而且僅僅輸出M路邏輯信號(hào)(M〈N)。電平移位模組20的模式選擇端EN電連接至一預(yù)設(shè)電壓Vth_low,該預(yù)設(shè)電壓Vth_low為一低電平電壓,因而電平移位電路工作于壓縮模式。此時(shí),時(shí)序控制模組10輸出M路邏輯信號(hào),并且該電平移位模組20將該M路邏輯信號(hào)轉(zhuǎn)換為對(duì)應(yīng)的N路模擬信號(hào)并輸出,其中,M〈N,Μ、N均為自然數(shù)。應(yīng)當(dāng)指出,在圖2和圖3的實(shí)施例中,無(wú)論是工作于一對(duì)一模式,還是工作于壓縮模式,該電平移位模組20均采用共同的輸入端(即Logic Inl_LS至Logic InN_LS)來(lái)接收N路或M路邏輯信號(hào),以及采用共同的輸出端(即Analog Outl至Analog OutN)來(lái)輸出N路模擬信號(hào)。
采用本發(fā)明的電平移位電路,將電平移位模組的模式選擇端電性耦接至一預(yù)設(shè)電壓或者在電平極性相反的兩個(gè)預(yù)設(shè)電壓之間進(jìn)行切換,進(jìn)而使電平移位模組根據(jù)該模式選擇端的當(dāng)前電平信號(hào),選擇一對(duì)一模式或壓縮模式,將來(lái)自時(shí)序控制模組的多路邏輯信號(hào)轉(zhuǎn)換為多路模擬信號(hào)。藉由本發(fā)明,可實(shí)現(xiàn)不同的時(shí)序控制模組搭配相同的電平移位模組,使電路的設(shè)計(jì)更具彈性,提升產(chǎn)品的兼容能力。上文中,參照附圖描述了本發(fā)明的具體實(shí)施方式
。但是,本領(lǐng)域中的普通技術(shù)人員能夠理解,在不偏離本發(fā)明的精神和范圍的情況下,還可以對(duì)本發(fā)明的具體實(shí)施方式
作各種變更和替換。這些變更和替換都落在本發(fā)明權(quán)利要求書所限定的范圍內(nèi)。
權(quán)利要求
1.一種電平移位電路,其特征在于,所述電平移位電路包括 一時(shí)序控制模組,用于輸出多路邏輯信號(hào);以及 一電平移位模組,電性連接至所述時(shí)序控制模組,包括 多個(gè)輸入端,每一輸入端電性連接至所述時(shí)序控制模組的輸出端的相應(yīng)端子,用以接收所述邏輯信號(hào); 多個(gè)輸出端,每一輸出端根據(jù)所接收的邏輯信號(hào)來(lái)輸出對(duì)應(yīng)的一模擬信號(hào);以及 一模式選擇端,電性耦接至一預(yù)設(shè)電壓, 其中,所述電平移位模組根據(jù)所述模式選擇端的電平信號(hào),選擇相應(yīng)的工作模式,從而將來(lái)自所述時(shí)序控制模組的多路邏輯信號(hào)轉(zhuǎn)換為多路模擬信號(hào)。
2.根據(jù)權(quán)利要求I所述的電平移位電路,其特征在于,所述電平移位電路工作于一對(duì)一模式或壓縮模式。
3.根據(jù)權(quán)利要求2所述的電平移位電路,其特征在于,所述電平移位模組還包括一切換開關(guān),其一端連接至所述模式選擇端,其另一端在一第一預(yù)設(shè)電壓和一第二預(yù)設(shè)電壓之間進(jìn)行切換,使所述模式選擇端連接至所述第一預(yù)設(shè)電壓或所述第二預(yù)設(shè)電壓,其中,所述第一預(yù)設(shè)電壓與所述第二預(yù)設(shè)電壓的電平極性相反。
4.根據(jù)權(quán)利要求2所述的電平移位電路,其特征在于,當(dāng)所述模式選擇端的電平信號(hào)為一高電平時(shí),所述電平移位電路工作于一對(duì)一模式;當(dāng)所述模式選擇端的電平信號(hào)為一低電平時(shí),所述電平移位電路工作于壓縮模式。
5.根據(jù)權(quán)利要求4所述的電平移位電路,其特征在于,當(dāng)所述電平移位電路工作于一對(duì)一模式時(shí),所述時(shí)序控制模組輸出N路邏輯信號(hào),所述電平移位模組將所述N路邏輯信號(hào)轉(zhuǎn)換為對(duì)應(yīng)的N路模擬信號(hào)并輸出,其中,N為自然數(shù)。
6.根據(jù)權(quán)利要求4所述的電平移位電路,其特征在于,當(dāng)所述電平移位電路處于壓縮模式時(shí),所述時(shí)序控制模組輸出M路邏輯信號(hào),所述電平移位模組將所述M路邏輯信號(hào)轉(zhuǎn)換為對(duì)應(yīng)的N路模擬信號(hào)并輸出,其中,Μ〈Ν,Μ、N均為自然數(shù)。
7.根據(jù)權(quán)利要求5或6所述的電平移位電路,其特征在于,在所述一對(duì)一模式與所述壓縮模式中,所述電平移位模組采用共同的輸入端來(lái)接收所述邏輯信號(hào),以及采用共同的輸出端來(lái)輸出所述模擬信號(hào)。
8.根據(jù)權(quán)利要求I所述的電平移位電路,其特征在于,所述電平移位模組為一集成電路。
全文摘要
本發(fā)明提供了一種電平移位電路,包括時(shí)序控制模組,用于輸出多路邏輯信號(hào);以及電平移位模組,電性連接至該時(shí)序控制模組,包括多個(gè)輸入端,用以接收該邏輯信號(hào);多個(gè)輸出端,根據(jù)所接收的邏輯信號(hào)來(lái)輸出對(duì)應(yīng)的模擬信號(hào);以及模式選擇端,電性耦接至一預(yù)設(shè)電壓。該電平移位模組根據(jù)該模式選擇端的電平信號(hào)選擇相應(yīng)的工作模式,從而將多路邏輯信號(hào)轉(zhuǎn)換為多路模擬信號(hào)。采用本發(fā)明,將電平移位模組的模式選擇端電性耦接至一預(yù)設(shè)電壓或者在電平極性相反的兩個(gè)預(yù)設(shè)電壓之間進(jìn)行切換,可實(shí)現(xiàn)不同的時(shí)序控制模組搭配相同的電平移位模組,使電路的設(shè)計(jì)更具彈性,提升產(chǎn)品的兼容能力。
文檔編號(hào)H03K19/0185GK102739232SQ20121023656
公開日2012年10月17日 申請(qǐng)日期2012年7月9日 優(yōu)先權(quán)日2012年7月9日
發(fā)明者李岳翰, 陳又誠(chéng) 申請(qǐng)人:友達(dá)光電股份有限公司