一種高壓繞線電機(jī)轉(zhuǎn)子側(cè)調(diào)速裝置的制造方法
【專利摘要】本實(shí)用新型公開了一種高壓繞線電機(jī)轉(zhuǎn)子側(cè)調(diào)速裝置,高壓繞線電機(jī)的轉(zhuǎn)子側(cè)分別并聯(lián)連接有短接接觸器、液阻啟動(dòng)單元和整流器,整流器的輸入端通過轉(zhuǎn)子側(cè)接觸器與高壓繞線電機(jī)的轉(zhuǎn)子側(cè)連接,整流器的輸出端正極通過串聯(lián)的第一電抗器、逆止二極管和第二電抗器連接至逆變器的輸入端正極,逆止二極管的正極連接至斬波開關(guān)的集電極,斬波開關(guān)的發(fā)射極連接至整流器的輸出端負(fù)極,整流器的輸出端負(fù)極與逆變器的輸入端負(fù)極連接,逆變器的交流輸出端通過串聯(lián)的逆變側(cè)接觸器、熔斷保護(hù)單元和逆變變壓器連接至高壓繞線電機(jī)的定子側(cè)。本實(shí)用新型能夠改進(jìn)現(xiàn)有技術(shù)的不足,使高壓轉(zhuǎn)子變頻器結(jié)構(gòu)更加簡單,體積大幅度縮小。
【專利說明】
一種高壓繞線電機(jī)轉(zhuǎn)子側(cè)調(diào)速裝置
技術(shù)領(lǐng)域
[0001]本實(shí)用新型涉及高壓電機(jī)調(diào)速技術(shù)領(lǐng)域,尤其是一種高壓繞線電機(jī)轉(zhuǎn)子側(cè)調(diào)速裝置。
【背景技術(shù)】
[0002]高壓轉(zhuǎn)子變頻器是近些年發(fā)展起來的一種高壓繞線電機(jī)調(diào)速設(shè)備,一般用于拖動(dòng)風(fēng)機(jī)栗類負(fù)載的高壓繞線電機(jī)。在電力、建材、水利、城市供熱、供水等多種領(lǐng)域都有廣泛使用。
[0003]目前市場上的高壓轉(zhuǎn)子變頻器調(diào)速裝置一般構(gòu)成為旁路起動(dòng)柜、整流變頻柜、逆變柜及變壓器柜。裝置一般由三到五面柜子構(gòu)成,結(jié)構(gòu)復(fù)雜體積臃腫。
【實(shí)用新型內(nèi)容】
[0004]本實(shí)用新型要解決的技術(shù)問題是提供一種高壓繞線電機(jī)轉(zhuǎn)子側(cè)調(diào)速裝置,能夠解決現(xiàn)有技術(shù)的不足,使高壓轉(zhuǎn)子變頻器結(jié)構(gòu)更加簡單,體積大幅度縮小。
[0005]為解決上述技術(shù)問題,本實(shí)用新型所采取的技術(shù)方案如下。
[0006]一種高壓繞線電機(jī)轉(zhuǎn)子側(cè)調(diào)速裝置,高壓繞線電機(jī)的轉(zhuǎn)子側(cè)分別并聯(lián)連接有短接接觸器、液阻啟動(dòng)單元和整流器,整流器的輸入端通過轉(zhuǎn)子側(cè)接觸器與高壓繞線電機(jī)的轉(zhuǎn)子側(cè)連接,整流器的輸出端正極通過串聯(lián)的第一電抗器、逆止二極管和第二電抗器連接至逆變器的輸入端正極,逆止二極管的正極連接至斬波開關(guān)的集電極,斬波開關(guān)的發(fā)射極連接至整流器的輸出端負(fù)極,逆止二極管的負(fù)極通過第一電容連接至整流器(U)的輸出端負(fù)極,第一電容的兩端并聯(lián)有保護(hù)二極管,整流器的輸出端負(fù)極與逆變器的輸入端負(fù)極連接,逆變器的交流輸出端通過串聯(lián)的逆變側(cè)接觸器、熔斷保護(hù)單元和逆變變壓器連接至高壓繞線電機(jī)的定子側(cè),逆變變壓器的低壓側(cè)與熔斷保護(hù)單元相連,逆變變壓器的高壓側(cè)與高壓繞線電機(jī)的定子側(cè)相連。
[0007]作為優(yōu)選,所述短接接觸器一端與高壓繞線電機(jī)的轉(zhuǎn)子側(cè)相連,另一端星形連接。
[0008]作為優(yōu)選,所述液阻啟動(dòng)單元包括液阻投切接觸器,液阻投切接觸器的一端連接高壓繞線電機(jī)的轉(zhuǎn)子側(cè),另一端串聯(lián)液阻后星形連接。
[0009]作為優(yōu)選,所述逆變器包括三相全橋逆變器和用于控制三相全橋逆變器的逆變控制電路。
[0010]作為優(yōu)選,所述逆變控制電路包括50Hz交流基準(zhǔn)信號(hào)源,50Hz交流基準(zhǔn)信號(hào)源通過串聯(lián)的第一可變電阻、第一電阻和第三電容連接至第一運(yùn)放的正向輸入端,第一運(yùn)放的反向輸入端接地,第一運(yùn)放的正向輸入端和反向輸入端之間并聯(lián)有第三二極管和第四二極管,第三二極管和第四二極管反向并聯(lián),、第一電阻和第三電容之間通過第二電容接地,第一運(yùn)放的輸出端連接至鎖相環(huán)芯片的AIN引腳,鎖相環(huán)芯片的INH引腳接地,鎖相環(huán)芯片的CA引腳和CB引腳通過第四電容相連,鎖相環(huán)芯片的Rl引腳通過串聯(lián)的第三電阻和第二可變電阻接地,鎖相環(huán)芯片的R2引腳通過第四電阻接地,鎖相環(huán)芯片的AIN引腳通過第二電阻連接至高電平,鎖相環(huán)芯片的PCl引腳通過第五電阻連接至鎖相環(huán)芯片的VCIN引腳,鎖相環(huán)芯片的VCIN引腳通過第五電容接地,鎖相環(huán)芯片的VCOUT引腳通過第四電阻接地,鎖相環(huán)芯片的VCOUT引腳連接至分頻器芯片的CLK引腳,分頻器芯片的RST引腳接地,分頻器芯片的Q7引腳通過串聯(lián)的第六電阻和第七電阻連接至移位寄存器芯片的RST引腳,第六電阻和第七電阻之間接地,移位寄存器芯片的Q2引腳連接至第一非門芯片的輸入端,第一非門芯片的輸出端與連接至鎖相環(huán)芯片的BIN引腳共同連接至移位寄存器芯片的D引腳,移位寄存器芯片的RST引腳通過第六電容連接至高電平,移位寄存器芯片的D引腳通過第七電容連接至計(jì)數(shù)器芯片的RST引腳,移位寄存器芯片的CLK引腳和分頻器芯片的Q7引腳共同連接至計(jì)數(shù)器芯片的CLK引腳,計(jì)數(shù)器芯片的RST引腳通過第八電阻接地,第八電阻兩端反向并聯(lián)有第五二極管,計(jì)數(shù)器芯片的ENA引腳接地,計(jì)數(shù)器芯片的QO引腳和Ql引腳分別連接至第一或門的兩個(gè)輸出端,計(jì)數(shù)器芯片的Ql引腳和Q2引腳分別連接至第二或門的兩個(gè)輸出端,計(jì)數(shù)器芯片的Q2引腳和Q3引腳分別連接至第三或門的兩個(gè)輸出端,計(jì)數(shù)器芯片的Q3引腳和Q4引腳分別連接至第四或門的兩個(gè)輸出端,計(jì)數(shù)器芯片的Q4引腳和Q5引腳分別連接至第五或門的兩個(gè)輸出端,計(jì)數(shù)器芯片的Q5引腳和QO引腳分別連接至第六或門的兩個(gè)輸出端,第一或門、第二或門、第三或門第四或門、第五或門和第六或門的輸出端分別連接至第二與門(、第三與門、第四與門、第五與門、第六與門和第七與門的輸入端,分頻器芯片的Q6引腳和計(jì)數(shù)器芯片的CLK引腳分別連接至第一與門的輸入端,第一與門的輸出端分別連接至第二與門、第三與門、第四與門、第五與門、第六與門和第七與門的輸入端,第二與門、第三與門、第四與門、第五與門、第六與門和第七與門的輸出端分別連接至三相全橋逆變器內(nèi)六個(gè)晶閘管的控制極。
[0011 ]采用上述技術(shù)方案所帶來的有益效果在于:本實(shí)用新型優(yōu)化了旁路設(shè)計(jì),使得旁路可以完全獨(dú)立于系統(tǒng)工作,增強(qiáng)了裝置的可靠性。再次裝置的體積大大減小,結(jié)構(gòu)更加合理。把短接接觸器和液阻啟動(dòng)單元合并在一個(gè)柜子內(nèi)部合成旁路起動(dòng)柜,把旁路柜設(shè)置成遠(yuǎn)方模式單獨(dú)與上位機(jī)通訊,或者就地模式與變頻器通訊兩種模式,這樣可以在旁路柜遠(yuǎn)方模式下,變頻器直接斷電而不影響旁路柜的使用,依然可以實(shí)現(xiàn)電機(jī)的液阻啟動(dòng)和停機(jī)。把交直交變流器件都集中在一個(gè)柜體內(nèi)稱為變頻柜,把逆變變壓器單獨(dú)設(shè)置一個(gè)柜子,如果拖動(dòng)電機(jī)是內(nèi)反饋電機(jī)則不需要變壓器。設(shè)備體積大大縮小。另外,通過改進(jìn)逆變器的控制電路,提尚了逆變電流的穩(wěn)定性。
【附圖說明】
[0012]圖1是本實(shí)用新型一個(gè)【具體實(shí)施方式】的電路圖。
[0013]圖2是本實(shí)用新型一個(gè)【具體實(shí)施方式】中逆變控制電路的前部電路圖。
[0014]圖3是本實(shí)用新型一個(gè)【具體實(shí)施方式】中逆變控制電路的前后部電路圖。
【具體實(shí)施方式】
[0015]參照圖1-3,高壓繞線電機(jī)M的轉(zhuǎn)子側(cè)分別并聯(lián)連接有短接接觸器Kl、液阻啟動(dòng)單元K2和整流器U,整流器U的輸入端通過轉(zhuǎn)子側(cè)接觸器K3與高壓繞線電機(jī)M的轉(zhuǎn)子側(cè)連接,整流器U的輸出端正極通過串聯(lián)的第一電抗器L1、逆止二極管Dl和第二電抗器L2連接至逆變器UI的輸入端正極,逆止二極管Dl的正極連接至斬波開關(guān)Ql的集電極,斬波開關(guān)Ql的發(fā)射極連接至整流器U的輸出端負(fù)極,逆止二極管Dl的負(fù)極通過第一電容Cl連接至整流器U的輸出端負(fù)極,第一電容Cl的兩端并聯(lián)有保護(hù)二極管D2,整流器U的輸出端負(fù)極與逆變器UI的輸入端負(fù)極連接,逆變器UI的交流輸出端通過串聯(lián)的逆變側(cè)接觸器K4、熔斷保護(hù)單元Fu和逆變變壓器T連接至高壓繞線電機(jī)M的定子側(cè),逆變變壓器的低壓側(cè)與熔斷保護(hù)單元Fu相連,逆變變壓器的高壓側(cè)與高壓繞線電機(jī)M的定子側(cè)相連。短接接觸器Kl 一端與高壓繞線電機(jī)M的轉(zhuǎn)子側(cè)相連,另一端星形連接。液阻啟動(dòng)單元K2包括液阻投切接觸器,液阻投切接觸器的一端連接高壓繞線電機(jī)M的轉(zhuǎn)子側(cè),另一端串聯(lián)液阻后星形連接。逆變器UI包括三相全橋逆變器和用于控制三相全橋逆變器的逆變控制電路。逆變控制電路包括50Hz交流基準(zhǔn)信號(hào)源IN,50Hz交流基準(zhǔn)信號(hào)源IN通過串聯(lián)的第一可變電阻RPl、第一電阻Rl和第三電容C3連接至第一運(yùn)放Al的正向輸入端,第一運(yùn)放Al的反向輸入端接地,第一運(yùn)放Al的正向輸入端和反向輸入端之間并聯(lián)有第三二極管D3和第四二極管D4,第三二極管D3和第四二極管D4反向并聯(lián),、第一電阻Rl和第三電容C3之間通過第二電容C2接地,第一運(yùn)放Al的輸出端連接至鎖相環(huán)芯片ICl的AIN引腳,鎖相環(huán)芯片ICl的INH引腳接地,鎖相環(huán)芯片ICl的CA引腳和CB引腳通過第四電容C4相連,鎖相環(huán)芯片ICl的Rl引腳通過串聯(lián)的第三電阻R3和第二可變電阻RP2接地,鎖相環(huán)芯片ICl的R2引腳通過第四電阻R4接地,鎖相環(huán)芯片ICl的AIN引腳通過第二電阻R2連接至高電平VCC,鎖相環(huán)芯片ICl的PCl引腳通過第五電阻R5連接至鎖相環(huán)芯片ICl的VCIN引腳,鎖相環(huán)芯片ICl的VCIN引腳通過第五電容C5接地,鎖相環(huán)芯片ICl的VCOUT引腳通過第四電阻R4接地,鎖相環(huán)芯片ICl的VCOUT引腳連接至分頻器芯片IC2的CLK引腳,分頻器芯片IC2的RST引腳接地,分頻器芯片IC2的Q7引腳通過串聯(lián)的第六電阻R6和第七電阻R7連接至移位寄存器芯片IC3的RST引腳,第六電阻R6和第七電阻R7之間接地,移位寄存器芯片IC3的Q2引腳連接至第一非門芯片NOTl的輸入端,第一非門芯片NOTl的輸出端與連接至鎖相環(huán)芯片ICl的BIN引腳共同連接至移位寄存器芯片IC3的D引腳,移位寄存器芯片IC3的RST引腳通過第六電容C6連接至高電平VCC,移位寄存器芯片IC3的D引腳通過第七電容C7連接至計(jì)數(shù)器芯片IC4的RST引腳,移位寄存器芯片IC3的CLK引腳和分頻器芯片IC2的Q7引腳共同連接至計(jì)數(shù)器芯片IC4的CLK引腳,計(jì)數(shù)器芯片IC4的RST引腳通過第八電阻R8接地,第八電阻R8兩端反向并聯(lián)有第五二極管D5,計(jì)數(shù)器芯片IC4的ENA引腳接地,計(jì)數(shù)器芯片IC4的QO弓丨腳和Ql引腳分別連接至第一或門ORl的兩個(gè)輸出端,計(jì)數(shù)器芯片IC4的Ql引腳和Q2引腳分別連接至第二或門0R2的兩個(gè)輸出端,計(jì)數(shù)器芯片IC4的Q2引腳和Q3引腳分別連接至第三或門0R3的兩個(gè)輸出端,計(jì)數(shù)器芯片IC4的Q3引腳和Q4引腳分別連接至第四或門0R4的兩個(gè)輸出端,計(jì)數(shù)器芯片IC4的Q4引腳和Q5引腳分別連接至第五或門0R5的兩個(gè)輸出端,計(jì)數(shù)器芯片IC4的Q5引腳和QO引腳分別連接至第六或門0R6的兩個(gè)輸出端,第一或門0R1、第二或門0R2、第三或門0R3第四或門0R4、第五或門0R5和第六或門0R6的輸出端分別連接至第二與門AND2、第三與門AND3、第四與門AND4、第五與門AND5、第六與門AND6和第七與門AND7的輸入端,分頻器芯片IC2的Q6引腳和計(jì)數(shù)器芯片IC4的CLK引腳分別連接至第一與門ANDl的輸入端,第一與門ANDI的輸出端分別連接至第二與門AND2、第三與門AND3、第四與門AND4、第五與門AND5、第六與門AND6和第七與門AND7的輸入端,第二與門AND2、第三與門AND3、第四與門AND4、第五與門AND5、第六與門AND6和第七與門AND7的輸出端分別連接至三相全橋逆變器內(nèi)六個(gè)晶閘管的控制極。
[0016]鎖相環(huán)芯片ICl采用⑶4046芯片,分頻器芯片IC2采用⑶4040芯片,移位寄存器芯片IC3采用⑶4015芯片,計(jì)數(shù)器芯片IC4采用⑶4017芯片。
[0017]本實(shí)施例中使用到的電器元件均為市售產(chǎn)品,其具體結(jié)構(gòu)和使用方法屬于成熟的現(xiàn)有技術(shù),在此不再詳述。
[0018]以上顯示和描述了本實(shí)用新型的基本原理和主要特征和本實(shí)用新型的優(yōu)點(diǎn)。本行業(yè)的技術(shù)人員應(yīng)該了解,本實(shí)用新型不受上述實(shí)施例的限制,上述實(shí)施例和說明書中描述的只是說明本實(shí)用新型的原理,在不脫離本實(shí)用新型精神和范圍的前提下,本實(shí)用新型還會(huì)有各種變化和改進(jìn),這些變化和改進(jìn)都落入要求保護(hù)的本實(shí)用新型范圍內(nèi)。本實(shí)用新型要求保護(hù)范圍由所附的權(quán)利要求書及其等效物界定。
【主權(quán)項(xiàng)】
1.一種高壓繞線電機(jī)轉(zhuǎn)子側(cè)調(diào)速裝置,其特征在于:高壓繞線電機(jī)(M)的轉(zhuǎn)子側(cè)分別并聯(lián)連接有短接接觸器(K1)、液阻啟動(dòng)單元(K2)和整流器(U),整流器(U)的輸入端通過轉(zhuǎn)子側(cè)接觸器(K3)與高壓繞線電機(jī)(M)的轉(zhuǎn)子側(cè)連接,整流器(U)的輸出端正極通過串聯(lián)的第一電抗器(LI)、逆止二極管(Dl)和第二電抗器(L2)連接至逆變器(UI)的輸入端正極,逆止二極管(Dl)的正極連接至斬波開關(guān)(Ql)的集電極,斬波開關(guān)(Ql)的發(fā)射極連接至整流器(U)的輸出端負(fù)極,逆止二極管(Dl)的負(fù)極通過第一電容(Cl)連接至整流器(U)的輸出端負(fù)極,第一電容(Cl)的兩端并聯(lián)有保護(hù)二極管(D2),整流器(U)的輸出端負(fù)極與逆變器(UI)的輸入端負(fù)極連接,逆變器(UI)的交流輸出端通過串聯(lián)的逆變側(cè)接觸器(K4)、熔斷保護(hù)單元(Fu)和逆變變壓器(T)連接至高壓繞線電機(jī)(M)的定子側(cè),逆變變壓器的低壓側(cè)與熔斷保護(hù)單元(Fu)相連,逆變變壓器的高壓側(cè)與高壓繞線電機(jī)(M)的定子側(cè)相連。2.根據(jù)權(quán)利要求1所述的高壓繞線電機(jī)轉(zhuǎn)子側(cè)調(diào)速裝置,其特征在于:所述短接接觸器(Kl) 一端與高壓繞線電機(jī)(M)的轉(zhuǎn)子側(cè)相連,另一端星形連接。3.根據(jù)權(quán)利要求1所述的高壓繞線電機(jī)轉(zhuǎn)子側(cè)調(diào)速裝置,其特征在于:所述液阻啟動(dòng)單元(K2)包括液阻投切接觸器,液阻投切接觸器的一端連接高壓繞線電機(jī)(M)的轉(zhuǎn)子側(cè),另一端串聯(lián)液阻后星形連接。4.根據(jù)權(quán)利要求1所述的高壓繞線電機(jī)轉(zhuǎn)子側(cè)調(diào)速裝置,其特征在于:所述逆變器(UI)包括三相全橋逆變器和用于控制三相全橋逆變器的逆變控制電路。5.根據(jù)權(quán)利要求4所述的高壓繞線電機(jī)轉(zhuǎn)子側(cè)調(diào)速裝置,其特征在于:所述逆變控制電路包括50Hz交流基準(zhǔn)信號(hào)源(IN),50Hz交流基準(zhǔn)信號(hào)源(IN)通過串聯(lián)的第一可變電阻(RP1)、第一電阻(Rl)和第三電容(C3)連接至第一運(yùn)放(Al)的正向輸入端,第一運(yùn)放(Al)的反向輸入端接地,第一運(yùn)放(Al)的正向輸入端和反向輸入端之間并聯(lián)有第三二極管(D3)和第四二極管(D4),第三二極管(D3)和第四二極管(D4)反向并聯(lián),第一電阻(Rl)和第三電容(C3)之間通過第二電容(C2)接地,第一運(yùn)放(Al)的輸出端連接至鎖相環(huán)芯片(ICl)的AIN引腳,鎖相環(huán)芯片(ICl)的INH引腳接地,鎖相環(huán)芯片(ICl)的CA引腳和CB引腳通過第四電容(C4)相連,鎖相環(huán)芯片(ICl)的Rl引腳通過串聯(lián)的第三電阻(R3)和第二可變電阻(RP2)接地,鎖相環(huán)芯片(ICl)的R2引腳通過第四電阻(R4)接地,鎖相環(huán)芯片(ICl)的AIN引腳通過第二電阻(R2)連接至高電平(VCC),鎖相環(huán)芯片(ICl)的PCl引腳通過第五電阻(R5)連接至鎖相環(huán)芯片(ICl)的VCIN引腳,鎖相環(huán)芯片(ICl)的VCIN引腳通過第五電容(C5)接地,鎖相環(huán)芯片(ICl)的VCOUT引腳通過第四電阻(R4)接地,鎖相環(huán)芯片(ICl)的VCOUT引腳連接至分頻器芯片(I C2 )的CLK引腳,分頻器芯片(I C2 )的RST引腳接地,分頻器芯片(I C2 )的Q7引腳通過串聯(lián)的第六電阻(R6)和第七電阻(R7)連接至移位寄存器芯片(IC3)的RST引腳,第六電阻(R6)和第七電阻(R7)之間接地,移位寄存器芯片(IC3)的Q2引腳連接至第一非門芯片(NOTl)的輸入端,第一非門芯片(NOTl)的輸出端與連接至鎖相環(huán)芯片(ICl)的BIN引腳共同連接至移位寄存器芯片(IC3)的D引腳,移位寄存器芯片(IC3)的RST引腳通過第六電容(C6)連接至高電平(VCC),移位寄存器芯片(IC3)的D引腳通過第七電容(C7)連接至計(jì)數(shù)器芯片(IC4)的RST引腳,移位寄存器芯片(IC3)的CLK引腳和分頻器芯片(IC2)的Q7引腳共同連接至計(jì)數(shù)器芯片(IC4)的CLK引腳,計(jì)數(shù)器芯片(IC4)的RST引腳通過第八電阻(R8)接地,第八電阻(R8)兩端反向并聯(lián)有第五二極管(D5),計(jì)數(shù)器芯片(IC4)的ENA引腳接地,計(jì)數(shù)器芯片(IC4)的QO引腳和Ql引腳分別連接至第一或門(ORl)的兩個(gè)輸出端,計(jì)數(shù)器芯片(IC4)的Ql引腳和Q2引腳分別連接至第二或門(0R2)的兩個(gè)輸出端,計(jì)數(shù)器芯片(IC4)的Q2引腳和Q3引腳分別連接至第三或門(0R3)的兩個(gè)輸出端,計(jì)數(shù)器芯片(IC4)的Q3引腳和Q4引腳分別連接至第四或門(0R4)的兩個(gè)輸出端,計(jì)數(shù)器芯片(IC4)的Q4引腳和Q5引腳分別連接至第五或門(0R5)的兩個(gè)輸出端,計(jì)數(shù)器芯片(IC4)的Q5引腳和QO引腳分別連接至第六或門(0R6)的兩個(gè)輸出端,第一或門(ORl)、第二或門(OR2 )、第三或門(OR3 )第四或門(0R4 )、第五或門(OR5 )和第六或門(0R6 )的輸出端分別連接至第二與門(AND2 )、第三與門(AND3 )、第四與門(AND4)、第五與門(AND5)、第六與門(AND6)和第七與門(AND7)的輸入端,分頻器芯片(IC2)的Q6引腳和計(jì)數(shù)器芯片(IC4)的CLK引腳分別連接至第一與門(AND1)的輸入端,第一與門(ANDl)的輸出端分別連接至第二與門(AND2)、第三與門(AND3)、第四與門(AND4)、第五與門(AND5)、第六與門(AND6)和第七與門(AND7)的輸入端,第二與門(AND2)、第三與門(AND3)、第四與門(AND4)、第五與門(AND5)、第六與門(AND6)和第七與門(AND7)的輸出端分別連接至三相全橋逆變器內(nèi)六個(gè)晶閘管的控制極。
【文檔編號(hào)】H02P27/06GK205490289SQ201620128630
【公開日】2016年8月17日
【申請日】2016年2月19日
【發(fā)明人】尤江峰
【申請人】尤江峰