亚洲狠狠干,亚洲国产福利精品一区二区,国产八区,激情文学亚洲色图

一種svg中控制器結(jié)構(gòu)的制作方法

文檔序號:8993333閱讀:306來源:國知局
一種svg中控制器結(jié)構(gòu)的制作方法
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及SVG領(lǐng)域,具體是一種SVG中控制器結(jié)構(gòu)。
【背景技術(shù)】
[0002]靜止無功補(bǔ)償器SVG廣泛應(yīng)用于現(xiàn)代電力系統(tǒng)的負(fù)荷補(bǔ)償和輸電線路補(bǔ)償中。SVG中控制器是核心部件,用于對主功率電路進(jìn)行自動(dòng)控制?,F(xiàn)有技術(shù)SVG中控制器功能簡單,運(yùn)算速度較慢,無法滿足電力系統(tǒng)中無功補(bǔ)償需求。
[0003]【實(shí)用新型內(nèi)容】本實(shí)用新型的目的是提供一種SVG中控制器結(jié)構(gòu),以解決現(xiàn)有技術(shù)存在的問題。
[0004]為了達(dá)到上述目的,本實(shí)用新型所采用的技術(shù)方案為:
[0005]一種SVG中控制器結(jié)構(gòu),其特征在于:由兩片型號分別為TMS320F28335的DSP,以及一片型號為EP2C8的FPGA構(gòu)建而成,其中一片DSP為主DSP,另一片DSP為從DSP,主、從DPS之間通過SPI總線連接,主、從DSP分別與FPGA之間通訊連接。
[0006]所述的一種SVG中控制器結(jié)構(gòu),其特征在于:所述主DSP上接入由多個(gè)緩沖芯片、AD采樣電路、EEROM、RS485接口、CAN接口,所述從DSP上接入有多個(gè)緩沖芯片、AD采樣電路、CAN接口。
[0007]所述的一種SVG中控制器結(jié)構(gòu),其特征在于:所述FPGA接入有兩路DA轉(zhuǎn)換芯片、多個(gè)緩沖芯片。
[0008]本實(shí)用新型中采用由兩片DSP和一片F(xiàn)PGA構(gòu)成的數(shù)字控制平臺,其中一片主DSP用于無功電流的計(jì)算,另一片從DSP則主要用于單次諧波的計(jì)算,DSP之間采用SPI實(shí)現(xiàn)數(shù)據(jù)通信,同時(shí)還可以通過把FPGA配置成雙端口 RAM,進(jìn)行DSP之間的快速數(shù)據(jù)交換。此外,主DSP可以通過I2C協(xié)議讀寫EEPR0M,記錄一些用戶修改過的重要參數(shù),具有保存歷史修改數(shù)據(jù)的功能;通過RS485協(xié)議,也可以實(shí)現(xiàn)PWM同步等功能。
[0009]本實(shí)用新型具有運(yùn)算速度快的優(yōu)點(diǎn),大大提升了 SVG中控制器的性能,滿足了電力系統(tǒng)中無功補(bǔ)償需求。
【附圖說明】
[0010]圖1為本實(shí)用新型結(jié)構(gòu)框圖。
【具體實(shí)施方式】
[0011]如圖1所示,一種SVG中控制器結(jié)構(gòu),由兩片型號分別為TMS320F28335的DSP,以及一片型號為EP2C8的FPGA構(gòu)建而成,其中一片DSP為主DSP,另一片DSP為從DSP,主、從DPS之間通過SPI總線連接,主、從DSP分別與FPGA之間通訊連接。
[0012]主DSP上接入由多個(gè)緩沖芯片、AD采樣電路、EER0M、RS485接口、CAN接口,所述從DSP上接入有多個(gè)緩沖芯片、AD采樣電路、CAN接口。
[0013]FPGA接入有兩路DA轉(zhuǎn)換芯片、多個(gè)緩沖芯片。
【主權(quán)項(xiàng)】
1.一種SVG中控制器結(jié)構(gòu),其特征在于:由兩片型號分別為TMS320F28335的DSP,以及一片型號為EP2C8的FPGA構(gòu)建而成,其中一片DSP為主DSP,另一片DSP為從DSP,主、從DPS之間通過SPI總線連接,主、從DSP分別與FPGA之間通訊連接。2.根據(jù)權(quán)利要求1所述的一種SVG中控制器結(jié)構(gòu),其特征在于:所述主DSP上接入由多個(gè)緩沖芯片、AD采樣電路、EEROM、RS485接口、CAN接口,所述從DSP上接入有多個(gè)緩沖芯片、AD采樣電路、CAN接口。3.根據(jù)權(quán)利要求1所述的一種SVG中控制器結(jié)構(gòu),其特征在于:所述FPGA接入有兩路DA轉(zhuǎn)換芯片、多個(gè)緩沖芯片。
【專利摘要】本實(shí)用新型公開了一種SVG中控制器結(jié)構(gòu),由兩片型號分別為TMS320F28335的DSP,以及一片型號為EP2C8的FPGA構(gòu)建而成,兩DPS之間通過SPI總線連接,兩DSP分別與FPGA之間通訊連接。本實(shí)用新型具有運(yùn)算速度快的優(yōu)點(diǎn),大大提升了SVG中控制器的性能,滿足了電力系統(tǒng)中無功補(bǔ)償需求。
【IPC分類】H02J3/18, G05B19/042
【公開號】CN204651932
【申請?zhí)枴緾N201520357155
【發(fā)明人】章學(xué)勝, 馮旭, 楊慶智, 章學(xué)武
【申請人】海特爾機(jī)電工程技術(shù)(馬鞍山)有限公司, 上海浦馬機(jī)電工程技術(shù)有限公司, 上海浦馬環(huán)保能源工程有限公司
【公開日】2015年9月16日
【申請日】2015年5月28日
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會(huì)獲得點(diǎn)贊!
1