移位寄存器和顯示裝置的制造方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及移位寄存器和顯示裝置,特別是涉及顯示裝置的驅(qū)動(dòng)電路所使用的移位寄存器。
[0002]本身請基于2013年7月25日在日本申請的特愿2013-154634號主張優(yōu)先權(quán),并在此援引其內(nèi)容。
【背景技術(shù)】
[0003]近年來,在有源矩陣型的顯示裝置中,已普及將用于向像素注入電荷的像素用薄膜晶體管(Thin Film Transistor)和構(gòu)成用于驅(qū)動(dòng)連接到像素用薄膜晶體管的掃描線或者信號線的驅(qū)動(dòng)電路等周邊電路的周邊電路用薄膜晶體管形成在同一玻璃基板上的所謂的單片電路技術(shù)。
[0004]在這種顯示裝置中,由掃描線驅(qū)動(dòng)電路按行單位選擇排列成二維狀的顯示元件,向所選擇的顯示元件寫入與顯示數(shù)據(jù)相應(yīng)的電壓,從而顯示圖像。該掃描線線驅(qū)動(dòng)電路是使用基于時(shí)鐘信號將輸出信號依次移位的移位寄存器。在進(jìn)行點(diǎn)順序驅(qū)動(dòng)的顯示裝置中,在用于驅(qū)動(dòng)信號線的信號線驅(qū)動(dòng)電路的內(nèi)部設(shè)置同樣的移位寄存器。
[0005]在將移位寄存器用于掃描線驅(qū)動(dòng)電路和信號線驅(qū)動(dòng)電路的情況下,在使液晶顯示裝置的電源電路導(dǎo)通或者截止時(shí),移位寄存器的動(dòng)作會(huì)不穩(wěn)定,有時(shí)圖像會(huì)產(chǎn)生紊亂。在該情況下,如果實(shí)施從移位寄存器的全部輸出端子同時(shí)輸出高電平的輸出信號的全導(dǎo)通動(dòng)作,則能夠緩和畫面顯示的圖像的紊亂。例如國際公開第2012/029799號(專利文獻(xiàn)1)已公開能進(jìn)行這樣的全導(dǎo)通動(dòng)作的移位寄存器。
[0006]圖22是示出根據(jù)國際公開第2012/029799號所公開的現(xiàn)有技術(shù)的移位寄存器的構(gòu)成例的圖。該圖所示的移位寄存器是將多級的移位寄存器單位電路SRU1,SRU2,SRU3,...,SRUn (η為2以上的自然數(shù))級聯(lián)連接而構(gòu)成的。移位寄存器單位電路SRU1,SRU2,SRU3 ,...,SRUn各自被供應(yīng)時(shí)鐘信號CK1,CK2、全導(dǎo)通控制信號Α0Ν,Α0ΝΒ(Α0ΝΒ為AON的反相信號)。另外,第1級的移位寄存器單位電路SRU1的置位端子SET上被輸入起始脈沖信號ST,第2級以后的移位寄存器單位電路SRU2,SRU3 ,..., SRUn的各置位端子SET連接有前級的移位寄存器單位電路的輸出端子OUT。移位寄存器單位電路SRU1,SRU2,SRU3,…,SRUn的各輸出端子OUT分別連接到掃描線GL1,GL2,GL3,...,GLn。移位寄存器單位電路SRU1,SRU2,SRU3,…,SRUn均具有相同的構(gòu)成,以下,意在指移位寄存器單位電路SRU1,SRU2,SRU3,…,SRUn中的任意一個(gè)時(shí),將其稱為“移位寄存器單位電路SRU”。
[0007]圖23是示出根據(jù)上述的圖22所示的現(xiàn)有技術(shù)的移位寄存器單位電路SRU的構(gòu)成例的圖。移位寄存器單位電路SRU包括η溝道型的M0S(Metal Oxide Semiconductor:金屬氧化物半導(dǎo)體)場效應(yīng)晶體管(以下,稱為“NM0S晶體管”。)Q1?Q9、電阻R1、電容器CA,CB。其中,NM0S晶體管Q5,Q6,Q7、電阻R1、電容器CB構(gòu)成非激活輸出控制部SRUA,NM0S晶體管Q1,Q4,Q8構(gòu)成激活輸出控制部SRUB,NM0S晶體管Q2,Q9和電容器CA構(gòu)成激活輸出部SRUC,匪0S晶體管Q3構(gòu)成非激活輸出部SRUD。激活輸出控制部SRUB控制激活輸出部SRUC使輸出信號為高電平,非激活輸出控制部SRUA控制非激活輸出部SRUD使輸出信號為低電平。
[0008]多級的移位寄存器單位電路SRU1,SRU2,SRU3,..., SRUn中的奇數(shù)級的移位寄存器單位電路SRU的時(shí)鐘端子CK和時(shí)鐘端子CKB上分別被輸入時(shí)鐘信號CK1和時(shí)鐘信號CK2,偶數(shù)級的移位寄存器單位電路SRU的時(shí)鐘端子CK和時(shí)鐘端子CKB與奇數(shù)級的移位寄存器單位電路相反,分別被輸入時(shí)鐘信號CK2和時(shí)鐘信號CK1。時(shí)鐘信號CK1和時(shí)鐘信號CK2例如是相位相互錯(cuò)開180°的時(shí)鐘信號,以不會(huì)同時(shí)成為高電平的方式設(shè)定有各信號的低電平的區(qū)間。不過,時(shí)鐘信號CK1與時(shí)鐘信號CK2的相位差不限于180°,時(shí)鐘信號CK1與時(shí)鐘信號CK2只要高電平的期間相互不重復(fù)即可,可以是任意的時(shí)鐘信號。
[0009]接著,說明根據(jù)上述的現(xiàn)有技術(shù)的移位寄存器的動(dòng)作。
[0010]圖24是用于說明根據(jù)現(xiàn)有技術(shù)的移位寄存器的動(dòng)作例的時(shí)序圖,該圖的(A)是通常動(dòng)作時(shí)的時(shí)序圖,該圖的(B)是全導(dǎo)通動(dòng)作時(shí)的時(shí)序圖。在圖24中,起始脈沖信號ST、時(shí)鐘信號CK1,CK2的高電平和低電平分別與供應(yīng)到移位寄存器的電源電壓VDD和接地電壓VSS對應(yīng)。另外,在圖24中411、吧1表示第1級的移位寄存器單位電路31^1的節(jié)點(diǎn)【少2 412、吧2表示第2級的移位寄存器單位電路SRU2的節(jié)點(diǎn)Ν1,Ν2,Ν1η,、N2n表示第η級的移位寄存器單位電路3冊11的節(jié)點(diǎn)附少2,01]1'1、01712、01]1'11表示第1級、第2級、第11級的移位寄存器單位電路SRU的輸出信號。
[0011]首先,說明通常動(dòng)作。在通常動(dòng)作中,全導(dǎo)通控制信號AON設(shè)定為低電平,作為其反相信號的全導(dǎo)通控制信號Α0ΝΒ設(shè)定為高電平。當(dāng)在時(shí)刻t0向第1級的移位寄存器單位電路SRU1的置位端子SET輸入起始脈沖信號ST時(shí),在激活輸出控制部SRUB中,匪0S晶體管Q1導(dǎo)通,節(jié)點(diǎn)N11被預(yù)充電為從電源電壓VDD下降了匪0S晶體管Q1的閾值電壓Vth的電壓(VDD-Vth)。
[0012]在該情況下,在非激活輸出控制部SRUA中,輸入到時(shí)鐘端子CKB的時(shí)鐘信號CK2和輸入到置位端子SET的起始脈沖信號ST均成為高電平,因此,NM0S晶體管Q5,Q6,Q7均導(dǎo)通,但由于電阻R1是高電阻,因而節(jié)點(diǎn)N21的電壓成為接地電壓VSS附近的低電平。由此,NM0S晶體管Q3,Q4的柵極的信號電平成為低電平,這些NM0S晶體管Q3,Q4均成為截止?fàn)顟B(tài)。
[0013]此后,當(dāng)輸入到時(shí)鐘端子CKB的時(shí)鐘信號CK2和輸入到置位端子SET的起始脈沖信號ST的各信號電平成為接地電壓VSS的低電平時(shí),匪0S晶體管Q5,Q7截止,因此,節(jié)點(diǎn)N21成為漂浮狀態(tài),但該節(jié)點(diǎn)N21的電壓被電容器CB保持。另外,當(dāng)輸入到置位端子SET的起始脈沖信號ST的信號電平成為接地電壓VSS的低電平時(shí),NM0S晶體管Q1截止,因此,節(jié)點(diǎn)Nil成為漂浮狀態(tài),但該節(jié)點(diǎn)Nl 1的電壓被電容器CA保持。
[0014]然后,當(dāng)在時(shí)刻tl,輸入到時(shí)鐘端子CK的時(shí)鐘信號CK1轉(zhuǎn)變?yōu)楦唠娖綍r(shí),NM0S晶體管Q2的源極電壓上升。當(dāng)NM0S晶體管Q2的源極電壓上升時(shí),由于電容器CA的自舉效應(yīng),節(jié)點(diǎn)Nil的電壓被上推到比電源電壓VDD高的電壓。當(dāng)NM0S晶體管Q2的柵極電壓成為高電壓時(shí),匪0S晶體管Q2將輸入到時(shí)鐘端子CK的時(shí)鐘信號CK1的高電平以不會(huì)產(chǎn)生閾值電壓Vth所致的電壓下降的狀態(tài)傳遞到輸出端子0UT1。由此,輸出信號0UT1成為高電平而被激活化。
[0015]其后,當(dāng)在時(shí)刻t2,輸入到時(shí)鐘端子CKB的時(shí)鐘信號CK2轉(zhuǎn)變?yōu)楦唠娖綍r(shí),NM0S晶體管Q5導(dǎo)通,由此,節(jié)點(diǎn)N21的電壓上升。當(dāng)節(jié)點(diǎn)N21的電壓上升時(shí),NM0S晶體管Q3和NM0S晶體管Q4的柵極電壓上升,這些NM0S晶體管Q3和NM0S晶體管Q4均導(dǎo)通,同時(shí)進(jìn)行節(jié)點(diǎn)Nil的放電和輸出端子OUT的下拉。由此,輸出信號0UT1成為低電平而被非激活化。其后,每當(dāng)輸入到時(shí)鐘端子CKB的時(shí)鐘信號CK2的信號電平周期性地成為高電平時(shí),NMOS晶體管Q5就會(huì)導(dǎo)通,由此,節(jié)點(diǎn)N21的信號電平維持在高電平。其結(jié)果是,在時(shí)刻t2以后,匪OS晶體管Q3,Q4均維持在導(dǎo)通狀態(tài),輸出信號0UT1維持在低電平。
[0016]對于后級的移位寄存器單位電路SRU2也是同樣的,在時(shí)刻tl,第1級的移位寄存器單位電路SRU1的輸出端子OUT 1的輸出信號輸入到第2級的移位寄存器單位電路SRU2的置位端子SET,由此,節(jié)點(diǎn)N12被預(yù)充電。然后,在時(shí)刻t2,從第2級的移位寄存器單位電路SRU2的輸出端子OUT將輸出信號0UT2輸出。然后,當(dāng)在時(shí)刻t3,時(shí)鐘信號CK1轉(zhuǎn)變?yōu)楦唠娖綍r(shí),同時(shí)進(jìn)行第2級的移位寄存器單位電路SRU2中的節(jié)點(diǎn)N12的放電和輸出端子OUT的下拉,輸出信號0UT2成為低電平而被非激活化。
[0017]以下,反復(fù)進(jìn)行同樣的動(dòng)作直至最后一級的移位寄存器單位電路SRUn為止。其結(jié)果是,多個(gè)移位寄存器單位電路SRU1,SRU2,SRU3 ,..., SRUn實(shí)施移位動(dòng)作,向掃描線GL1,GL2,GL3,…,GLn依次輸出高電平的脈沖信號。
[0018]根據(jù)該移位寄存器,不會(huì)產(chǎn)生貫通電流,能夠僅使用兩相的時(shí)鐘信號CK1,CK2和前級的輸出信號作為輸入信號進(jìn)行穩(wěn)定的移位動(dòng)作。
[0019]接著,說明從構(gòu)成移位寄存器的多個(gè)移位寄存器單位電路SRU1,SRU2,SRU3 ,...,SRUn的全部輸出端子OUT同時(shí)輸出高電平的輸出信號的全導(dǎo)通動(dòng)作。
[0020]在使全導(dǎo)通動(dòng)作起動(dòng)的情況下,全導(dǎo)通控制信號Α0Ν設(shè)定為高電平,作為其反相信號的全導(dǎo)通控制信號Α0ΝΒ設(shè)定為低電平。另外,在此例中,起始脈沖信號ST、時(shí)鐘信號CK1,CK2均設(shè)定為高電平。
[0021]當(dāng)將全導(dǎo)通控制信號Α0Ν設(shè)定為高電平,將全導(dǎo)通控制信號Α0ΝΒ設(shè)定為低電平時(shí),在第1級的移位寄存器單位電路SRU1中,NM0S晶體管Q9成為導(dǎo)通狀態(tài),NM0S晶體管Q8成為截止?fàn)顟B(tài)。另外,在該情況下,NM0S晶體管Q6截止,NM0S晶體管Q7導(dǎo)通,因此,節(jié)點(diǎn)N21成為低電平(接地電壓VSS),柵極連接到節(jié)點(diǎn)N21的NM0S晶體管Q3截止。由此,將輸出端子OUT驅(qū)動(dòng)為低電平的要素不復(fù)存在。當(dāng)在這樣的狀態(tài)下NM0S晶體管Q9成為導(dǎo)通狀態(tài)時(shí),高電平的輸出信號OUT 1被輸出到輸出端子OUT。
[0022]在第2級以后的移位寄存器單位電路SRU2,SRU3,…,SRUn中,其置位端子SET上由前級的輸出端子OUT輸入高電平的輸出信號,因此,第2級以后的移位寄存器單位電路也是與第1級同樣地動(dòng)作。從而,從移位寄存器單位電路SRU1,SRU2,SRU3 ,..., SRUn輸出到掃描線GLl,GL2,GL3,-_,GLn的全部輸出信號均為高電平,由此,進(jìn)行全導(dǎo)通動(dòng)作。
[0023]在此,根據(jù)專利文獻(xiàn)1所述的技術(shù),在全導(dǎo)通動(dòng)作時(shí),當(dāng)全導(dǎo)通控制信號Α0Ν和輸入到置位端子SET的起始脈沖信號ST成為高電平時(shí),匪0S晶體管Q5,Q7均導(dǎo)通,但全導(dǎo)通控制信號Α0ΝΒ成為低電平,NM0S晶體管Q6截止,因此,非激活輸出控制部SRUA內(nèi)的貫通電流被切斷。
[0024]另外,在全導(dǎo)通動(dòng)作時(shí),當(dāng)全導(dǎo)通控制信號Α0Ν成為高電平,全導(dǎo)通控制信號Α0ΝΒ成為低電平時(shí),NM0S晶體管Q6連同薄膜晶體管Q8均截止。由此,激活輸出控制部SRUB內(nèi)的貫通電流被切斷。另外,當(dāng)匪0S晶體管Q6截止時(shí),會(huì)由W0S晶體管Q7基于輸入到置位端子SET的信號使得節(jié)點(diǎn)N2的信號電平成為低電平。當(dāng)節(jié)點(diǎn)N2的信號電平成為低電平時(shí),柵極連接至IJ節(jié)點(diǎn)N2的NM0S晶體管Q3會(huì)截止,因此,流過NM0S晶體管Q2,Q3的貫通電流也被防止。
[0025]現(xiàn)有技術(shù)文獻(xiàn)
[0026]專利文獻(xiàn)
[0027]專利文獻(xiàn)1:國際公開第2012/029799號
【發(fā)明內(nèi)容】
[0028]發(fā)明要解決的問題
[0029]為使顯示裝置進(jìn)一步窄邊框化,需要減少移位寄存器的晶體管數(shù)。然而,根據(jù)上述的現(xiàn)有技術(shù),由于防止全導(dǎo)通動(dòng)作時(shí)的貫通電流等的需要而具備NM0S晶體管Q6,Q8,因此,存在移位寄存器的晶體管數(shù)會(huì)增加的問題。另外,匪0S晶體管Q1與W0S晶體管Q8是串聯(lián)連接的,因此,在對節(jié)點(diǎn)N1進(jìn)行充電的情況下,由于NM0S晶體管Q1和匪0S晶體管Q8的閾值電壓Vth、導(dǎo)通電阻等,節(jié)點(diǎn)N1的充電電壓會(huì)下降。因此,存在從柵極連接到節(jié)點(diǎn)N1的NM0S晶體管Q2輸出的輸出信號的信號電平會(huì)下降的弊端。
[0030]本發(fā)明是鑒于上述問題而完成的,其一目的在于,提供能夠使晶體管數(shù)減少的移位寄存器和具備該移位寄存器的顯示裝置。
[0031]用于解決問題的方案
[0032]本發(fā)明的一方式的移位寄存器是將多個(gè)單位電路級聯(lián)連接而成的移位寄存器,具備如下構(gòu)成:上述單位電路具備:第1輸出晶體管,其電流路連接到被提供第1時(shí)鐘信號的時(shí)鐘端子與輸出端子之間;第2輸出晶體管,其電流路連接到上述輸出端子與規(guī)定電位節(jié)點(diǎn)之間;設(shè)定部,其在用于將上述多個(gè)單位電路的輸出信號的信號電平設(shè)定為規(guī)定的信號電平的控制信號為激活的情況下,將上述輸出端子的信號電平設(shè)定為上述規(guī)定的信號電平;第1輸出控制部,其在上述控制信號為激活的情況下,將上述控制信號的信號電平提供給上述第1輸出晶體管的控制電極從而使上述第1輸出晶體管截止,在上述控制信號為非激活的情況下,響應(yīng)輸入信號而使上述第1輸出晶體管導(dǎo)通;以及第2輸出控制部,其在上述控制信號為激活的情況下,使上述第2輸出晶體管截止,在上述控制信號為非激活的情況下,響應(yīng)接著上述第1時(shí)鐘信號的第2時(shí)鐘信號或者與上述第1時(shí)鐘信號同步的信號而使上述第1輸出晶體管截止并且使上述第2輸出晶體管導(dǎo)通。
[0033]發(fā)明效果
[0034]根據(jù)本發(fā)明的一方式,能夠使構(gòu)成移位寄存器的晶體管數(shù)減少。
【附圖說明】
[0035]圖1是示出本發(fā)明的第1實(shí)施方式中的顯示裝置的構(gòu)成例的概略框圖。
[0036]圖2是示出第1實(shí)施方式中的移位寄存器的構(gòu)成例的概略框圖。
[0037 ]圖3是示出第1實(shí)施方式中的移位寄存器單位電路的構(gòu)成例的電路圖。
[0038]圖4A是示出第1實(shí)施方式中的移位寄存器的動(dòng)作例的時(shí)序圖。
[0039]圖4B是示出第1實(shí)施方式中的移位寄存器的動(dòng)作例的時(shí)序圖。
[0040]圖5是用于說明第1實(shí)施方式的顯示裝置的導(dǎo)通序列中的動(dòng)作例的時(shí)序圖。
[0041]圖6A是用于說明第1實(shí)施方式的顯示裝置的截止序列中的動(dòng)作例的時(shí)序圖。
[0042]圖6B是用于說明第1實(shí)施方式的顯示裝置的截止序列中的動(dòng)作例的時(shí)序圖。
[0043]圖7是用于說明第1實(shí)施方式的顯示裝置的強(qiáng)制切斷時(shí)的動(dòng)作例的時(shí)序圖。
[0044]圖8是示出第2實(shí)施方式中的移位寄存器單位電路的構(gòu)成例的電路圖。
[0045]圖9A是示出第2實(shí)施方式中的移位寄存器的動(dòng)作例的時(shí)序圖。
[0046]圖9B是示出第2實(shí)施方式中的移位寄存器的動(dòng)作例的時(shí)序圖。
[0047]圖10是示出第3實(shí)施方式中的移位寄存器單位電路的構(gòu)成例的電路圖。
[0048]圖11是示出第4實(shí)施方式中的移位寄存器單位電路的構(gòu)成例的電路圖。
[0049]圖12是示出第5實(shí)施方式中的移位寄存器單位電路的構(gòu)成例的電路圖。
[0050]圖13是示出第6實(shí)施方式中的移位寄存器單位電路的構(gòu)成例的電路圖。
[0051]圖14A是示出第6實(shí)施方式中的移位寄存器的動(dòng)作例的時(shí)序圖。
[0052]圖14B是示出第6實(shí)施方式中的移位寄存器的動(dòng)作例的時(shí)序圖。
[0053]圖15是示出第7實(shí)施方式中的移位寄存器單位電路的構(gòu)成例的電路圖。
[0054]圖16是示出第8實(shí)施方式中的移位寄存器的構(gòu)成例的概略框圖。
[0055]圖17是示出第8實(shí)施方式中的移位寄存器單位電路的構(gòu)成例的電路圖。
[0056]圖18A是示出第8實(shí)施方式中的移位寄存器單位電路的詳細(xì)例的電路圖。
[0057]圖18B是示出第8實(shí)施方式中的移位寄存器單位電路的詳細(xì)例的電路圖。
[0058]圖18C是示出第8實(shí)施方式中的移位寄存器單位電路的詳細(xì)例的電路圖。
[0059]圖19A是示出第8實(shí)施方式中的移位寄存器的動(dòng)作例的時(shí)序圖。
[0060]圖19B是示出第8實(shí)施方式中的移位寄存器的動(dòng)作例的時(shí)序圖。
[0061 ]圖19C是示出第8實(shí)施方式中的移位寄存器的動(dòng)作例的時(shí)序圖。
[0062]圖20是示出第9實(shí)施方式中的移位寄存器單位電路的構(gòu)成例的電路圖。
[0063]圖21A是示出第9實(shí)施方式中的移位寄存器的動(dòng)作例的時(shí)序圖。
[0064]圖21B是示出第9實(shí)施方式中的移位寄存器的動(dòng)作例的時(shí)序圖。
[0065]圖22是示出根據(jù)現(xiàn)有技術(shù)的移位寄存器的構(gòu)成例的框圖。
[0066]圖23是示出根據(jù)現(xiàn)有技術(shù)的移位寄存器單位電路的構(gòu)成例的電路圖。
[0067]圖24A是示出根據(jù)現(xiàn)有技術(shù)的移位寄存器的動(dòng)作例的時(shí)序圖。
[0068]圖24B是示出根據(jù)現(xiàn)有技術(shù)的移位寄存器的動(dòng)作例的時(shí)序圖。
【具體實(shí)施方式】
[0069][第1實(shí)施方式](構(gòu)成的說明)
[0070]說明本發(fā)明的第1實(shí)施方式。
[0071]圖1是示出本發(fā)明的第1實(shí)施方式的顯示裝置100的構(gòu)成例的概略框圖。顯示裝置100例如是有源矩陣型的液晶顯示裝置,具備顯示部110、掃描線驅(qū)動(dòng)電路(柵極驅(qū)動(dòng)器)120、信號線驅(qū)動(dòng)電路(源極驅(qū)動(dòng)器)130、顯示控制電路140、電源電路150、信號線選擇用薄膜晶體管(模擬開關(guān))TS1,TS2,…,TSm、其它電路。
[0072]顯示部110具備:以在垂直線方向延伸的方式配置的多條信號線SL1,SL2,…,SLm(m:自然數(shù));以在水平線方向延伸的方式配置的多條掃描線GL1,GL2,…,GLn(n:自然數(shù));以及多個(gè)像素部PIX。
[0073]多個(gè)像素部PIX以位于信號線SL1,SL2,…,SLm與掃描線GL1,GL2,…,GLn的交叉點(diǎn)的方式配置為矩陣狀,形成顯示裝置100的顯示區(qū)域。另外,多個(gè)像素部PIX各自具備:液晶(液晶材料)LC,其配置在2個(gè)基板之間;像素用薄膜晶體管TC,其設(shè)置在一方基板上;像素電容部(輔助電容)CS,其由上述液晶LC形成;以及相對電極(透明電極)Tcom,其設(shè)置于另一方基板。
[0074]像素用薄膜晶體管TC的柵極連接到通過上述的交叉點(diǎn)的掃描線GLp(p:滿足1<ρ< η的任意的整數(shù)),源極連接到信號線SLq(q:滿足1 < q < m的任意的整數(shù)),漏極連接到像素電容部CS的第1端子。像素電容部CS保持與基于使顯示裝置100顯示視頻(圖像)的數(shù)據(jù)信號的各像素值(灰度級值)對應(yīng)的電壓。像素電容部CS的第2端子連接到輔助電容電極線CSL。
[°075] 此外,在本實(shí)施方式中,設(shè)想是VA(Vertical Alignment:垂直取向)方式而具備輔助電容電極線CSL,但不限于此例,本發(fā)明能應(yīng)用于IPS(In Plane Switching:面內(nèi)開關(guān))方式等任意的方式,例如,像素電容部CS的第2電極也可以連接到相對電極Tcom。
[0076]在本實(shí)施方式中,像素用薄膜晶體管TC是η溝道型場效應(yīng)晶體管。不過,像素用薄膜晶體管TC不限于η溝道型薄膜晶體管,能夠使用任意種類的晶體管。
[0077]掃描線驅(qū)動(dòng)電路120具備移位寄存器121,由該移位寄存器121向掃描線GL1,GL2,…,GLn依次供應(yīng)掃描信號(后述的柵極信號G1,G2,…Gn)。像素部ΡΙΧ響應(yīng)從移位寄存器12