專利名稱:用于傳送存儲器時(shí)鐘信號的方法和電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明一般涉及用在電子設(shè)備中的時(shí)鐘信號。具體地,本發(fā)明 的實(shí)施例涉及用在存儲設(shè)備中的時(shí)鐘信號。
背景技術(shù):
現(xiàn)代計(jì)算機(jī)系統(tǒng) 一 般包括可以被諸如處理器或存儲器控制器 的控制設(shè)備存取和/或控制的存儲設(shè)備。在一些情況下,存儲設(shè)備可 以以比控制設(shè)備的內(nèi)部時(shí)鐘速度更高的速度來執(zhí)行操作。在存儲設(shè) 備以比控制設(shè)備的時(shí)鐘速度更高的速度執(zhí)行操作的情況下,控制設(shè) 備可以使用內(nèi)部時(shí)鐘來產(chǎn)生更快的時(shí)鐘信號,諸如頻率為控制設(shè)備 所使用的內(nèi)部時(shí)鐘頻率的兩倍的雙頻時(shí)鐘信號。接下來,可以通過 控制設(shè)備將所產(chǎn)生的雙頻時(shí)鐘信號提供給存儲設(shè)備,然后,存儲設(shè) 備可以使用所產(chǎn)生的雙頻時(shí)鐘信號來執(zhí)行必要的操作。使用雙頻時(shí)鐘信號的存儲設(shè)備所執(zhí)行的操作可以包括存儲器存取操作。例如,如果存儲i殳備是雙倍數(shù)據(jù)速率(DDR)類型的存 儲設(shè)備,則該存儲設(shè)備可以在由控制設(shè)備提供的雙頻時(shí)鐘信號的上 升沿和下降沿上都4丸行讀和寫4乘作。存4諸器存取還可以包括存儲器 地址的纟敫活或更新。存儲設(shè)備還可以使用雙頻時(shí)鐘信號讀取來自控制設(shè)備的命令 數(shù)據(jù)和地址數(shù)據(jù),并且為存儲設(shè)備中的控制電路提供定時(shí)。在一些 情況下,存儲設(shè)備可能不會像所執(zhí)行的存儲器存取操作那樣頻繁地_接收命令和地址數(shù)據(jù)。例如,雖然可以在雙頻時(shí)鐘信號的上升沿和 下降延上都可以^丸行存儲器存取4乘作,但是在雙頻時(shí)鐘信號的相間 隔上升沿上(例如,以控制設(shè)備的內(nèi)部時(shí)鐘信號的頻率),存儲設(shè) 備僅可以讀取來自控制設(shè)備的命令和地址凄t據(jù)。因此,雖然存4諸i殳 備可以使用雙頻時(shí)鐘信號來處理命令數(shù)據(jù)和地址數(shù)據(jù),但是存〗渚i殳 備并不能在雙頻時(shí)鐘信號的每個(gè)沿處都接收命令數(shù)據(jù)和地址數(shù)據(jù)。通常,以較高速度操作的電路(例如,使用雙頻時(shí)鐘信號的存 儲設(shè)備)消耗更多的功率。因此,在如上所述的存儲設(shè)備中,當(dāng)使 用雙頻時(shí)鐘信號處理命令數(shù)據(jù)和地址數(shù)據(jù)時(shí),存儲設(shè)備可能消耗更 多的功率。然而,當(dāng)不像執(zhí)行讀才乘作和寫才喿作那樣頻繁地接收存儲 設(shè)備中的命令數(shù)據(jù)和地址數(shù)據(jù)時(shí),使用雙頻時(shí)鐘信號來處理命令凄t 據(jù)和地址數(shù)據(jù)以及為存儲設(shè)備中的控制電蹈4是供定時(shí)可能是不必 要的。因而,使用雙頻時(shí)鐘信號來處理命令數(shù)據(jù)和地址數(shù)據(jù)可能會 不必要地消耗存儲設(shè)備中的功率。在一些情況下,例如,在存儲設(shè) 備被用作電池供電設(shè)備(例如,作為嵌入式系統(tǒng)的一部分)中的情 況下,這樣增加的功耗可能是不想要的。此外,在一些情況下,^f吏用雙頻時(shí)鐘信號來處理命令數(shù)據(jù)和地 址數(shù)據(jù)可能會給在存儲設(shè)備和控制i殳備之間傳送命令數(shù)據(jù)和地址 數(shù)據(jù)帶來不必要的定時(shí)需求。例如,使用雙頻時(shí)鐘信號來處理命令 數(shù)據(jù)和地址數(shù)據(jù)可能會給控制設(shè)備和存儲設(shè)備(傳送和接收命令數(shù)據(jù)和處理教:據(jù))中的電^各帶來不i"更的i殳計(jì)約束(例如,i殳計(jì)用于4交 高速度傳輸?shù)碾娐房赡芑ㄙM(fèi)更高)。因此,需要能夠?yàn)榇鎯υO(shè)備提供時(shí)鐘信號的改進(jìn)方法和裝置。 發(fā)明內(nèi)容本發(fā)明的實(shí)施例一般地提供了 一種用于傳送和接收時(shí)鐘信號的方法和裝置。在一個(gè)實(shí)施例中,該方法包括在存〗諸設(shè)備處4妄收 第一時(shí)鐘信號和第二時(shí)鐘信號。第一時(shí)鐘信號的頻率可以小于第二 時(shí)鐘信號的頻率。上述方法進(jìn)一步包括使用第二時(shí)鐘信號執(zhí)行兩 種或更多種數(shù)據(jù)存取操作。上述兩種或更多種數(shù)據(jù)存取操作之一可 以包括讀操作,以及上述兩種或更多種數(shù)據(jù)存取4喿作之一可以包括 寫操作。該方法還包括使用第一時(shí)鐘信號執(zhí)行命令處理操作。
為了可以更詳細(xì)地理解本發(fā)明的上述特征,將結(jié)合實(shí)施例詳細(xì) 描述本發(fā)明以上所述的特征,其中一些實(shí)施方式在附圖中給出。然 而,應(yīng)當(dāng)注意,附圖僅描述了本發(fā)明的典型實(shí)施例,因此并不能認(rèn) 為限制其范圍,本發(fā)明可以包括其它同等效果的實(shí)施例。圖1是示出了根據(jù)本發(fā)明的一個(gè)實(shí)施例的包括存儲器和控制設(shè) 備的系統(tǒng)的框圖;圖2是示出了根據(jù)本發(fā)明的一個(gè)實(shí)施例的用于在存儲設(shè)備處接 收時(shí)鐘信號的處理的流程圖;圖3是示出了根據(jù)本發(fā)明的一個(gè)實(shí)施例的向存儲設(shè)備提供時(shí)鐘 信號的處理的流程圖;圖4是示出了根據(jù)本發(fā)明的一個(gè)實(shí)施例的讀操作的時(shí)序圖;以及
具體實(shí)施方式
接下來,將參考本發(fā)明的實(shí)施例。然而,應(yīng)理解,本發(fā)明并不限于具體描述的實(shí)施例。而是,無i;侖是否涉及不同實(shí)施例,預(yù)計(jì)以 下特征和元件的任意組合能夠?qū)嵤┖蛯?shí)現(xiàn)本發(fā)明。此外,在各種實(shí) 施例中,本發(fā)明提供了許多優(yōu)于現(xiàn)有技術(shù)的優(yōu)點(diǎn)。然而,雖然本發(fā) 明的實(shí)施例可以實(shí)現(xiàn)優(yōu)于其他可能的解決方案和/或優(yōu)于現(xiàn)有4支術(shù) 的優(yōu)點(diǎn),但是無論特定的優(yōu)點(diǎn)是否是通過給定的實(shí)施例來實(shí)現(xiàn)的, 都不用于限于本發(fā)明。因而,以下方面、特點(diǎn)、實(shí)施例和優(yōu)點(diǎn)僅是 示例性的,除非明確表示,否則不認(rèn)為是權(quán)利要求的要素或限制。本發(fā)明的實(shí)施例一般地提供了 一種用于傳送和接收時(shí)鐘信號的方法和裝置。在一個(gè)實(shí)施例中,該方法包括在存儲設(shè)備處接收第一時(shí)鐘信號和第二時(shí)鐘信號。第一時(shí)鐘信號的頻率可以小于第二時(shí)鐘信號的頻率。該方法進(jìn)一步包括使用第二時(shí)鐘信號4丸行兩種 或更多種數(shù)據(jù)存取操作。上述兩種或更多種數(shù)據(jù)存取操作之一可以 包括讀4乘作,以及上述兩種或更多種lt據(jù)存取才喿作之一可以包括寫 操作。該方法進(jìn)一步包括4吏用第一時(shí)鐘信號執(zhí)行命令處理操作。 在一個(gè)實(shí)施例中,該方法還包括〗吏用第一時(shí)鐘信號4矣收用于命令 處理<操作的命令凄t據(jù)和地址數(shù)據(jù)。如上所述,以較高速度操作的電路一般會消耗較多功率來執(zhí)行 操作。在一些情況下,通過使用第一時(shí)鐘信號(具有低于第二時(shí)鐘 信號的頻率的頻率)而不是第二時(shí)鐘信號來執(zhí)行命令處理操作,存 儲設(shè)備可以消耗較少功率來執(zhí)行操作,而仍然使用第二時(shí)鐘信號來 以第二時(shí)鐘信號的較高頻率執(zhí)行數(shù)據(jù)存取操作。此外,通過使用第一時(shí)鐘信號來以第 一 時(shí)鐘信號的較低頻率接收用于命令處理操作 的命令數(shù)據(jù)和地址數(shù)據(jù),可以減少用于傳送命令數(shù)據(jù)和地址數(shù)據(jù)的定時(shí)需求(例如,比使用第二時(shí)鐘信號的較快頻率更慢地傳送命令
數(shù)據(jù)和地址數(shù)據(jù)可能更簡單),從而,降低了用于傳送或接收命令 數(shù)據(jù)和地址數(shù)據(jù)的電路的成本。圖1是示出了才艮據(jù)本發(fā)明的 一個(gè)實(shí)施例的包括存儲設(shè)備110和控制設(shè)備102的系統(tǒng)100的框圖。以下描述提供了可以在系統(tǒng)110 內(nèi)使用的示例性控制設(shè)備102和存儲設(shè)備110。以下描述還^是供了 對控制i殳備102和存々者i殳備110之間的4妄口 150、控制i殳備102和 存儲設(shè)備110的組件、以及在控制設(shè)備102和存儲設(shè)備110之間執(zhí) 行的數(shù)據(jù)存耳又(例如,讀和寫)的相克述。在本發(fā)明的一個(gè)實(shí)施例中,控制^殳備102可以包括處理器、存 儲器控制器、或任何其他設(shè)備。存儲設(shè)備110還可以包括任何類型 的存儲設(shè)備。例如,在一個(gè)實(shí)施例中,存儲設(shè)備可以是易失性存儲 設(shè)備,諸如動(dòng)態(tài)、隨機(jī)存取存儲器(DRAM)設(shè)備。在存儲設(shè)備110 是DRAM設(shè)備的情況下,DRAM可以是雙倍數(shù)據(jù)速率(例如,DDR、 DDR1、 DDR2、或圖形類DDR)類型的存儲i殳備,包4舌由電子元 件工業(yè)Jf關(guān)合會(JEDEC ) LP-DDR同步動(dòng)態(tài)隨才幾存耳又存4諸器 (SDRAM)規(guī)范所規(guī)定的低功率型(LP-DDR )存儲設(shè)備。如所述,控制設(shè)備102可以通過存儲器接口 150連接至存儲設(shè) 備110。如上所述,在本發(fā)明的一個(gè)實(shí)施例中,存^f諸器4矣口 150可 以包括符合JEDEC LP-DDR SDRAM規(guī)范的接口 。存儲器接口可以 包括由控制設(shè)備102 ^是供給存儲設(shè)備110的信號152、以及由存儲 設(shè)備110提供給控制設(shè)備102的信號154。由控制設(shè)備102提供的 信號152可以包括第一時(shí)鐘信號(CLKlx)、第二時(shí)鐘信號(WDQS—RCLK2x )、命令和地址信號(COMMAND/ADDRESS )、 以及寫數(shù)據(jù)信號(DQ)。由存儲設(shè)備110提供的信號154可以包括 讀時(shí)鐘信號(RDQS2x)和數(shù)據(jù)信號(DQ)。盡管參考單獨(dú)的讀信 號154和寫信號152進(jìn)行描述,但是可以使用同一條數(shù)據(jù)總線線路(DQ)來實(shí)現(xiàn)本發(fā)明的實(shí)施例。在一些情況下,在4使用單一數(shù)據(jù) 總線線路DQ的情況下,通過數(shù)據(jù)總線線路DQ不能同時(shí)執(zhí)行讀操 作和寫操作。以下參考在存儲設(shè)備IIO中的讀操作和寫操作的定時(shí) 來更加詳細(xì)地描述通過接口 150傳送的信號的使用??梢詫⒋鎯υO(shè)備110中的數(shù)據(jù)存儲在存儲陣列120中。在從存 儲陣列120中讀取數(shù)據(jù)或?qū)?shù)據(jù)寫入存儲陣列120的過程中,數(shù)據(jù) 路徑122可以用于發(fā)送在存儲設(shè)備110內(nèi)的數(shù)據(jù)。例如,在將數(shù)據(jù) 從控制設(shè)備102寫入存儲設(shè)備110的過程中,存儲設(shè)備110可以接 收寫命令和寫地址。存儲設(shè)備110可以在狀態(tài)機(jī)118中處理寫命令。 在一個(gè)實(shí)施例中,可以經(jīng)由數(shù)據(jù)輸入緩沖器116串行接收用于寫命 令的寫數(shù)據(jù),在串行到并行轉(zhuǎn)換器128內(nèi)將寫數(shù)據(jù)從串行轉(zhuǎn)換為并 行,然后經(jīng)由數(shù)據(jù)路徑122將其寫入寫地址處的存儲陣列122。同樣,在將數(shù)據(jù)從存儲設(shè)備110讀取到控制設(shè)備102的過程中, 存儲設(shè)備110可以接收讀命令和讀地址。存儲設(shè)備110可以在狀態(tài) 118中處理讀命令??梢詮淖x地址處的存儲陣列120中檢索出將被 讀取的數(shù)據(jù)。在一個(gè)實(shí)施例中,可以并行檢索讀數(shù)據(jù),并且經(jīng)由數(shù) 據(jù)路徑122將其發(fā)送至并行到串行轉(zhuǎn)換器124。然后,可以將串行 讀取的數(shù)據(jù)從并行到串行轉(zhuǎn)換器傳送至用于將讀數(shù)據(jù)發(fā)送至控制 設(shè)備102的離線驅(qū)動(dòng)器(off-chip driver, OCD ) 126。以下將參考圖2-5來描述使用通過接口 150傳送的時(shí)鐘信號來 在控制設(shè)備102和存儲設(shè)備110之間執(zhí)行的數(shù)據(jù)傳送。提供和接收用于數(shù)據(jù)存取的時(shí)鐘信號在本發(fā)明的一個(gè)實(shí)施例中,為了通過接口 150來同步命令、地址、和數(shù)據(jù)的傳送,控制設(shè)備102可以將多個(gè)時(shí)鐘信號(例如,第一時(shí)鐘信號和第二時(shí)鐘信號)提供給存儲設(shè)備110。如上所述,通 過將具有第一頻率的第一時(shí)鐘信號和具有第二頻率(高于第一頻
率)的第二時(shí)鐘信號提供給存儲設(shè)備110,通過使用第一時(shí)鐘信號 接收和處理命令和地址、而在讀才喿作和寫才喿作期間通過使用用于數(shù)據(jù)傳送的第二時(shí)鐘信號維持高數(shù)據(jù)傳送速率,存儲設(shè)備110可以節(jié) 約功率。在第二時(shí)鐘信號用于控制設(shè)備102和存儲設(shè)備110之間的 單數(shù)據(jù)速率(SDR)傳送信息的情況下,可以在第二時(shí)鐘信號的上 升沿上,在控制i殳備102和存々者i殳備110之間傳送用于給定命令的 數(shù)據(jù)。在第二時(shí)鐘信號用于雙倍數(shù)據(jù)速率(DDR)傳送信息的情況 下,在第二時(shí)鐘信號的上升沿和第二時(shí)鐘信號的下降沿上都可以傳 送用于給定命令的數(shù)據(jù)。圖2是示出了根據(jù)本發(fā)明的一個(gè)實(shí)施例的用于在存儲設(shè)備110 處接收時(shí)鐘信號的處理200的流程圖。處理200可以在步驟202處 開始,在該步驟,接收具有第一頻率的第一時(shí)鐘信號。如圖1所示, 可以通過第一時(shí)鐘緩沖器112 (CLK緩沖器)接收第一時(shí)鐘信號 (CLKlx)。在步驟204,可以接收具有第二頻率的第二時(shí)鐘信號。 第二頻率可以大于第一頻率。如圖1所示,可以通過第二時(shí)鐘緩沖 器114 ( WDQS緩沖器)接收第二時(shí)鐘信號(WDQS_RCLK2x )。在步驟206,可以1吏用第一時(shí)鐘信號以第一頻率4妄收命令和地 址凄t據(jù),以及在步,驟208,第一時(shí)^H言號可以用于以第一頻率處理 命令和地址數(shù)據(jù)。如圖1所示,可以通過命令/地址總線接收命令和 地址,并提供給狀態(tài)機(jī)118和存儲陣列120。在第一時(shí)鐘緩沖器處 接收的第一時(shí)鐘信號可以提供給狀態(tài)機(jī)118,其中,第一時(shí)鐘信號 用于處理所接收的命令和地址數(shù)據(jù)。如上所述,通過使用具有較低 頻率的第一時(shí)鐘信號來接收和處理命令和地址數(shù)據(jù),存儲設(shè)備110 可以節(jié)約功率。在步驟210,可以使用第二時(shí)鐘信號來執(zhí)行包括,例如,讀操 作和寫操作的數(shù)據(jù)存取操作。例如,對于寫操作,在第二時(shí)鐘緩沖器114處接收的第二時(shí)鐘信號可以用于在數(shù)據(jù)輸入電路114處接收
數(shù)據(jù)。對于讀操作,在第二時(shí)鐘緩沖器114處接收的時(shí)鐘信號可以 作為內(nèi)部時(shí)鐘信號(Int_RCLK )傳送至離線驅(qū)動(dòng)器電路126,其中, 內(nèi)部時(shí)鐘信號用于產(chǎn)生讀時(shí)鐘信號(RDQS2x)。在本發(fā)明的一個(gè)實(shí) 施例中,讀時(shí)鐘信號可以具有與第二時(shí)鐘信號相同的頻率。可以將 讀時(shí)鐘信號提供給控制設(shè)備102,并且可以使用讀時(shí)鐘信號將讀數(shù) 據(jù)輸出至控制設(shè)備102,從而同步被輸出的數(shù)據(jù)。如上所述,通過使用所接收的第二時(shí)鐘信號來執(zhí)行讀操作和寫 操作,存儲設(shè)備110能夠以第二時(shí)鐘信號所增加的頻率來執(zhí)行讀操 作和寫才喿作,從而為存儲設(shè)備IIO提供增加的數(shù)據(jù)存取速率。此外, 在一個(gè)實(shí)施例中,如圖1所示,存儲設(shè)備110能夠使用第二時(shí)鐘信 號來執(zhí)行讀操作和寫操作,而不使用延遲鎖相環(huán)路電路或鎖相環(huán)路 電路在存儲設(shè)備IIO中產(chǎn)生額外的時(shí)鐘信號。在一些情況下,通過 在存儲設(shè)備110省略這樣的電路,可以P爭低在存儲設(shè)備110中的功 率消耗。已描述了通過存儲設(shè)備IIO接收和使用第一時(shí)鐘信號和第二時(shí) 鐘信號的處理200,以下將參考圖3描述將第一時(shí)鐘信號和第二時(shí) 鐘信號纟是供給存儲設(shè)備110的處理300。圖3是示出了根據(jù)本發(fā)明的一個(gè)實(shí)施例的用于將來自控制設(shè)備 102的時(shí)鐘信號提供給存儲設(shè)備110的處理300的流程圖。處理300 可以在步驟302處開始,在該步驟,將具有第一頻率的第一時(shí)鐘信 號提供給存儲設(shè)備110。如圖1所示,例如,可以通過時(shí)鐘發(fā)生器 電路106產(chǎn)生第一時(shí)鐘信號CLKlx,并且通過接口 150被提供。在步驟304,可以將具有第二頻率的第二時(shí)鐘信號提供給存儲 設(shè)備110。如上所述,第二時(shí)鐘信號的第二頻率可以大于第一時(shí)鐘 信號的第一頻率。在本發(fā)明的一個(gè)實(shí)施例中,如圖1所示,可以使 用由時(shí)鐘信號發(fā)生器106產(chǎn)生的相同的時(shí)鐘信號,在控制設(shè)備102
中產(chǎn)生第二時(shí)鐘信號。例如,可以將來自時(shí)鐘信號發(fā)生器106的信 號提供給鎖相環(huán)路(PLL)電路108。例如,鎖相環(huán)路電路108可 以產(chǎn)生第二時(shí)鐘信號。在本發(fā)明的一個(gè)實(shí)施例中,鎖相環(huán)^各電路108產(chǎn)生的第二時(shí)鐘 信號可以具有是第一時(shí)鐘信號的第一頻率的整數(shù)倍(例如,整數(shù)倍 為兩倍或兩倍以上)的第二頻率。此夕卜,在一個(gè)實(shí)施例中,由鎖相 環(huán)路電路10 8產(chǎn)生的第二時(shí)鐘信號可以與第 一 時(shí)鐘信號同相。在一 些情況下,通過使第一時(shí)鐘信號和第二時(shí)鐘信號彼此維持同相,以 在第 一時(shí)鐘信號的給定沿上發(fā)出的讀命令或?qū)懨铋_始的讀操作 和寫操作可以與后續(xù)的數(shù)據(jù)傳送(例如,數(shù)據(jù)的讀取或數(shù)據(jù)的寫入)同步,其中,后續(xù)的數(shù)據(jù)傳送可以在稍后的(第二時(shí)鐘信號的)整 :數(shù)個(gè)時(shí)鐘周期開始。本發(fā)明的實(shí)施例還可以用于第 一時(shí)鐘信號和第 二時(shí)鐘信號彼此并不同相的情況。在步驟308,可以使用第二時(shí)鐘信號來將數(shù)據(jù)寫入存儲設(shè)備 110,以同步被寫入的數(shù)據(jù)位。同樣,在步-驟310,可以使用第二時(shí) 鐘信號從存儲設(shè)備IIO讀取讀數(shù)據(jù)。例如,如上所述,第二時(shí)鐘信 號可以作為來自存儲設(shè)備110的讀時(shí)鐘信號提供回去,并且用于將 來自存儲設(shè)備110的數(shù)據(jù)同步傳送至控制設(shè)備102。如上所述,通 過使用第二時(shí)鐘信號的增加頻率來執(zhí)行用于讀操作和寫操作的數(shù) 據(jù)傳送,可以將存儲設(shè)備110的數(shù)據(jù)存取速率維持在高水平。已描述了如何在控制設(shè)備102和存儲設(shè)備110之間*提供和使用 時(shí)鐘信號,以下將參考圖4和圖5來描述示出示例性存取操作的時(shí)序圖。圖4是示出了根據(jù)本發(fā)明的一個(gè)實(shí)施例的讀操作的時(shí)序圖。如 圖所示,讀才喿作可以在時(shí)間Tl處開始,在此,在第一時(shí)^H言號 CLKlx的上升沿,從控制設(shè)備102向存儲設(shè)備110發(fā)出讀命令。如
列地址選通脈沖(CAS)延遲時(shí)間(CL)指定的稍后的某個(gè)時(shí)間處 (例如,T2),控制設(shè)備102可以開始產(chǎn)生具有在時(shí)間T3、 T4、 T5、 T6等處出現(xiàn)的時(shí)鐘沿的第二時(shí)鐘信號WDQS—RCLK2x。第二時(shí)鐘 信號可以^皮存^f諸i殳備IIO接收,然后如上所述,內(nèi)部提供為內(nèi)部時(shí) 鐘信號Int_RCLK,內(nèi)部時(shí)鐘信號可以具有與第二時(shí)鐘信號相同的 頻率,但是相對于第二時(shí)鐘信號來說會稍微延遲。在由存取時(shí)間Uc指定的延遲之后,可以將數(shù)據(jù)從存儲設(shè)備110 提供給控制設(shè)備。當(dāng)通過存儲設(shè)備110 使數(shù)據(jù)出現(xiàn)在數(shù)據(jù)總線DQ 上時(shí),可以通過存儲設(shè)備110產(chǎn)生讀時(shí)鐘信號(RDQS2x),這表示 數(shù)據(jù)將從DQ讀取。在所示的實(shí)例中,在時(shí)間T7、 T8、 T9等處提 供讀凄史據(jù)。此外,如所述,可以通過內(nèi)部時(shí)鐘信號Int—RCLK產(chǎn)生 讀時(shí)鐘信號。因而,在本發(fā)明的一個(gè)實(shí)施例中,讀時(shí)鐘信號可以僅 是控制設(shè)備102提供的第二時(shí)鐘信號的延遲形式。在一些情況下, 如上所述,通過僅延遲第二時(shí)鐘信號來獲得讀時(shí)鐘信號(例如,沒 有使用PLL或DLL電路),可以降低在存儲設(shè)備110內(nèi)的功率消耗, 同時(shí)同步在存儲設(shè)備110和控制設(shè)備102之間的數(shù)據(jù)傳送。圖5是示出了根據(jù)本發(fā)明的一個(gè)實(shí)施例的寫操作的時(shí)序圖。如 所示,寫才喿作可以在時(shí)間Tl處開始,在該時(shí)間,在第一時(shí)鐘信號 (CLKlx )的上升沿,將寫命令從控制設(shè)備102傳送至存儲設(shè)備110。 在由寫延遲時(shí)間(WL)表示的稍后時(shí)間(T2),可以開始將寫^t據(jù) 從控制設(shè)備102傳送至存儲設(shè)備110。如所示,在時(shí)間T2、 T3、 T4、 T5等,控制設(shè)備102可以在第二時(shí)鐘信號的每個(gè)上升沿和下降沿 上,將第二時(shí)鐘信號(WDQS—RCLK2x)提供給存儲設(shè)備110,同 時(shí)在數(shù)據(jù)總線DQ上傳送一位數(shù)據(jù)。在本發(fā)明的一個(gè)實(shí)施例中,如圖4和圖5所示,第一時(shí)鐘信號 可以在系統(tǒng)100操作的同時(shí)產(chǎn)生并提供給存儲設(shè)備110 。然而,對 于第二時(shí)鐘信號,在一個(gè)實(shí)施例中,當(dāng)讀才喿作或?qū)懖艈鬃髡粓?zhí)行時(shí),
可以僅將第二時(shí)鐘信號提供給存儲設(shè)備110。例如,當(dāng)沒有4丸行讀操作或?qū)懖僮鲿r(shí),控制設(shè)備102可以維持用于以高阻狀態(tài)(High-Z ) 傳送第二時(shí)鐘信號的連接。同樣,在一個(gè)實(shí)施例中,當(dāng)沒有^l行讀 操作或?qū)懖艈鬃鲿r(shí),控制設(shè)備102可以不使用鎖相環(huán)3各電路108來產(chǎn) 生第二時(shí)鐘信號,從而節(jié)約在控制設(shè)備102中的功率??蛇x地,控 制設(shè)備102可以使用鎖相環(huán)路電路108來不斷地產(chǎn)生第二時(shí)鐘信 號。此外,在一個(gè)實(shí)施例中,可以將第二時(shí)鐘信號不斷地^是供給存 儲設(shè)備110。如上所述,本發(fā)明的實(shí)施例一般地^是供了 一種用于發(fā)送和接收 時(shí)鐘信號的方法和裝置。在一個(gè)實(shí)施例中,該方法包括在存儲3殳 備處接收第一時(shí)鐘信號和第二時(shí)鐘信號。第一時(shí)鐘信號的頻率可以 小于第二時(shí)鐘信號的頻率。該方法進(jìn)一步包括使用第二時(shí)鐘信號 執(zhí)行兩種或更多種數(shù)據(jù)存取操作。上述兩種或更多種數(shù)據(jù)存取操作 之一可以包括讀^乘作,以及上述兩種或更多種數(shù)據(jù)存耳又才喿作之一可 以包括寫操作。該方法還包括使用第一時(shí)鐘信號才丸行命令處理才喿 作。雖然前述是本發(fā)明的實(shí)施例,但是可以在不脫離本發(fā)明的基本 范圍的情況下設(shè)計(jì)本發(fā)明的其它或者進(jìn)一步的實(shí)施例,本發(fā)明的范 圍是由權(quán)利要求限定的。
權(quán)利要求
1.一種用于傳送時(shí)鐘信號的方法,所述方法包括在存儲設(shè)備處接收第一時(shí)鐘信號和第二時(shí)鐘信號,其中,所述第一時(shí)鐘信號的頻率小于所述第二時(shí)鐘信號的頻率;使用所述第二時(shí)鐘信號執(zhí)行兩種或更多種數(shù)據(jù)存取操作,其中,所述兩種或更多種數(shù)據(jù)存取操作中的至少一個(gè)包括讀操作,以及,所述兩種或更多種數(shù)據(jù)存取操作中的至少一個(gè)包括寫操作;以及使用所述第一時(shí)鐘信號執(zhí)行命令處理操作。
2. 根據(jù)權(quán)利要求1所述的方法,進(jìn)一步包括使用所述第二時(shí)鐘信號執(zhí)行讀操作,其中,在由所述第 二時(shí)鐘信號產(chǎn)生的讀時(shí)鐘信號的上升沿和下降沿提供單獨(dú)的 讀凄t據(jù);以及使用所述第二時(shí)鐘信號執(zhí)行寫操作,其中,在所述第二 時(shí)鐘信號的上升沿和下降沿接收單獨(dú)的寫數(shù)據(jù)。
3. 根據(jù)權(quán)利要求2所述的方法,進(jìn)一步包括由所述第二時(shí)鐘信號產(chǎn)生所述讀時(shí)鐘信號,其中,所述 讀時(shí)鐘信號具有匹配于所述第 一 時(shí)鐘信號的頻率的頻率。
4. 根據(jù)權(quán)利要求3所述的方法,其中,不用鎖相環(huán)3各電路來產(chǎn)生 所述讀時(shí)4M言號,以及,不用延遲鎖相環(huán)^各電3各來產(chǎn)生所述讀時(shí)鐘信號。
5. 根據(jù)權(quán)利要求1所述的方法,其中,所述第二時(shí)鐘信號的頻率 是所述第一時(shí)鐘信號的頻率的兩倍。
6. 根據(jù)權(quán)利要求1所述的方法,其中,接收所述第一時(shí)鐘信號和 所述第二時(shí)鐘信號的所述存儲設(shè)備是動(dòng)態(tài)隨機(jī)存取存儲器(DRAM )存儲設(shè)備。
7. 根據(jù)權(quán)利要求1所述的方法,其中,通過低功率、雙倍數(shù)據(jù)速 率(LP-DDR)接口來接收所述第一時(shí)鐘信號和所述第二時(shí)鐘信號。
8. 根據(jù)權(quán)利要求1所述的方法,進(jìn)一步包括使用所述第 一 時(shí)鐘信號接收用于所述命令處理操作的命 令數(shù)據(jù)和地址數(shù)據(jù)。
9. 一種用于向存儲設(shè)備4是供時(shí)鐘信號的方法,所述方法包括向所述存儲設(shè)備提供第一時(shí)鐘信號和第二時(shí)鐘信號,其 中,所述第一時(shí)鐘信號的頻率小于所述第二時(shí)鐘信號的頻率;使用所述第一時(shí)鐘信號向所述存儲設(shè)備提供命令數(shù)據(jù);使用所述第二時(shí)鐘信號對所述存儲設(shè)備執(zhí)行讀操作;以及使用所述第二時(shí)鐘信號對所述存儲設(shè)備執(zhí)行寫操作。
10. 根據(jù)權(quán)利要求9所述的方法,其中,當(dāng)使用所述第二時(shí)鐘信號 執(zhí)行所述讀操作時(shí),在由所述第二時(shí)鐘信號產(chǎn)生的讀時(shí)鐘信號 的上升沿和下降沿讀取單獨(dú)的讀數(shù)據(jù),以及,當(dāng)使用所述第二 時(shí)鐘信號執(zhí)行所述寫操作時(shí),在所述第二時(shí)鐘信號的上升沿和 下降沿寫入單獨(dú)的寫^t據(jù)。
11. 根據(jù)權(quán)利要求10所述的方法,其中,所述讀時(shí)鐘信號的頻率匹配于所述第二時(shí)鐘信號的頻率。
12. 根據(jù)權(quán)利要求11所述的方法,其中,所述讀時(shí)鐘信號不是通 過鎖相環(huán)路電路由所述第二時(shí)鐘信號產(chǎn)生的,以及,所述讀時(shí) 鐘信號不是通過延遲鎖相環(huán)路電^各由所述第二時(shí)鐘信號產(chǎn)生 的。
13. 根據(jù)權(quán)利要求9所述的方法,其中,所述第二時(shí)鐘信號的頻率 是所述第一時(shí)鐘信號的頻率的兩倍。
14. 根據(jù)權(quán)利要求9所述的方法,其中,所述存儲設(shè)備是動(dòng)態(tài)隨機(jī) 存取存儲器(DRAM)存儲設(shè)備。
15. 根據(jù)權(quán)利要求9所述的方法,其中,通過低功率、雙倍數(shù)據(jù)速 率(LP-DDR)接口來提供所述第一時(shí)鐘信號和所述第二時(shí)鐘信號。
16. —種存儲設(shè)備,包括存儲陣列;與控制i殳備的4妻口;以及電^各,纟皮配置為經(jīng)由所述接口接收第 一時(shí)鐘信號和第二時(shí)鐘信號,其 中,所述第一時(shí)鐘信號的頻率小于所述第二時(shí)鐘信號的頻 率;使用所述第二時(shí)鐘信號#1行兩種或更多種數(shù)據(jù)存取 才乘作,其中,所述兩種或更多種^:據(jù)存取4乘作中的至少一個(gè)包括從所述存儲陣列讀取數(shù)據(jù)的讀操作,以及,所述兩 種或更多種數(shù)據(jù)存取4喿作中的至少 一個(gè)包括將凄t據(jù)寫入所述存儲陣列的寫操作;以及使用所述第一時(shí)鐘信號^丸行命令處理才乘作。
17. 根據(jù)權(quán)利要求16所述的存儲設(shè)備,其中,所述電路進(jìn)一步被 配置為使用所述第二時(shí)鐘信號執(zhí)行讀操作,其中,在由所述第 二時(shí)鐘信號產(chǎn)生的讀時(shí)鐘信號的上升沿和下降沿纟是供單獨(dú)的 讀數(shù)據(jù);以及使用所述第二時(shí)鐘信號執(zhí)行寫操作,其中,在所述第二 時(shí)鐘信號的上升沿和下降沿接收單獨(dú)的寫數(shù)據(jù)。
18. 根據(jù)權(quán)利要求17所述的存儲設(shè)備,其中,所述電路進(jìn)一步被 配置為由所述第二時(shí)鐘信號產(chǎn)生所述讀時(shí)鐘信號,其中,所述 讀時(shí)鐘信號具有匹配于所述第 一時(shí)鐘信號的頻率的頻率。
19. 根據(jù)權(quán)利要求18所述的存儲設(shè)備,其中,不用鎖相環(huán)路電路 來產(chǎn)生所述讀時(shí)鐘信號,以及,不用延遲鎖相環(huán)路電路來產(chǎn)生所述讀時(shí)鐘信號。
20. —種設(shè)備,包括與存儲設(shè)備的接口;以及電^各,;故配置為經(jīng)由所述接口向所述存儲設(shè)備提供第 一 時(shí)鐘信號和 第二時(shí)鐘信號,其中,所述第一時(shí)鐘信號的頻率小于所述 第二時(shí)鐘信號的頻率;使用所述第一時(shí)鐘信號向所述存儲設(shè)備提供命令數(shù)據(jù);使用所述第二時(shí)鐘信號對所述存儲設(shè)備執(zhí)行讀操作;以及使用所述第二時(shí)鐘信號對所述存儲設(shè)備執(zhí)行寫操作。
21. 根據(jù)權(quán)利要求20所述的設(shè)備,其中,當(dāng)使用所述第二時(shí)鐘信 號執(zhí)行所述讀操作時(shí),在由所述第二時(shí)鐘信號產(chǎn)生的讀時(shí)鐘信 號的上升沿和下降沿讀取單獨(dú)的讀數(shù)據(jù),以及,當(dāng)使用所述第 二時(shí)鐘信號執(zhí)行所述寫操作時(shí),在所述第二時(shí)鐘信號的上升沿 和下降沿寫入單獨(dú)的寫|丈據(jù)。
22. 根據(jù)權(quán)利要求21所述的設(shè)備,其中,所述讀時(shí)鐘信號的頻率 匹配于所述第二時(shí)鐘信號的頻率。
23. 根據(jù)權(quán)利要求22所述的設(shè)備,其中,所述讀時(shí)鐘信號不是通 過鎖相環(huán)路電路由所述第二時(shí)鐘信號產(chǎn)生的,以及,所述讀時(shí) 鐘信號不是通過延遲鎖相環(huán)路電路由所述第二時(shí)鐘信號產(chǎn)生 的。
24. —種存儲設(shè)備,包括用于存儲數(shù)據(jù)的裝置;用于連接控制設(shè)備的接口裝置;以及電i 各,^皮配置為經(jīng)由所述接口裝置接收第 一時(shí)鐘信號和第二時(shí)鐘信 號,其中,所述第一時(shí)鐘信號的頻率小于所述第二時(shí)鐘信 號的頻率; 使用所述第二時(shí)鐘信號執(zhí)行兩種或更多種數(shù)據(jù)存取 操作,其中,所述兩種或更多種數(shù)據(jù)存取操作中的至少一個(gè)包括從所述用于存儲數(shù)據(jù)的裝置讀取數(shù)據(jù)的讀纟喿作,以 及,所述兩種或更多種數(shù)據(jù)存取操作中的至少 一 個(gè)包括將數(shù)據(jù)寫入所述用于存儲數(shù)據(jù)的裝置的寫操作;以及 使用所述第一時(shí)鐘信號執(zhí)行命令處理操作。
25. 根據(jù)權(quán)利要求24所述的存儲設(shè)備,其中,所述電路進(jìn)一步被 配置為使用所述第二時(shí)鐘信號執(zhí)行讀操作,其中,在由所述第 二時(shí)鐘信號產(chǎn)生的讀時(shí)鐘信號的上升沿和下降沿提供單獨(dú)的 讀凄t據(jù);以及使用所述第二時(shí)鐘信號執(zhí)行寫操作,其中,在所述第二 時(shí)鐘信號的上升沿和下降沿接收單獨(dú)的寫數(shù)據(jù)。
26. 根據(jù)權(quán)利要求25所述的存儲設(shè)備,其中,所述電路進(jìn)一步被 配置為由所述第二時(shí)鐘信號產(chǎn)生所述讀時(shí)鐘信號,其中,所述 讀時(shí)鐘信號具有匹配于所述第一時(shí)鐘信號的頻率的頻率。
27. 根據(jù)權(quán)利要求26所述的存儲設(shè)備,其中,不用鎖相環(huán)路電路 來產(chǎn)生所述讀時(shí)鐘信號,以及,不用延遲鎖相環(huán)路電路來產(chǎn)生 所述讀時(shí)鐘信號。
28. —種系纟克,包4舌存儲設(shè)備;以及 控制設(shè)備,被配置為 經(jīng)由接口向所述存儲設(shè)備提供第 一 時(shí)鐘信號和第二 時(shí)鐘信號,其中,所述第一時(shí)鐘信號的頻率小于所述第二時(shí)鐘信號的頻率;使用所述第 一時(shí)鐘信號向所述存儲設(shè)備提供命令數(shù)據(jù);使用所述第二時(shí)鐘信號對所述存儲設(shè)備執(zhí)行讀操作, 其中,所述存儲設(shè)備被配置為使用所述第一時(shí)鐘信號處理 用于所述讀操作的讀命令,以及在傳送用于所述讀l喿作的 讀數(shù)據(jù)的過程中,將由所述第二時(shí)鐘信號產(chǎn)生的讀時(shí)鐘信 號提供給所述控制設(shè)備;以及使用所述第二時(shí)鐘信號對所述存儲設(shè)備執(zhí)行寫操作, 其中,所述存儲設(shè)備被配置為使用所述第一時(shí)鐘信號處理 用于所述寫操作的寫命令。
全文摘要
本發(fā)明的實(shí)施例一般地提供了一種用于傳送和接收時(shí)鐘信號的方法和裝置。在一個(gè)實(shí)施例中,該方法包括在存儲設(shè)備處接收第一時(shí)鐘信號和第二時(shí)鐘信號。第一時(shí)鐘信號的頻率可以小于第二時(shí)鐘信號的頻率。該方法進(jìn)一步包括使用第二時(shí)鐘信號執(zhí)行兩種或更多種數(shù)據(jù)存取操作。上述兩種或更多種數(shù)據(jù)存取操作之一可以包括讀操作,以及上述兩種或更多種數(shù)據(jù)存取操作之一可以包括寫操作。該方法還包括使用第一時(shí)鐘信號執(zhí)行命令處理操作。
文檔編號G11C11/4076GK101131864SQ20071014953
公開日2008年2月27日 申請日期2007年8月22日 優(yōu)先權(quán)日2006年8月22日
發(fā)明者吳忠勛 申請人:奇夢達(dá)北美公司