本發(fā)明涉及顯示,尤其涉及一種像素電路、像素驅(qū)動(dòng)方法和顯示裝置。
背景技術(shù):
1、隨著amoled(active-matrix?organic?light-emitting?diode,有源矩陣有機(jī)發(fā)光二極管)的迅速發(fā)展,中大尺寸平板電腦、筆記本電腦成為未來的重要發(fā)展方向;客戶對(duì)于高頻顯示需求越來越強(qiáng)烈,現(xiàn)有的像素電路同時(shí)進(jìn)行閾值電壓補(bǔ)償和數(shù)據(jù)電壓寫入,高頻技術(shù)導(dǎo)致一行時(shí)間壓縮,不能很好的補(bǔ)償驅(qū)動(dòng)電路中的驅(qū)動(dòng)晶體管的閾值電壓,無法實(shí)現(xiàn)高頻驅(qū)動(dòng)。
技術(shù)實(shí)現(xiàn)思路
1、本發(fā)明的主要目的在于提供一種像素電路、像素驅(qū)動(dòng)方法和顯示裝置,解決相關(guān)的像素電路由于高頻技術(shù)導(dǎo)致一行時(shí)間壓縮,不能很好的補(bǔ)償驅(qū)動(dòng)電路中的驅(qū)動(dòng)晶體管的閾值電壓,無法實(shí)現(xiàn)高頻驅(qū)動(dòng)的問題。
2、在一個(gè)方面中,本發(fā)明實(shí)施例提供一種像素電路,包括驅(qū)動(dòng)電路和數(shù)據(jù)寫入電路、置位電路;所述驅(qū)動(dòng)電路包括驅(qū)動(dòng)晶體管;所述驅(qū)動(dòng)晶體管包括第一柵極、第二柵極、第一極和第二極;
3、所述驅(qū)動(dòng)晶體管的第一柵極與第一節(jié)點(diǎn)電連接,所述驅(qū)動(dòng)晶體管的第一極與第二節(jié)點(diǎn)電連接,所述驅(qū)動(dòng)晶體管的第二極與第三節(jié)點(diǎn)電連接;所述驅(qū)動(dòng)晶體管的第二柵極與第四節(jié)點(diǎn)電連接;
4、所述數(shù)據(jù)寫入電路分別與掃描端、數(shù)據(jù)線和第一節(jié)點(diǎn)電連接,用于在所述掃描端提供的掃描信號(hào)的控制下,將所述數(shù)據(jù)線提供的數(shù)據(jù)電壓寫入所述第一節(jié)點(diǎn);
5、所述置位電路分別與置位控制端、第一電壓端和所述第四節(jié)點(diǎn)電連接,用于在所述置位控制端提供的置位控制信號(hào)的控制下,將所述第一電壓端提供的第一電壓信號(hào)寫入所述第四節(jié)點(diǎn)。
6、本發(fā)明至少一實(shí)施例所述的像素電路還包括第一初始化電路和第二初始化電路;
7、所述第一初始化電路分別與第一復(fù)位控制端、第一初始電壓端和所述第一節(jié)點(diǎn)電連接,用于在所述第一復(fù)位控制端提供的第一復(fù)位控制信號(hào)的控制下,將所述第一初始電壓端提供的第一初始電壓寫入所述第一節(jié)點(diǎn);
8、所述第二初始化電路分別與第二復(fù)位控制端、第一初始電壓端和所述第三節(jié)點(diǎn)電連接,用于在所述第二復(fù)位控制端提供的第二復(fù)位控制信號(hào)的控制下,將所述第一初始電壓寫入所述第三節(jié)點(diǎn)。
9、本發(fā)明至少一實(shí)施例所述的像素電路還包括第一儲(chǔ)能電路;
10、所述第一儲(chǔ)能電路的第一端與所述第四節(jié)點(diǎn)電連接,所述第一儲(chǔ)能電路的第二端與所述第三節(jié)點(diǎn)電連接。
11、在本發(fā)明至少一實(shí)施例中,所述第一柵極為頂柵,所述第二柵極為底柵。
12、在本發(fā)明至少一實(shí)施例中,所述驅(qū)動(dòng)晶體管為n型晶體管,所述第一電壓端提供的第一電壓信號(hào)的電壓值大于0;或者,所述驅(qū)動(dòng)晶體管為p型晶體管,所述第一電壓信號(hào)的電壓值小于0。
13、在本發(fā)明至少一實(shí)施例中,所述置位電路包括通斷控制電路和第一發(fā)光控制電路,所述置位控制端包括第一復(fù)位控制端和第一發(fā)光控制端;
14、所述通斷控制電路分別與第一復(fù)位控制端、第二節(jié)點(diǎn)和第四節(jié)點(diǎn)電連接,用于在所述第一復(fù)位控制端提供的第一復(fù)位控制信號(hào)的控制下,控制所述第二節(jié)點(diǎn)與所述第四節(jié)點(diǎn)之間連通;
15、所述第一發(fā)光控制電路分別與第一發(fā)光控制端、第一電壓端和所述第二節(jié)點(diǎn)電連接,用于在所述第一發(fā)光控制端提供的第一發(fā)光控制信號(hào)的控制下,控制所述第一電壓端與所述第二節(jié)點(diǎn)之間連通。
16、本發(fā)明至少一實(shí)施例所述的像素電路還包括第二儲(chǔ)能電路;
17、所述第二儲(chǔ)能電路的第一端與所述第一節(jié)點(diǎn)電連接,所述第二儲(chǔ)能電路的第二端與所述第三節(jié)點(diǎn)電連接。
18、本發(fā)明至少一實(shí)施例所述的像素電路還包括發(fā)光元件、第二發(fā)光控制電路和第三初始化電路;
19、所述第二發(fā)光控制電路分別與第二發(fā)光控制端、所述第三節(jié)點(diǎn)和所述發(fā)光元件的第一極電連接,用于在所述第二發(fā)光控制端提供的第二發(fā)光控制信號(hào)的控制下,控制所述第三節(jié)點(diǎn)與所述發(fā)光元件的第一極之間連通;
20、所述第三初始化電路分別與第三復(fù)位控制端、第二初始電壓端和所述發(fā)光元件的第一極電連接,用于在所述第三復(fù)位控制端提供的第三復(fù)位控制信號(hào)的控制下,將所述第二初始電壓端提供的第二初始電壓寫入所述發(fā)光元件的第一極;
21、所述發(fā)光元件的第二極與第二電壓端電連接。
22、在本發(fā)明至少一實(shí)施例中,所述第一發(fā)光控制電路包括的晶體管和所述第二發(fā)光控制電路包括的晶體管都為n型晶體管或都為p型晶體管,所述第一發(fā)光控制端為第n級(jí)發(fā)光控制端,所述第二發(fā)光控制端為第n+a級(jí)發(fā)光控制電路,n和a都為正整數(shù)。
23、在本發(fā)明至少一實(shí)施例中,所述像素電路還包括第一初始化電路和第二初始化電路;
24、第二復(fù)位控制端為所述第三復(fù)位控制端為同一復(fù)位控制端。
25、在本發(fā)明至少一實(shí)施例中,所述數(shù)據(jù)寫入電路包括第一晶體管;所述第一儲(chǔ)能電路包括第一電容;
26、所述第一晶體管的柵極與所述掃描端電連接,所述第一晶體管的第一極與所述數(shù)據(jù)線電連接,所述第一晶體管的第二極與所述第一節(jié)點(diǎn)電連接;
27、所述第一電容的第一端與所述第四節(jié)點(diǎn)電連接,所述第一電容的第二端與所述第三節(jié)點(diǎn)電連接。
28、在本發(fā)明至少一實(shí)施例中,所述第一晶體管為低溫多晶硅晶體管。
29、在本發(fā)明至少一實(shí)施例中,所述通斷控制電路包括第二晶體管,所述第一發(fā)光控制電路包括第三晶體管;
30、所述第二晶體管的柵極與所述第一復(fù)位控制端電連接,所述第二晶體管的第一極與所述第二節(jié)點(diǎn)電連接,所述第二晶體管的第二極與所述第四節(jié)點(diǎn)電連接;
31、所述第三晶體管的柵極與所述第一發(fā)光控制端電連接,所述第三晶體管的第一極與所述第一電壓端電連接,所述第三晶體管的第二極與所述第二節(jié)點(diǎn)電連接。
32、在本發(fā)明至少一實(shí)施例中,所述第三晶體管為低溫多晶硅晶體管。
33、在本發(fā)明至少一實(shí)施例中,所述第一初始化電路包括第四晶體管,所述第二初始化電路包括第五晶體管;
34、所述第四晶體管的柵極與所述第一復(fù)位控制端電連接,所述第四晶體管的第一極與所述第一初始電壓端電連接,所述第四晶體管的第二極與所述第一節(jié)點(diǎn)電連接;
35、所述第五晶體管的柵極與第二復(fù)位控制端電連接,所述第五晶體管的第一極與第一初始電壓端電連接,所述第五晶體管的第二極與所述第三節(jié)點(diǎn)電連接。
36、在本發(fā)明至少一實(shí)施例中,所述第二儲(chǔ)能電路包括第二電容;
37、所述第二電容的第一端與所述第一節(jié)點(diǎn)電連接,所述第二電容的第二端與所述第三節(jié)點(diǎn)電連接。
38、在本發(fā)明至少一實(shí)施例中,所述第二發(fā)光控制電路包括第六晶體管,所述第三初始化電路包括第七晶體管;
39、所述第六晶體管的柵極與所述第二發(fā)光控制端電連接,所述第六晶體管的第一極與所述第三節(jié)點(diǎn)電連接,所述第六晶體管的第二極與所述發(fā)光元件的第一極電連接;
40、所述第七晶體管的柵極與所述第三復(fù)位控制端電連接,所述第七晶體管的第一極與所述第二初始電壓端電連接,所述第七晶體管的第二極與所述發(fā)光元件的第一極電連接。
41、在本發(fā)明至少一實(shí)施例中,所述第六晶體管為低溫多晶硅晶體管。
42、在第二個(gè)方面中,本發(fā)明實(shí)施例提供一種像素驅(qū)動(dòng)方法,應(yīng)用于上述的像素電路,顯示周期包括復(fù)位階段和數(shù)據(jù)寫入階段;
43、在復(fù)位階段,置位電路在置位控制信號(hào)的控制下,將第一電壓信號(hào)寫入第四節(jié)點(diǎn);
44、在數(shù)據(jù)寫入階段,數(shù)據(jù)寫入電路在掃描信號(hào)的控制下,將數(shù)據(jù)電壓寫入第一節(jié)點(diǎn)。
45、在本發(fā)明至少一實(shí)施例中,所述像素電路還包括第一初始化電路和第二初始化電路;所述像素驅(qū)動(dòng)方法還包括:
46、在復(fù)位階段,第一初始化電路在第一復(fù)位控制信號(hào)的控制下,將第一初始電壓寫入第一節(jié)點(diǎn),第二初始化電路在第二復(fù)位控制信號(hào)的控制下,將第一初始電壓寫入第三節(jié)點(diǎn)。
47、在第三個(gè)方面中,本發(fā)明實(shí)施例提供一種顯示裝置,包括上述的像素電路。
48、本發(fā)明實(shí)施例所述的像素電路在工作時(shí),將數(shù)據(jù)電壓寫入和閾值電壓補(bǔ)償分開設(shè)計(jì),所需一行掃描時(shí)間較少,使得在高頻顯示時(shí),能夠保證數(shù)據(jù)電壓寫入時(shí)間,能夠在保證顯示均勻性的前提下,能夠通過數(shù)據(jù)電壓充分對(duì)像素電路充電,保證顯示效果。