一種像素電路、顯示面板及顯示裝置制造方法
【專利摘要】本實用新型公開了一種像素電路、顯示面板及顯示裝置,用以提高顯示裝置中發(fā)光器件的壽命。所述像素電路包括:充電子電路、第一驅(qū)動子電路和第二驅(qū)動子電路,第一電容和第二電容;所述第一電容的第一端與第一驅(qū)動子電路和第二驅(qū)動子電路的第一端相連,所述第一電容的第二端與所述充電子電路和第二電容的第一端相連;所述第一驅(qū)動子電路的第二端與第一發(fā)光器件相連,所述第二驅(qū)動子電路的第二端與第二發(fā)光器件相連,其中,第一驅(qū)動子電路流入第一發(fā)光器件的驅(qū)動電流和第二驅(qū)動子電路流入第二發(fā)光器件的驅(qū)動電流方向相反。
【專利說明】—種像素電路、顯示面板及顯示裝置【技術(shù)領(lǐng)域】
[0001]本實用新型涉及有機發(fā)光顯示【技術(shù)領(lǐng)域】,尤其涉及一種像素電路、顯示面板及顯示裝置。
【背景技術(shù)】
[0002]有機發(fā)光顯示器件因其具有低功耗、高亮度、低成本、廣視角,以及響應(yīng)速度快等優(yōu)點備受關(guān)注,在有機發(fā)光【技術(shù)領(lǐng)域】已經(jīng)得到廣泛應(yīng)用。
[0003]有機電致發(fā)光二極管(Organic Light Emitting Diode,0LED)是目前有機發(fā)光領(lǐng)域應(yīng)用較多的一種發(fā)光器件。目前,OLED按照驅(qū)動方式可以分為無源驅(qū)動和有源驅(qū)動兩大類,即直接尋址和薄膜晶體管(Thin Film Transistor, TFT)矩陣尋址兩類。其中,有源驅(qū)動OLED也稱為有源矩陣OLED (AMOLED),每一個子像素單元中的發(fā)光器件通過像素電路和加載直流電源電壓信號(Vdd或Vss)的電源線對其進行驅(qū)動發(fā)光。
[0004]參見圖1,為現(xiàn)有驅(qū)動發(fā)光器件發(fā)光的像素電路結(jié)構(gòu)示意圖,以η型驅(qū)動晶體管為例,像素電路包括:驅(qū)動晶體管Tl、電容Cl、開關(guān)晶體管Τ2 ;
[0005]電容Cl的第一端與驅(qū)動晶體管Tl的柵極相連,第二端與低電平參考電壓源Vss相連;開關(guān)晶體管Τ2的漏極與驅(qū)動晶體管Tl的柵極相連,柵極與門信號源Vs_相連,源極與數(shù)據(jù)信號源Vllata相連;驅(qū)動晶體管Tl的源極與高電平參考電壓源Vdd相連,漏極與發(fā)光器件Dl的正極相連,發(fā)光器件Dl的負極與低電平參考電壓源Vss相連。
[0006]在一幀圖像顯示階段,驅(qū)動發(fā)光器件Dl發(fā)光之前,門信號源輸出電壓信號Vsean使開關(guān)晶體管T2開啟,數(shù)據(jù)信號源與電容Cl所在支路導(dǎo)通,數(shù)據(jù)信號源輸出數(shù)據(jù)信號Vllata加載到電容Cl的第二端,為電容Cl充電;驅(qū)動發(fā)光器件Dl發(fā)光階段,電容Cl放電,驅(qū)動發(fā)光器件Dl發(fā)光。
[0007]圖1所示的像素電路,僅能驅(qū)動一個發(fā)光器件發(fā)光,每一發(fā)光器件對應(yīng)一個像素單元的發(fā)光區(qū)域,在每幀圖像掃描時,信號均要寫入該像素電路,每幀圖像掃描時,像素單元對應(yīng)的發(fā)光區(qū)域均要發(fā)光顯示。AMOLED顯示器驅(qū)動OLED發(fā)光屬于直流驅(qū)動,長時間直流驅(qū)動電壓對應(yīng)的電場造成OLED內(nèi)部離子極性化,使得OLED形成內(nèi)建電場,從而使OLED閾值電壓增大,大大降低了 OLED的發(fā)光效率,縮短了 OLED壽命。壽命是制約有機發(fā)光顯示裝置,尤其是大尺寸,高亮度的有機發(fā)光顯示裝置廣泛應(yīng)用的重要因素。
實用新型內(nèi)容
[0008]本實用新型實施例提供的一種像素電路、顯示面板及顯示裝置,用以提高顯示裝置中發(fā)光器件的壽命。
[0009]本實用新型實施例提供的一種像素電路包括:充電子電路、第一驅(qū)動子電路和第二驅(qū)動子電路,第一電容和第二電容;
[0010]所述第一電容的第一端與第一驅(qū)動子電路和第二驅(qū)動子電路的第一端相連,所述第一電容的第二端與所述充電子電路和第二電容的第一端相連;[0011]所述第一驅(qū)動子電路的第二端與第一發(fā)光器件相連,所述第二驅(qū)動子電路的第二端與第二發(fā)光器件相連,其中,第一驅(qū)動子電路流入第一發(fā)光器件的驅(qū)動電流和第二驅(qū)動子電路流入第二發(fā)光器件的驅(qū)動電流方向相反;
[0012]所述充電子電路用于為所述第一電容充電,所述第二電容用于維持所述第一電容第二端的電壓;所述第一電容放電時使得第一驅(qū)動子電路驅(qū)動第一發(fā)光器件發(fā)光,或使得第二驅(qū)動子電路驅(qū)動第二發(fā)光器件發(fā)光。
[0013]較佳地,所述第一驅(qū)動子電路包括η型驅(qū)動晶體管,所述第二驅(qū)動子電路包括P型驅(qū)動晶體管;
[0014]其中,所述η型驅(qū)動晶體管的柵極與所述第一電容的第一端相連,源極與可提供交流信號的第一參考電壓源相連,漏極與第一發(fā)光器件的負極相連,第一發(fā)光器件的正極與可提供交流信號的第二參考電壓源相連;所述第二電容的第二端與所述第一參考電壓源相連;
[0015]所述P型驅(qū)動晶體管的柵極與所述第一電容的第一端相連;源極與所述第一參考電壓源相連,漏極與第二發(fā)光器件的正極相連,第二發(fā)光器件的負極與所述第二參考電壓源相連。
[0016]較佳地,所述充電子電路包括:
[0017]數(shù)據(jù)信號源、第一門信號源,以及與數(shù)據(jù)信號源和第一門信號源相連的第一開關(guān)晶體管;
[0018]第一開關(guān)晶體管的漏極與數(shù)據(jù)信號源相連,源極與第一電容的第二端相連,柵極與第一門信號源相連;
[0019]所述第一門信號源用于控制所述第一開關(guān)晶體管開啟,使得所述數(shù)據(jù)信號源與所述第一電容所在支路導(dǎo)通,數(shù)據(jù)信號源向所述第一電容充電。
[0020]較佳地,還包括復(fù)位子電路,復(fù)位子電路包括:第二門信號源、第二開管晶體管和待復(fù)位到參考復(fù)位電壓的第三參考電壓源;第二開關(guān)晶體管的源極與第一電容的第二端相連,漏極與待復(fù)位到參考復(fù)位電壓的第三參考電壓源相連,柵極與第二門信號源相連。
[0021]所述復(fù)位子電路用于在充電子電路為第一電容充電之前,將第一電容中存儲的信號復(fù)位至參考復(fù)位電壓。
[0022]較佳地,還包括與所述第一驅(qū)動子電路相連的第一補償子電路,和與所述第二驅(qū)動子電路相連的第二補償子電路;
[0023]所述第一補償子電路包括第三開關(guān)晶體管;
[0024]所述第二補償子電路包括第四開關(guān)晶體管;
[0025]其中,所述第三開關(guān)晶體管的源極與所述η型驅(qū)動晶體管的柵極相連,漏極與η型驅(qū)動晶體管的漏極相連,柵極與第三門信號源相連;
[0026]所述第四開關(guān)晶體管的源極與P型驅(qū)動晶體管的柵極相連,漏極與P型驅(qū)動晶體管的漏極相連,柵極與所述第三門信號源相連。
[0027]較佳地,還包括控制所述第一發(fā)光器件和第二發(fā)光器件與第二參考電壓源之間的導(dǎo)通的第五開關(guān)晶體管,所述第五開關(guān)晶體管的柵極與充電控制信號源相連,源極與所述第一發(fā)光器件的正極以及第二發(fā)光器件的負極相連,漏極與所述第二參考電壓源相連,所述充電控制信號源用于控制所述第五開關(guān)晶體管的開啟與關(guān)閉。[0028]較佳地,所述第一開關(guān)晶體管、第二開關(guān)晶體管、第三開關(guān)晶體管、第四開關(guān)晶體管和第五開關(guān)晶體管為η型晶體管,或者
[0029]所述第一開關(guān)晶體管、第二開關(guān)晶體管、第三開關(guān)晶體管、第四開關(guān)晶體管和第五開關(guān)晶體管為P型晶體管;
[0030]所述第二門信號源和第三門信號源為同一門信號源。
[0031]本實用新型實施例提供一種顯示面板,包括由柵線和數(shù)據(jù)線圍設(shè)而成的多個呈矩陣排列的像素單元,每一像素單元中包括一個像素電路和與該像素電路相連的發(fā)光器件;
[0032]其中,所述像素電路為上述像素電路;
[0033]位于同一行的像素電路中的充電子電路與同一條柵線相連,位于同一列的像素電路中的充電子電路與同一條數(shù)據(jù)線相連;在一幀圖像顯示階段,所述第一驅(qū)動子電路和第二驅(qū)動子電路先后分別驅(qū)動第一發(fā)光器件發(fā)光和第二發(fā)光器件發(fā)光之前,所述充電子電路通過數(shù)據(jù)線和柵線為所述第一電容充電。
[0034]較佳地,所述像素電路為上述像素電路;
[0035]所述第一開關(guān)晶體管的漏極通過數(shù)據(jù)線與所述數(shù)據(jù)信號源相連,柵極通過所述柵線與所述第一門信號源相連;
[0036]所述門信號源和數(shù)據(jù)信號源分別通過柵線和數(shù)據(jù)線為所述第一電容充電。
[0037]本實用新型實施例提供一種顯示裝置,包括上述顯示面板。
[0038]本實用新型通過在每一個像素區(qū)域設(shè)置兩個相并聯(lián)的第一發(fā)光器件和第二發(fā)光器件,第一發(fā)光器件和第二發(fā)光器件的工作電流方向相反,且分別通過η型驅(qū)動晶體管和P型驅(qū)動晶體管驅(qū)動發(fā)光。第一發(fā)光器件和第二發(fā)光器件交替輪流發(fā)光,可以提高每一發(fā)光器件的壽命。
【專利附圖】
【附圖說明】
[0039]圖1為現(xiàn)有像素電路結(jié)構(gòu)示意圖;
[0040]圖2為本實用新型實施例提供的像素電路結(jié)構(gòu)示意圖之一;
[0041]圖3為本實用新型實施例提供的像素電路結(jié)構(gòu)示意圖之二 ;
[0042]圖4為本實用新型實施例提供的像素電路結(jié)構(gòu)示意圖之三;
[0043]圖5為本實用新型實施例提供的像素電路結(jié)構(gòu)示意圖之四;
[0044]圖6為本實用新型實施例提供的像素電路結(jié)構(gòu)示意圖之五;
[0045]圖7為本實用新型實施例提供的像素電路結(jié)構(gòu)示意圖之六;
[0046]圖8為圖6所示的像素電路工作的時序圖;
[0047]圖9為本實用新型實施例提供的與第一驅(qū)動子電路對應(yīng)的具有復(fù)位功能的像素電路結(jié)構(gòu)意圖;
[0048]圖10為本實用新型實施例提供的與第一驅(qū)動子電路對應(yīng)的具有充電功能的像素電路結(jié)構(gòu)意圖;
[0049]圖11為本實用新型實施例提供的與第一驅(qū)動子電路對應(yīng)的具有驅(qū)動發(fā)光器件發(fā)光功能的像素電路結(jié)構(gòu)示意圖;
[0050]圖12為本實用新型實施例提供的與第二驅(qū)動子電路對應(yīng)的具有復(fù)位功能的像素電路結(jié)構(gòu)意圖;[0051]圖13為本實用新型實施例提供的與第二驅(qū)動子電路對應(yīng)的具有充電功能的像素電路結(jié)構(gòu)意圖;
[0052]圖14為本實用新型實施例提供的與第二驅(qū)動子電路對應(yīng)的具有驅(qū)動發(fā)光器件發(fā)光功能的像素電路結(jié)構(gòu)示意圖;
[0053]圖15為本實用新型實施例提供的有機發(fā)光顯示面板結(jié)構(gòu)示意圖。
【具體實施方式】
[0054]本實用新型實施例提供的一種像素電路、顯示面板及顯示裝置,用以提高顯示裝置中發(fā)光器件的壽命,以及改善發(fā)光器件發(fā)光顯示不均勻的問題。
[0055]需要說明的是,對于顯示領(lǐng)域的晶體管來說,漏極和源極沒有明確的區(qū)別,因此本實用新型實施例中所提到的晶體管的源極可以為晶體管的漏極,晶體管的漏極也可以為晶體管的源極。
[0056]在AMOLED顯示面板中,包括由柵線和數(shù)據(jù)線圍設(shè)而成的多個呈矩陣分布的像素單元,每一個像素單元包括一個像素電路。本實用新型通過在每一個像素單元設(shè)置兩個并聯(lián)連接的第一驅(qū)動子電路和第二驅(qū)動子電路,第一驅(qū)動子電路和第二驅(qū)動子電路在不同時間段分別驅(qū)動與各自相連的第一發(fā)光器件和第二發(fā)光器件輪流發(fā)光;例如,在一幀圖像顯示時間t內(nèi),前(l/2)t時間內(nèi)第一驅(qū)動子電路驅(qū)動第一發(fā)光器件發(fā)光,后(l/2)t時間內(nèi)第二驅(qū)動子電路驅(qū)動第二發(fā)光器件發(fā)光。相比較在一個像素單元設(shè)置一個發(fā)光器件的像素電路,本實用新型提供的發(fā)光器件的壽命至少提高一倍。
[0057]—般地,像素電路驅(qū)動發(fā)光器件發(fā)光的過程至少包括兩個階段,即數(shù)據(jù)信號的寫入階段和發(fā)光階段。在第一驅(qū)動子電路和第二驅(qū)動子電路分別驅(qū)動第一發(fā)光器件和第二發(fā)光器件發(fā)光之前,充電子電路用于為驅(qū)動子電路中的電容充電,電容充電后在發(fā)光階段放電,驅(qū)動第一驅(qū)動子電路或第二驅(qū)動子電路中的發(fā)光器件發(fā)光。
[0058]以下將結(jié)合附圖具體說明本實用新型提供的像素電路、顯示面板及顯示裝置。
[0059]參見圖2,本實用新型實施例提供的像素電路,包括:
[0060]充電子電路1、第一電容Cl、第二電容C2、第一驅(qū)動子電路2和第二驅(qū)動子電路3 ;
[0061]第一電容Cl的第一端與第一驅(qū)動子電路2和第二驅(qū)動子電路3的第一端相連,第一電容Cl的第二端與充電子電路I和第二電容C2的第一端相連;
[0062]第一驅(qū)動子電路2的第二端與第一發(fā)光器件Dl相連,第二驅(qū)動子電路3的第二端與第二發(fā)光器件D2相連,其中,第一驅(qū)動子電路2流入第一發(fā)光器件Dl的驅(qū)動電流和第二驅(qū)動子電路3流入第二發(fā)光器件D2的驅(qū)動電流方向相反;圖2中帶箭頭的線段表示驅(qū)動電流的方向。
[0063]充電子電路I用于為第一電容Cl充電,第二電容C2用于維持第一電容Cl第二端的電壓;第一電容Cl放電時使得第一驅(qū)動子電路2驅(qū)動第一發(fā)光器件Dl發(fā)光,或使得第二驅(qū)動子電路3驅(qū)動第二發(fā)光器件D2發(fā)光。
[0064]較佳地,本實用新型實施例提供的發(fā)光器件(如所述第一發(fā)光器件和第二發(fā)光器件)可以為OLED或其他有機電致發(fā)光元件等,本實用新型不作具體限定。
[0065]需要說明的是,如圖2所示的第一驅(qū)動子電路和第二驅(qū)動子電路共用第一電容Cl。本實用新型提供的第一驅(qū)動子電路和第二驅(qū)動子電路也可以分別連接一個電容,兩個電容并聯(lián)連接。
[0066]以下具體說明圖2提供的像素電路。
[0067]參見圖3,本實用新型實施例提供的像素電路,包括:
[0068]充電子電路1、第一電容Cl、第二電容C2,第一驅(qū)動子電路2和第二驅(qū)動子電路3 ;第一驅(qū)動子電路2與第一發(fā)光器件Dl相連;第二驅(qū)動子電路3與第二發(fā)光器件D2相連;
[0069]第一驅(qū)動子電路2包括:n型驅(qū)動晶體管Tn ;
[0070]其中,η型驅(qū)動晶體管Tn的柵極與第一電容Cl的第一端(Α端)相連,源極與可提供交流電壓信號的第一參考電壓源11的輸出端相連;漏極與第一發(fā)光器件Dl的負極相連;第一電容Cl的第二端(B端)與第二電容C2的第一端(C端)相連,第二電容C2的第二端(D端)與第一參考電壓源11的輸出端相連(即第一電容Cl和第二電容C2串聯(lián)連接);第一發(fā)光器件Dl的正極與可提供交流電壓信號的第二參考電壓源12的輸出端相連;
[0071]第二驅(qū)動子電路3包括:ρ型驅(qū)動晶體管Tp ;
[0072]P型驅(qū)動晶體管Tp的柵極與第一電容Cl的第一端(Α端)相連,源極與第一參考電壓源11的輸出端相連;漏極與第二發(fā)光器件D2的正極相連;第一電容Cl的第二端(B端)與第二電容C2的第一端(C端)相連,第二電容C2的第二端(D端)與第一參考電壓源11的輸出端相連;第二發(fā)光器件D2的負極與第二參考電壓源12的輸出端相連;
[0073]充電子電路I與第一電容Cl的第二端(B端)相連;
[0074]充電子電路I用于在驅(qū)動第一發(fā)光器件Dl或第二發(fā)光器件D2發(fā)光之前向第一電容Cl輸入數(shù)據(jù)信號,第二電容C2用于維持第一電容Cl第二端(B端)的電位。
[0075]第一驅(qū)動子電路2和第二驅(qū)動子電路3用于在時序的控制下分別驅(qū)動第一發(fā)光器件Dl和第二發(fā)光器件D2發(fā)光。
[0076]本實用新型提供的像素電路,第一發(fā)光器件和第二發(fā)光器件交替發(fā)光,各自的壽命至少提高一倍。
[0077]此外,本實用新型提供的像素電路,第一驅(qū)動子電路和第二驅(qū)動子電路共用第一電容和第二電容,且共用第一參考電壓源和第二參考電壓源;由于第一驅(qū)動子電路和第二驅(qū)動子電路在不同時間段工作,第一電容、第二電容、第一參考電壓源和第二參考電壓源分時間工作,可以簡化電路的結(jié)構(gòu)。
[0078]在具體實施時,本實用新型提供的像素電路只需要切換第一參考電壓源和第二參考電壓源輸出電壓的高低電平狀態(tài),即可實現(xiàn)第一驅(qū)動子電路和第二驅(qū)動子電路交替工作。具體地,當?shù)谝粎⒖茧妷涸春偷诙⒖茧妷涸捶謩e輸出高電平和低電平電壓時,第二驅(qū)動子電路驅(qū)動第二發(fā)光器件發(fā)光;當?shù)谝粎⒖茧妷涸春偷诙⒖茧妷涸捶謩e輸出低電平和高電平電壓時,第一驅(qū)動子電路驅(qū)動第一發(fā)光器件發(fā)光。
[0079]需要說明的是,本實用新型提供的像素電路,與第一驅(qū)動子電路相連的發(fā)光器件不限于為一個,與第二驅(qū)動子電路相連的發(fā)光器件也不限于為一個。第一驅(qū)動子電路和第二驅(qū)動子電路分別可以與多個相互串聯(lián)的發(fā)光器件相連,這里不作具體限定。
[0080]設(shè)第一參考電壓源輸出的電壓Vsd的高電平電壓為VDD,低電平電壓為Vss,第二參考電壓源輸出的參考電壓Vds的高電平電壓為VDD,低電平電壓為Vss。Vdd為大于零的正值,Vss的值可以為零或者為小于零的負值。
[0081]以下將具體說明圖3所示的像素電路結(jié)構(gòu)。[0082]參見圖4,圖3所示的充電子電路I包括:
[0083]數(shù)據(jù)信號源13、第一門信號源14,以及與數(shù)據(jù)信號源13和第一門信號源14相連的第一開關(guān)晶體管Tl ;
[0084]具體地,第一開關(guān)晶體管Tl的漏極與數(shù)據(jù)信號源13的輸出端相連,源極與第一電容Cl的第二端(B端)相連,柵極與第一門信號源14的輸出端相連;第一門信號源14用于在時序的控制下控制第一開關(guān)晶體管Tl的開啟與關(guān)閉,數(shù)據(jù)信號源13用于在第一開關(guān)晶體管Tl開啟時向第一電容Cl寫入數(shù)據(jù)信號。
[0085]需要說明的是,第一開關(guān)晶體管Tl起開關(guān)作用,其可以為η型晶體管或P型晶體管。圖4中所示的第一開關(guān)晶體管Tl為P型晶體管。
[0086]為了保證上一幀信號對下一幀信號的影響程度最小,參見圖5,本實用新型提供的像素電路還包括復(fù)位子電路4,用于在充電子電路I充電之前將第一電容Cl第二端(B端)的電壓復(fù)位至參考復(fù)位電壓VINI。
[0087]復(fù)位子電路4包括:
[0088]第二門信號源41、第二開管晶體管T2和待復(fù)位到參考復(fù)位電壓Vini的第三參考電壓源42 ;
[0089]第二開關(guān)晶體管T2的源極與第一電容Cl的第二端B相連,漏極與待復(fù)位到參考復(fù)位電壓的第三參考電壓源42相連,柵極與第二門信號源41的輸出端相連;
[0090]所述第三參考電壓源輸出的電壓可以為具有一定值的恒定電壓,輸出的電壓為Vini,也可以為接地電壓GND。
[0091]本實用新型為了實現(xiàn)所述驅(qū)動電流與η型驅(qū)動晶體管Tn的閾值電壓Vthl或ρ型驅(qū)動晶體管Tp的閾值電壓Vth2無關(guān),避免不同驅(qū)動晶體管閾值電壓差異導(dǎo)致的各像素發(fā)光不均勻的問題,該像素電路還包括解決上述問題的補償子電路。
[0092]參見圖6,本實用新型提供的像素電路還包括:與第一驅(qū)動子電路2相連的第一補償子電路5,以及與第二驅(qū)動子電路3相連的第二補償子電路6 ;
[0093]第一補償子電路5包括第三開關(guān)晶體管Τ3 ;第三開關(guān)晶體管Τ3的源極與η型驅(qū)動晶體管Tn的柵極相連,漏極與η型驅(qū)動晶體管Tn的漏極相連,柵極與第三門信號源15的輸出端相連;
[0094]第二補償子電路6包括第四開關(guān)晶體管Τ4 ;第四開關(guān)晶體管Τ4的源極與ρ型驅(qū)動晶體管Tp的柵極相連,漏極與ρ型驅(qū)動晶體管Tp的漏極相連,柵極與第三門信號源15的輸出端相連。
[0095]較佳地,本實用新型實施例提供的第一發(fā)光器件和第二發(fā)光器件可以為OLED或其他有機電致發(fā)光元件等,本實用新型不作具體限定。
[0096]為了避免像素電路在寫入階段第二參考電壓源12對充電子電路I的影響,參見圖7,像素電路還包括:第五開關(guān)晶體管Τ5 ;
[0097]第五開關(guān)晶體管Τ5的柵極與充電控制信號源16的輸出端相連,源極同時與第一發(fā)光器件Dl的正極以及第二發(fā)光器件D2的負極相連,漏極與第二參考電壓源12的輸出端相連。充電控制信號源16在時序的控制下控制第五開關(guān)晶體管Τ5開啟或關(guān)閉。
[0098]較佳地,所述第一開關(guān)晶體管、第二開關(guān)晶體管、第三開關(guān)晶體管、第四開關(guān)晶體管和第五開關(guān)晶體管的類型可以完全相同或者部分相同。例如,所述第一開關(guān)晶體管、第二開關(guān)晶體管、第三開關(guān)晶體管、第四開關(guān)晶體管和第五開關(guān)晶體管均為η型晶體管或者均為P型晶體管。
[0099]當?shù)谝婚_關(guān)晶體管、第二開關(guān)晶體管、第三開關(guān)晶體管、第四開關(guān)晶體管和第五開關(guān)晶體管的類型相同時,所述第二門信號源和第三門信號源為同一門信號源(即共用門信號源),這樣可以達到簡化電路結(jié)構(gòu)的目的。
[0100]在具體實施過程中,第一門信號源、第二門信號源、第三門信號源通過柵線與相應(yīng)的開關(guān)晶體管相連。數(shù)據(jù)信號源通過數(shù)據(jù)線與第一開關(guān)晶體管相連。
[0101]如圖7所示,第一門信號源通過柵線G_n與第一開關(guān)晶體管Tl相連,第一門信號源為第一開關(guān)晶體管Tl提供柵極電壓(圖7中未體現(xiàn)第一門信號源);
[0102]第二門信號源通過柵線6_(11-1)與第二開關(guān)晶體管T2相連,第三門信號源通過柵線6_(11-1)分別與第三開關(guān)晶體管T3和第四開關(guān)晶體管T4相連(圖7中未體現(xiàn)第二門信號源和第三門信號源)。
[0103]以下將具體說明本實用新型實施例提供的像素電路的工作原理:
[0104]在一幀圖像顯示的前1/2時間內(nèi)控制所述第一驅(qū)動子電路驅(qū)動第一發(fā)光器件發(fā)光;
[0105]在后1/2時間內(nèi)控制像素電路的第二驅(qū)動子電路驅(qū)動第二發(fā)光器件發(fā)光。
[0106]所述控制第一驅(qū)動子電路驅(qū)動第一發(fā)光器件發(fā)光,具體包括:
[0107]復(fù)位階段,所述第二門信號源控制第二開關(guān)晶體管開啟,第三門信號源控制第三開關(guān)晶體管和第四開關(guān)晶體管開啟;充電控制信號源控制第五開關(guān)晶體管開啟;第一門信號源控制第一開關(guān)晶體管關(guān)閉;第一參考電壓源輸出低電平、第二參考電壓源輸出高電平,使得η型驅(qū)動晶體管、第一電容和第二電容所在支路導(dǎo)通,第三參考電壓源輸出的電壓Vini加載到第一電容的第二端,第二電容的第二端復(fù)位至VINI。
[0108]寫入階段,第一門信號源控制第一開關(guān)晶體管開啟,所述第二門信號源控制第二開關(guān)晶體管關(guān)閉,第三門信號源控制第三開關(guān)晶體管和第四開關(guān)晶體管關(guān)閉;充電控制信號源控制第五開關(guān)晶體管關(guān)閉;第一參考電壓源輸出低電平、第二參考電壓源輸出高電平,使得η型驅(qū)動晶體管、第一電容、第二電容和數(shù)據(jù)信號源所在支路導(dǎo)通,數(shù)據(jù)信號源輸出的電壓加載到第一電容的第二端,第一電容存儲數(shù)據(jù)信號。
[0109]發(fā)光階段,第一門信號源控制第一開關(guān)晶體管關(guān)閉,所述第二門信號源控制第二開關(guān)晶體管關(guān)閉,第三門信號源控制第三開關(guān)晶體管和第四開關(guān)晶體管關(guān)閉;充電控制信號源控制第五開關(guān)晶體管開啟;第一參考電壓源輸出低電平、第二參考電壓源輸出高電平,使得η型驅(qū)動晶體管、第一電容、第二電容和第一發(fā)光器件所造支路導(dǎo)通,第一電容放電,第一驅(qū)動子電路驅(qū)動第一發(fā)光器件發(fā)光。
[0110]所述控制第二驅(qū)動子電路驅(qū)動第二發(fā)光器件發(fā)光,具體包括:
[0111]復(fù)位階段,所述第二門信號源控制第二開關(guān)晶體管開啟,第三門信號源控制第三開關(guān)晶體管和第四開關(guān)晶體管開啟;充電控制信號源控制第五開關(guān)晶體管開啟;第一門信號源控制第一開關(guān)晶體管關(guān)閉;第一參考電壓源輸出高電平、第二參考電壓源輸出低電平,使得η型驅(qū)動晶體管、第一電容和第二電容所在支路導(dǎo)通,第三參考電壓源輸出的電壓Vini加載到第一電容的第二端,第二電容的第二端復(fù)位至VINI。
[0112]寫入階段,第一門信號源控制第一開關(guān)晶體管開啟,所述第二門信號源控制第二開關(guān)晶體管關(guān)閉,第三門信號源控制第三開關(guān)晶體管和第四開關(guān)晶體管關(guān)閉;充電控制信號源控制第五開關(guān)晶體管關(guān)閉;第一參考電壓源輸出高電平、第二參考電壓源輸出低電平,使得η型驅(qū)動晶體管、第一電容、第二電容和數(shù)據(jù)信號源所在支路導(dǎo)通,數(shù)據(jù)信號源輸出的電壓加載到第一電容的第二端,第一電容存儲數(shù)據(jù)信號;
[0113]發(fā)光階段,第一門信號源控制第一開關(guān)晶體管關(guān)閉,所述第二門信號源控制第二開關(guān)晶體管關(guān)閉,第三門信號源控制第三開關(guān)晶體管和第四開關(guān)晶體管關(guān)閉;充電控制信號源控制第五開關(guān)晶體管開啟;第一參考電壓源輸出高電平、第二參考電壓源輸出低電平,使得η型驅(qū)動晶體管、第一電容、第二電容和第一發(fā)光器件所造支路導(dǎo)通,第一電容放電,第一驅(qū)動子電路驅(qū)動第一發(fā)光器件發(fā)光。
[0114]以下將結(jié)合圖6所示的像素電路和圖8所示的像素電路工作的時序圖,具體說明本實用新型實施例提供的像素電路工作原理。
[0115]設(shè)第一門信號源14輸出電壓信號為Vseanl,設(shè)第二門信號源41輸出電壓信號為ν_,第三門信號源15輸出電壓信號為Vscan3 ;
[0116]第二門信號源41和第三門信號源15對應(yīng)的時序圖相同;較佳地,第二門信號源41和第三門信號源15為同一門信號源;設(shè)充電控制信號源16輸出電壓信號為VEM。設(shè)Vdd為高于GND的正值,Vss為低于GND的負值。
[0117]以第一開關(guān)晶體管Tl、第二開關(guān)晶體管T2、第三開關(guān)晶體管T3、第四開關(guān)晶體管T4和第五開關(guān)晶體管T5為ρ型晶體管為例說明。
[0118]η型晶體管在柵極輸入高電平電壓時開啟,輸入低電平電壓時關(guān)閉;ρ型晶體管在柵極輸入低電平電壓時開啟,輸入高電平電壓時關(guān)閉。
[0119]圖6中,驅(qū)動第一發(fā)光器件Dl發(fā)光對應(yīng)圖8中的復(fù)位階段(a階段)、寫入階段(b階段),以及發(fā)光階段(c階段);驅(qū)動第二發(fā)光器件D2發(fā)光對應(yīng)圖8中的復(fù)位階段(d階段)、寫入階段(e階段),以及發(fā)光階段(f階段)。
[0120]a階段:復(fù)位階段。
[0121]如圖8所不,圖6中的第一門信號源14輸出電壓Vseanl為高電平,與第一門信號源14相連的第一開關(guān)晶體管Tl關(guān)閉;
[0122]第二門信號源41和第三門信號源15輸出電壓Vsean2和Vsean3為低電平,分別與第二門信號源41和第三門信號源15相連的第二開關(guān)晶體管T2、第三開關(guān)晶體管T3和第四開關(guān)晶體管T4開啟;第三開關(guān)晶體管T3開啟,與第三開關(guān)晶體管T3相連的η型驅(qū)動晶體管Tn的源極和漏極接通,此時,η型驅(qū)動晶體管Tn等效為二極管的連接方式。
[0123]充電控制信號源16輸出的電壓Vem為低電平,與充電控制信號源16相連的第五開關(guān)晶體管Τ5開啟;
[0124]第一參考電壓源11輸出低電平電壓Vss,第二參考電壓源12輸出高電平電壓VDD。P型驅(qū)動晶體管Tp截止,ρ型驅(qū)動晶體管所在支路斷路。η型驅(qū)動晶體管Tn導(dǎo)通,η型驅(qū)動晶體管Tn所在支路導(dǎo)通。
[0125]第三參考電壓源42輸出參考復(fù)位電壓VINI。
[0126]此時,圖6所示的像素電路等效為圖9所示的電路結(jié)構(gòu)。
[0127]η型驅(qū)動晶體管Τη、第一電容Cl、第三參考電壓源42、第一參考電壓源I和第二參考電壓源12所在支路導(dǎo)通。[0128]第三參考電壓源42輸出的參考復(fù)位電壓Vini加載到第一電容Cl的第二端(B端)和第二電容C2的第一端(C端),Vb = Vc = Vini。
[0129]η型驅(qū)動晶體管Tn的柵極被放電至Vthl,柵極電壓Vg = Vthl, Vthl為η型驅(qū)動晶體管Tn的閾值電壓,η型驅(qū)動晶體管Tn的柵極與第一電容Cl的第一端A端相連,因此,第一電容Cl的第一端A端電壓Va等于η型驅(qū)動晶體管Tn的柵極電壓,即Va = Vg。
[0130]此時,第一電容Cl兩端的電壓為Va-Vb = V8-Vb = Vthl-Vm。
[0131]其中,Va為A點電壓,Vb為B點電壓,Vc為C點電壓。
[0132]b階段:寫入階段。
[0133]如圖8所不,圖6中的第一門信號源14輸出電壓Vseanl為低電平,與第一門信號源14相連的第一開關(guān)晶體管Tl開啟;
[0134]第二門信號源41和第三門信號源15輸出電壓Vsean2和Vsean3為高電平,分別與第二門信號源41和第三門信號源15相連的第二開關(guān)晶體管T2、第三開關(guān)晶體管T3和第四開關(guān)晶體管T4關(guān)閉;
[0135]充電控制信號源16輸出的電壓Vem為高電平,與充電控制信號源16相連的第五開關(guān)晶體管T5關(guān)閉;
[0136]第一參考電壓源11輸出低電平電壓Vss,第二參考電壓源12的輸出高電平電壓VDD。P型驅(qū)動晶體管Tp截止,ρ型驅(qū)動晶體管所在支路斷路。η型驅(qū)動晶體管Tn導(dǎo)通,η型驅(qū)動晶體管Tn所在支路導(dǎo)通。
[0137]此時,圖6所示的像素電路等效為圖10所示的電路結(jié)構(gòu)。
[0138]第一電容Cl、第二電容C2、數(shù)據(jù)信號源13、η型驅(qū)動晶體管Tn和第一參考電壓源11所在支路導(dǎo)通;
[0139]數(shù)據(jù)信號源13輸出數(shù)據(jù)信號Vllata,數(shù)據(jù)信號Vllata加載到第一電容Cl的第二端(B端),根據(jù)電荷守恒原理,第一電容Cl的第一端(Α端)也加載電壓VData,第一電容Cl的第一端(A端)的電壓為存儲電壓Vthl-Vrai與數(shù)據(jù)信號Vllata之和,即Va = VData+Vthl-VINI。
[0140]此時,數(shù)據(jù)信號寫入第一電容Cl中。
[0141]c階段:發(fā)光階段。
[0142]如圖8所不,圖6所不的第一門信號源14輸出電壓Vseanl為高電平,與第一門信號源14相連的第一開關(guān)晶體管Tl關(guān)閉;
[0143]第二門信號源41輸出電壓Vsean2為高電平,與第二門信號源42相連的第二開關(guān)晶體管T2關(guān)閉;
[0144]第三門信號源15輸出電壓Vsean3為高電平,與第三門信號源15相連的第三開關(guān)晶體管T3、第四開關(guān)晶體管T4關(guān)閉,η型驅(qū)動晶體管Tn的連接方式為三極管的連接方式。
[0145]充電控制信號源16輸出的電壓Vem為低電平,與充電控制信號源16相連的第五開關(guān)晶體管Τ5開啟;
[0146]第一參考電壓源11的輸出電壓Vsd為低電平電壓Vss,第二參考電壓源12的輸出電壓Vds為高電平電壓VDD。第一電容Cl、第二電容C2、η型驅(qū)動晶體管、第一參考電壓源11、第二參考電壓源12和第一發(fā)光器件Dl所在支路導(dǎo)通。
[0147]此時,圖6所示的像素電路等效為圖11所示的電路結(jié)構(gòu)。
[0148]如圖11所示,第一電容Cl的第一端(Α端)的電壓SVa = Vs = VData+Vthl_VINI。第一電容Cl放電,η型驅(qū)動晶體管Tn的柵極電壓Vg = VData+Vthl_VINI。η型驅(qū)動晶體管Tn的源極連接至Vss,源極電壓Vs = Vsso因此,η型驅(qū)動晶體管Tn的柵極和源極之間的電壓Vgs
== VData+Vthl_VINI_VSS°
[0149]由于η型驅(qū)動晶體管Tn工作于飽和狀態(tài),根據(jù)飽和狀態(tài)電流特性可知η型驅(qū)動晶體管Tn的漏電流滿足如下公式:Idn= Y(Vgs-Vlhl)2,其中idn為η型驅(qū)動晶體管Tn的漏電流,K為結(jié)構(gòu)參數(shù),相同結(jié)構(gòu)中此數(shù)值相對穩(wěn)定,將Vgs = vData+vthl-vIN1-vss帶入公式iidn= 了(VgdO2.得到idn= 了 (VData -VlNrVss)'第一發(fā)光器件Dl在漏電流Iidn的驅(qū)動下發(fā)光顯不O
[0150]由此可知,流經(jīng)η型驅(qū)動晶體管Tn的漏電極Idn僅與數(shù)據(jù)信號源13提供的電壓信號與Vthl無關(guān)。即該像素電路具有補償Vthl的功能。該漏電流idn驅(qū)動第一發(fā)光器件Dl發(fā)光,流經(jīng)Dl的電流不因背板制造工藝原因而造成的η型驅(qū)動晶體管Tn的閾值電壓Vthl不均勻所導(dǎo)致的電流不同。
[0151]以下將介紹像素電路驅(qū)動第二發(fā)光器件發(fā)光的工作原理。
[0152]驅(qū)動第二發(fā)光器件發(fā)光時,像素電路中的各信號源的時序與驅(qū)動第一發(fā)光器件發(fā)光的時序相同,不同之處在于,第一參考電壓源11的輸出電壓Vsd由低電平電壓Vss切換為高電平電壓VDD,第二參考電壓源12的輸出電壓Vds由高電平電壓Vdd切換為低電平電壓Vss。
[0153]d階段:復(fù)位階段。
[0154]如圖8所不,圖6中的第一門信號源14輸出電壓Vseanl為高電平,與第一門信號源14相連的第一開關(guān)晶體管Tl關(guān)閉;第二門信號源41和第三門信號源15輸出電壓Vsean2為低電平,分別與第二門信號源41和第三門信號源15相連的第二開關(guān)晶體管T2、第三開關(guān)晶體管T3和第四開關(guān)晶體管T4開啟;
[0155]充電控制信號源16輸出的電壓Vem為低電平,與充電控制信號源16相連的第五開關(guān)晶體管T5開啟;
[0156]第一參考電壓源11的輸出高電平電壓VDD,第二參考電壓源12的輸出低電平電壓Vss, ρ型驅(qū)動晶體管Tp導(dǎo)通,ρ型驅(qū)動晶體管所在支路導(dǎo)通。η型驅(qū)動晶體管Tn截止,η型驅(qū)動晶體管Tn所在支路斷路。
[0157]第三參考電壓源42輸出參考復(fù)位電壓VINI。
[0158]此時,圖6所示的像素電路等效為圖12所示的電路結(jié)構(gòu)。
[0159]ρ型驅(qū)動晶體管Tp、第一電容Cl、第三參考電壓源42、第一參考電壓源11和第二參考電壓源12所在支路導(dǎo)通。第三參考電壓源42輸出的參考復(fù)位電壓Vini和第一參考電壓源輸出的高電平電壓Vdd加載到第二電容C2的兩端,第二電容C端的電壓V。= Vinio第一電容Cl的第二端(B端),即第二電容C2的第一端(C端),第一電容Cl的B端電壓Vb =V = V
vc v INI °
[0160]由于第四開關(guān)晶體管Τ4開啟,P型驅(qū)動晶體管Tp的連接方式為二極管的連接方式。P型驅(qū)動晶體管Tp的柵極被放電至Vth2,Vth2為P型驅(qū)動晶體管Tp的閾值電壓。此時,第一電容Cl兩端的電壓為Vth2-VB = Vth2-Vm。
[0161]e階段:寫入階段。[0162]如圖8所示,圖6中的第一門信號源14輸出電壓Vscanl為低電平,與第一門信號源14相連的第一開關(guān)晶體管Tl開啟;
[0163]第二門信號源41和第三門信號源15輸出電壓Vsean2為高電平,分別與第二門信號源41和第三門信號源15相連的第二開關(guān)晶體管T2、第三開關(guān)晶體管T3、第四開關(guān)晶體管T4關(guān)閉;
[0164]充電控制信號源16輸出的電壓Vem為高電平,與充電控制信號源16相連的第五開關(guān)晶體管T5關(guān)閉;
[0165]第一參考電壓源11的輸出高電平電壓VDD,第二參考電壓源12的輸出低電平電壓
Vss。
[0166]此時,圖6所示的像素電路等效為圖13所示的電路結(jié)構(gòu)。
[0167]第一電容Cl、第二電容C2、數(shù)據(jù)信號源13、ρ型驅(qū)動晶體管Tp和第一參考電壓源11所在支路導(dǎo)通;
[0168]數(shù)據(jù)信號源13輸出數(shù)據(jù)信號VData,數(shù)據(jù)信號VData加載到第一電容Cl的第二端(B端),根據(jù)電荷守恒原理,第一電容Cl的第一端(A端)的電壓為^ = VData+Vth2_VINI。此時,數(shù)據(jù)信號寫入第一電容Cl中。
[0169]f階段:發(fā)光階段。
[0170]如圖8所不,圖6所不的第一門信號源14輸出電壓Vseanl為高電平,與第一門信號源14相連的第一開關(guān)晶體管Tl關(guān)閉;
[0171]第二門信號源41輸出電壓Vsean2為高電平,與第二門信號源41相連的第二開關(guān)晶體管T2關(guān)閉;
[0172]第三門信號源15輸出電壓Vsean2為高電平,與第三門信號源15相連的第三開關(guān)晶體管T3和第四開關(guān)晶體管T4關(guān)閉,由于第四開關(guān)晶體管T4關(guān)閉,此時,ρ型驅(qū)動晶體管Tp為三極管的連接方式。
[0173]充電控制信號源16輸出的電壓Vem為低電平,與充電控制信號源16相連的第四開關(guān)晶體管T4開啟;
[0174]第一參考電壓源11的輸出電壓Vsd為高電平電壓VDD,第二參考電壓源12的輸出電壓Vds為低電平電壓Vss。第一電容Cl、第二電容C2、p型驅(qū)動晶體管Tp、第一參考電壓源
11、第二參考電壓源12和第二發(fā)光器件D2所在支路導(dǎo)通。
[0175]此時,圖6所示的像素電路等效為圖14所示的電路結(jié)構(gòu)。
[0176]如圖14所不,第一電容Cl的第一端(A端)的電壓為Va = VData+Vth2+Vdd-Vini,第一電容Cl放電,ρ型驅(qū)動晶體管Tp的柵極電壓Vg = VData+Vth2-VINIO ρ型驅(qū)動晶體管Tp為三極管的連接方式,P型驅(qū)動晶體管Tp的源極與第一參考電壓源11相連,源極電壓Vs = VDD。柵極和源極之間的電壓Vgs = Vg-Vs = vData+vth2-vIN1-vDD。
[0177]由于ρ型驅(qū)動晶體管Tp工作于飽和狀態(tài),根據(jù)飽和狀態(tài)電流特性可知P型驅(qū)
動晶體管Tp的漏電流滿足如下公式:idp= Y(Vgs-Vthi)2,其中idp為ρ型驅(qū)動晶體管Tp的
漏電流,K為結(jié)構(gòu)參數(shù),相同結(jié)構(gòu)中此數(shù)值相對穩(wěn)定,將Vgs = VData+Vth2-VIN1-VDD帶入公式
【權(quán)利要求】
1.一種像素電路,其特征在于,包括:充電子電路、第一驅(qū)動子電路和第二驅(qū)動子電路,第一電容和第二電容; 所述第一電容的第一端與第一驅(qū)動子電路和第二驅(qū)動子電路的第一端相連,所述第一電容的第二端與所述充電子電路和第二電容的第一端相連; 所述第一驅(qū)動子電路的第二端與第一發(fā)光器件相連,所述第二驅(qū)動子電路的第二端與第二發(fā)光器件相連,其中,第一驅(qū)動子電路流入第一發(fā)光器件的驅(qū)動電流和第二驅(qū)動子電路流入第二發(fā)光器件的驅(qū)動電流方向相反; 所述充電子電路用于為所述第一電容充電,所述第二電容用于維持所述第一電容第二端的電壓;所述第一電容放電時使得第一驅(qū)動子電路驅(qū)動第一發(fā)光器件發(fā)光,或使得第二驅(qū)動子電路驅(qū)動第二發(fā)光器件發(fā)光。
2.根據(jù)權(quán)利要求1所述的像素電路,其特征在于,所述第一驅(qū)動子電路包括η型驅(qū)動晶體管,所述第二驅(qū)動子電路包括P型驅(qū)動晶體管; 其中,所述η型驅(qū)動晶體管的柵極與所述第一電容的第一端相連,源極與可提供交流信號的第一參考電壓源相連,漏極與第一發(fā)光器件的負極相連,第一發(fā)光器件的正極與可提供交流信號的第二參考電壓源相連;所述第二電容的第二端與所述第一參考電壓源相連; 所述P型驅(qū)動晶體管的柵極與所述第一電容的第一端相連;源極與所述第一參考電壓源相連,漏極與第二發(fā)光器件的正極相連,第二發(fā)光器件的負極與所述第二參考電壓源相連。
3.根據(jù)權(quán)利要求2所述的像素電路,其特征在于,所述充電子電路包括: 數(shù)據(jù)信號源、第一門信號源,以及與數(shù)據(jù)信號源和第一門信號源相連的第一開關(guān)晶體管; 第一開關(guān)晶體管的漏極與數(shù)據(jù)信號源相連,源極與第一電容的第二端相連,柵極與第一門信號源相連; 所述第一門信號源用于控制所述第一開關(guān)晶體管開啟,使得所述數(shù)據(jù)信號源與所述第一電容所在支路導(dǎo)通,數(shù)據(jù)信號源向所述第一電容充電。
4.根據(jù)權(quán)利要求3所述的像素電路,其特征在于,還包括復(fù)位子電路,復(fù)位子電路包括:第二門信號源、第二開管晶體管和待復(fù)位到參考復(fù)位電壓的第三參考電壓源;第二開關(guān)晶體管的源極與第一電容的第二端相連,漏極與待復(fù)位到參考復(fù)位電壓的第三參考電壓源相連,柵極與第二門信號源相連; 所述復(fù)位子電路用于在充電子電路為第一電容充電之前,將第一電容中存儲的信號復(fù)位至參考復(fù)位電壓。
5.根據(jù)權(quán)利要求4所述的像素電路,其特征在于,還包括與所述第一驅(qū)動子電路相連的第一補償子電路,和與所述第二驅(qū)動子電路相連的第二補償子電路; 所述第一補償子電路包括第三開關(guān)晶體管; 所述第二補償子電路包括第四開關(guān)晶體管; 其中,所述第三開關(guān)晶體管的源極與所述η型驅(qū)動晶體管的柵極相連,漏極與η型驅(qū)動晶體管的漏極相連,柵極與第三門信號源相連; 所述第四開關(guān)晶體管的源極與P型驅(qū)動晶體管的柵極相連,漏極與P型驅(qū)動晶體管的漏極相連,柵極與所述第三門信號源相連。
6.根據(jù)權(quán)利要求5所述的像素電路,其特征在于,還包括控制所述第一發(fā)光器件和第二發(fā)光器件與第二參考電壓源之間的導(dǎo)通的第五開關(guān)晶體管,所述第五開關(guān)晶體管的柵極與充電控制信號源相連,源極與所述第一發(fā)光器件的正極以及第二發(fā)光器件的負極相連,漏極與所述第二參考電壓源相連,所述充電控制信號源用于控制所述第五開關(guān)晶體管的開啟與關(guān)閉。
7.根據(jù)權(quán)利要求6所述的像素電路,其特征在于,所述第一開關(guān)晶體管、第二開關(guān)晶體管、第三開關(guān)晶體管、第四開關(guān)晶體管和第五開關(guān)晶體管為η型晶體管,或者 所述第一開關(guān)晶體管、第二開關(guān)晶體管、第三開關(guān)晶體管、第四開關(guān)晶體管和第五開關(guān)晶體管為P型晶體管; 所述第二門信號源和第三門信號源為同一門信號源。
8.—種顯示面板,其特征在于,包括由柵線和數(shù)據(jù)線圍設(shè)而成的多個呈矩陣排列的像素單元,每一像素單元中包括一個像素電路和與該像素電路相連的發(fā)光器件; 其中,所述像素電路為權(quán)利要求1所述的像素電路; 位于同一行的像素電路中的充電子電路與同一條柵線相連,位于同一列的像素電路中的充電子電路與同一條數(shù)據(jù)線相連;在一幀圖像顯示階段,所述第一驅(qū)動子電路和第二驅(qū)動子電路先后分別驅(qū)動第一發(fā)光器件發(fā)光和第二發(fā)光器件發(fā)光之前,所述充電子電路通過數(shù)據(jù)線和柵線為所述第一電容充電。
9.根據(jù)權(quán)利要求8所述的顯示面板,其特征在于,所述像素電路為權(quán)利要求3-7任一權(quán)項所述的像素電路; 所述第一開關(guān)晶體管的漏極通`過數(shù)據(jù)線與所述數(shù)據(jù)信號源相連,柵極通過所述柵線與所述第一門信號源相連; 所述門信號源和數(shù)據(jù)信號源分別通過柵線和數(shù)據(jù)線為所述第一電容充電。
10.一種顯示裝置,其特征在于,包括權(quán)利要求8或9所述的顯示面板。
【文檔編號】G09G3/32GK203480805SQ201320390702
【公開日】2014年3月12日 申請日期:2013年7月2日 優(yōu)先權(quán)日:2013年7月2日
【發(fā)明者】祁小敬, 譚文 申請人:京東方科技集團股份有限公司, 成都京東方光電科技有限公司