專利名稱:電激發(fā)光顯示面板的像素結構的制作方法
技術領域:
本發(fā)明涉及一種電激發(fā)光顯示面板的像素結構,尤其涉及一種具有多條具有不同
電壓信號的電源線,并使各電源線以交叉方式與位于其兩側的部分次像素電性連接的電激 發(fā)光顯示面板的像素結構。
背景技術:
近年來,電激發(fā)光顯示面板,例如有機發(fā)光二極管顯示面板,由于具有自發(fā)光、廣
視角、反應時間快與高發(fā)光效率等優(yōu)點,已逐漸廣泛地被應用在各種平面顯示產(chǎn)品上。
目前消費市場上的主流產(chǎn)品為高解析度的大尺寸平面顯示裝置,因此為了滿足大
尺寸與高解析度的規(guī)格,電激發(fā)光顯示面板的尺寸與解析度也必須加以提升。然而在增加
電激發(fā)光顯示面板的尺寸與解析度的同時,電激發(fā)光顯示面板卻因為面板尺寸的增大而產(chǎn)
生了信號壓降的問題。精確地說,當電激發(fā)光顯示面板的尺寸增加時,用來將驅動芯片發(fā)出
的電壓信號傳遞至各像素的電源線的長度亦必須隨之增加,而由于電源線的長度增加會使
得電阻變大,因此會產(chǎn)生壓降問題,亦即距離驅動芯片較遠的像素實際獲得的電壓信號會
低于距離驅動芯片較近的像素實際獲得的電壓信號,而導致顯示畫面不均勻。 由于電壓信號的壓降問題會導致顯示畫面的不均勻,而嚴重影響顯示品質,因此
電壓信號的壓降問題成為電激發(fā)光顯示面板朝向大型化方向發(fā)展上的限制。
發(fā)明內(nèi)容
本發(fā)明的目的之一在于提供一種電激發(fā)光顯示面板的像素結構,以解決現(xiàn)有電激 發(fā)光顯示面板因為電壓信號的壓降所產(chǎn)生的顯示畫面的不均勻問題。 本發(fā)明的一較佳實施例提供一種電激發(fā)光顯示面板的像素結構,其包括多條次像 素行(sub-pixel column)、多條第一電源線與多條第二電源線。各次像素行包括多個次像 素,各次像素包括一第一次像素與一第二次像素,且各次像素的第一次像素與第二次像素 彼此電性分離。各第一電源線與各第二電源線設置于兩條相鄰的次像素行之間,各第一電 源線分別與位于其一側的次像素行的各次像素的第一次像素電性連接,以及與位于其另一 側的次像素行的各次像素的第一次像素電性連接,各第二電源線分別與位于其一側的次像 素行的各次像素的第二次像素電性連接,以及與位于其另一側的次像素行的各次像素的第 二次像素電性連接。 本發(fā)明的另一較佳實施例提供一種電激發(fā)光顯示面板的像素結構,其包括多條次
像素行、多條第一電源線與多條第二電源線。各次像素行包括多個次像素,其中位于相同的
次像素行的次像素具有一相同的顯示顏色,且兩條相鄰的次像素行的次像素具有不同的顯
示顏色。各第一電源線與各第二電源線設置于兩條相鄰的次像素行之間,各第一電源線分 別與位于其一側的次像素行的部分次像素電性連接,以及與位于其另一側的次像素行的部
分次像素電性連接,各第二電源線分別與位于其一側的次像素行的部分次像素電性連接, 以及與位于其另一側的次像素行的部分次像素電性連接。
本發(fā)明的電激發(fā)光顯示面板的像素結構利用多條第一電源線與第二電源線分別 提供第一電壓信號與第二電壓信號,并使各電源線以交叉方式與位于其兩側的部分次像素 電性連接,可避免電源線因為本身的電阻造成的電壓信號壓降對于顯示畫面的影響,因此 可有效提升電激發(fā)光顯示面板的顯示畫面的均勻性。
圖1繪示了本發(fā)明第一較佳實施例的電激發(fā)光顯示面板的像素結構的示意圖;
圖2繪示了圖1的像素結構的單一次像素的示意圖; 圖3繪示了本發(fā)明第二較佳實施例的電激發(fā)光顯示面板的像素結構的示意圖;
圖4繪示了本發(fā)明第三較佳實施例的電激發(fā)光顯示面板的像素結構的示意圖。
附圖標號10像素結構12基板14次像素行16次像素161第一次像素162第二次像素PU第一電源線PL2第二電源線181第一驅動芯片182第二驅動芯片TFT1第一開關元件TFT2第二開關元件Cst儲存電容EL電激發(fā)光元件30像素結構40像素結構
具體實施例方式
為使熟習本發(fā)明所屬技術領域的技術人員能更進一步了解本發(fā)明,下文特列舉本 發(fā)明的較佳實施例,并配合附圖,詳細說明本發(fā)明的構成內(nèi)容及所欲達成的功效。
請參考圖1。圖1繪示了本發(fā)明第一較佳實施例的電激發(fā)光顯示面板的像素結構 的示意圖。如圖l所示,本實施例的電激發(fā)光顯示面板的像素結構10設置在一基板12上, 像素結構10包括多條次像素行14、多條第一電源線PL1,以及多條第二電源線PL2。在本 實施例中,次像素行14定義為沿著圖1的行方向(垂直方向)排列的次像素的集合。各 次像素行14包括多個次像素16,且各次像素16至少包括一第一次像素161與一第二次像 素162,其中第一次像素161與第二次像素162用以顯示相同的次像素畫面,但第一次像素 161與第二次像素162彼此電性分離,并可分別接收不同的電壓信號。此外,各第一電源線 PL1與各第二電源線PL2設置于兩條相鄰的次像素行14之間,其中各第一電源線PL1分別 與位于其一側的次像素行14的各次像素16的第一次像素161電性連接,以及與位于其另 一側的次像素行14的各次像素16的第一次像素161電性連接;各第二電源線PL2則分別 與位于其一側的次像素行14的各次像素16的第二次像素162電性連接,以及與位于其另 一側的次像素行14的各次像素16的第二次像素162電性連接。另外,第一電源線PL1接 受至少一第一驅動芯片(第一電壓源)181所提供的第一電壓信號,而第二電源線PL2接受 至少一第二驅動芯片(第二電壓源)182所提供的第二電壓信號,且第一電壓信號較佳是不 同于第二電壓信號。在本實施例中,第一驅動芯片181與各第一電源線PL1的一端電性連 接,藉此第一驅動芯片181可由各第一電源線PL1的一端提供第一電壓信號,且第二驅動芯片182與各第二電源線PL2的一端電性連接,藉此第二驅動芯片182可由各第二電源線PL2 的一端提供第二電壓信號。換言之,第一電源線PL1電性連接第一驅動芯片181的一端為 VDD端,而第一電源線PL1的另一端為VSS端;同理,第二電源線PL2電性連接第二驅動芯 片182的一端為VDD端,而第二電源線PL2的另一端為VSS端。然而第一電壓信號與第二 電壓信號的關系、第一驅動芯片181與第二驅動芯片182的數(shù)目、第一驅動芯片181與第一 電源線PL1的連接方式,以及第二驅動芯片182與第二電源線PL2的連接方式并不以此為 限。舉例而言,第一電壓信號與第二電壓信號可為相同的電壓信號,或者第一驅動芯片181 可由各第一電源線PL1的一端提供第一電壓信號,而第二驅動芯片182可在基板12上相對 于第一驅動芯片181的另一側由各第二電源線PL2的一端提供第二電壓信號,或者第一驅 動芯片181亦可由各第一電源線PL1的兩端提供第一電壓信號,且第二驅動芯片182亦可 由各第二電源線PL2的兩端提供第二電壓信號。 在本實施例中,位于第2n-l行的次像素行14的各次像素16以第一次像素161與 第二次像素162的順序依序排列,而位于第2n行的次像素行14的各次像素16以第二次像 素162與第一次像素161的順序依序排列,且n為大于等于1的正整數(shù)。舉例而言,位于第 1行的次像素行14的次像素16由上而下依序為第一次像素161、第二次像素162、第一次 像素161,以此類推,而位于第2行的次像素行14的次像素16由上而下依序為第二次像素 162、第一次像素161、第二次像素162,以此類推。此外,第n條的第一電源線PL1位于第n 行的次像素行14與第n+l行的次像素行14之間,且第n條的第二電源線PL2位于第n行 的次像素行14與第n+l行的次像素行14之間。舉例而言,第1條第一電源線PL1設置于 第1行的次像素行14與第2行的次像素行14之間,第2條第一電源線PL1設置于第2行 的次像素行14與第3行的次像素行14之間,以此類推,而第1條第二電源線PL2設置于第 1行的次像素行14與第2行的次像素行14之間,第2條第二電源線PL2設置于第2行的次 像素行14與第3行的次像素行14之間,以此類推。另外,在本實施例中,位于相同的次像 素行14的次像素16具有相同的顯示顏色,且兩條相鄰的次像素行14的次像素16具有不 同的顯示顏色,但不以此為限。舉例而言,位于第3n-2行的次像素行14的次像素16,包括 第一次像素161與第二次像素162,均具有相同的顯示顏色,例如紅色,位于第3n-l行的次 像素行14的次像素16,包括第一次像素161與第二次像素162,均具有相同的顯示顏色,例 如綠色,位于第3n行的次像素行14的次像素16,包括第一次像素161與第二次像素162, 均具有相同的顯示顏色,例如藍色,其中n為大于1的正整數(shù)。如此一來,位于相同的次像 素行14的次像素16會具有相同的顯示顏色,但兩條相鄰的次像素行14的次像素16則會 具有不同的顯示顏色。 請再參考圖2,并一并參考圖1。圖2繪示了圖1的像素結構的單一次像素(例如 單一第一次像素或單一第二次像素)的示意圖。如圖2所示,以第一次像素161為例,第一 次像素161包括一第一開關元件TFT1、一第二開關元件TFT2、一儲存電容Cst與一電激發(fā) 光元件EL,其中第一開關元件TFT1與第二開關元件TFT2可為例如薄膜晶體管元件,而電激 發(fā)光元件EL可為例如有機二極管發(fā)光元件,但不以此為限。第一開關元件TFT1的柵極與 一掃描線SL電性連接,其源極與一數(shù)據(jù)線DL電性連接,而其漏極則與第二開關元件TFT2 的柵極以及儲存電容Cst的一 電極電性連接。第二開關元件TFT2的源極與第一 電源線PL1 以及儲存電容Cst的另一電極電性連接,其漏極與電激發(fā)光元件EL電性連接。在進行顯示
6時,掃描線SL所傳送的信號會開啟第一開關元件TFT1,此時數(shù)據(jù)線DL所傳送的信號會通過 第一開關元件TFT1并開啟第二開關元件TFT2,且儲存電容Cst可維持第二開關元件TFT2 的開啟時間,藉此第一電源線PL1所提供的第一電壓信號可通過第二開關元件TFT2并驅動 電激發(fā)光元件EL發(fā)光。 本實施例的電激發(fā)光顯示面板的像素結構10設置有多條第一電源線PL1與第二 電源線PL2,其中各第一電源線PL1以交叉方式與位于其兩側的第一次像素161電性連接, 且各第二電源線PL2亦以交叉方式與位于其兩側的第二次像素162電性連接。通過上述連 接方式可補償僅具有單一種電源線驅動位于同一行的所有次像素的方式所產(chǎn)生的壓降問 題,而可使顯示畫面具有均勻化效果,進而提升顯示品質。 本發(fā)明的電激發(fā)光顯示面板的像素結構的實施樣態(tài)并不以上述實施例。下文將針 對本發(fā)明的電激發(fā)光顯示面板的像素結構的其它實施樣態(tài)進行說書,其中為簡化說明并便 于比較各實施例的相異處,本發(fā)明的各實施例使用相同的符號標注相同的元件,并不再對 各實施例相同的部分作重復贅述。 請參考圖3。圖3繪示了本發(fā)明第二較佳實施例的電激發(fā)光顯示面板的像素結構 的示意圖。如圖3所示,在本實施例的電激發(fā)光顯示面板的像素結構30中,次像素16的第 一次像素161與第二次像素162的排列規(guī)則與第一較佳實施例有所不同。更精確地說,在 本實施例中,位于第4n-3行與位于第4n-2行的次像素行14的各次像素16以第一次像素 161與第二次像素162的順序依序排列,位于第4n-l行與位于第4n行的次像素行14的各 次像素16以第二次像素162與第一次像素161的順序依序排列,且n為大于等于1的正整 數(shù)。舉例而言,位于第1行與位于第2行的次像素行14的次像素16由上而下依序為第一 次像素161、第二次像素162、第一次像素161,以此類推;位于第3行與位于第4行的次像素 行14的次像素16由上而下依序為第二次像素162、第一次像素161、第二次像素162,以此 類推。此外,本實施例的第一電源線PL1與第二電源線PL2的設置位置亦與第一較佳實施 例有所不同。更精確地說,第n條的第一電源線PL1位于第2n行的次像素行14與第2n+l 行的次像素行14之間,且第n條的第二電源線PL2位于第2n行的次像素行14與第2n+l 行的次像素行14之間。舉例而言,第1條第一電源線PL1與第1條第二電源線PL2設置于 第2行的次像素行14與第3行的次像素行14之間,第2條第一電源線PL1與第2條第二 電源線PL2設置于第4行的次像素行14與第5行的次像素行14之間,以此類推。
請參考圖4。圖4繪示了本發(fā)明第三較佳實施例的電激發(fā)光顯示面板的像素結構 的示意圖。如圖4所示,在本實施例的電激發(fā)光顯示面板的像素結構40中,位于相同的次 像素行14的次像素16具有相同的顯示顏色,但兩條相鄰的次像素行14的次像素16則具有 不同的顯示顏色。不同于第一較佳實施例,本實施例的各次像素16并未進一步包括第一次 像素與第二次像素。此外,第n條的第一電源線PL1位于第2n行的次像素行14與第2n+l 行的次像素行14之間,第n條的第二電源線PL2位于第2n行的次像素行14與第2n+l行 的次像素行14之間,且n為大于等于1的正整數(shù)。舉例而言,第1條第一電源線PL1與第1 條第二電源線PL2位于第2行的次像素行14與第3行的次像素行14之間,第2條第一電源 線PL1與第2條第二電源線PL2位于第4行的次像素行14與第5行的次像素行14之間, 以此類推。此外,各第一電源線PL1分別與位于其一側的次像素行14的部分次像素16電 性連接,以及與位于其另一側的次像素行14的部分次像素16電性連接,各第二電源線PL2分別與位于其一側的次像素行14的部分次像素16電性連接,以及與位于其另一側的次像 素行14的部分次像素16電性連接。精確地說,第n條的第一電源線PL1與第2n行的次像 素行14的第2m-l列的次像素16電性連接,第n條的第一電源線PL1與第2n+l行的次像 素行14的第2m列的次像素16電性連接,第n條的第二電源線PL2與第2n行的次像素行 14的第2m列的次像素16電性連接,第n條的第二電源線PL2與第2n+l行的次像素行14 的第2m-l列的次像素16電性連接,且m為大于等于1的正整數(shù)。舉例而言,第1條的第一 電源線PL1與第2行的次像素行14的奇數(shù)列的次像素16電性連接,第1條的第一電源線 PL1與第3行的次像素行14的偶數(shù)列的次像素16電性連接,第1條的第二電源線PL2與 第2行的次像素行14的偶數(shù)列的次像素16電性連接,第1條的第二電源線PL2與第3行 的次像素行14的奇數(shù)列的次像素16電性連接,以此類推。 綜上所述,本發(fā)明的電激發(fā)光顯示面板的像素結構利用多條第一電源線與第二電 源線分別提供第一電壓信號與第二電壓信號,并使各電源線以交叉方式分別與位于其兩側 的部分次像素電性連接,可避免電源線因為本身的電阻造成的電壓信號壓降對于顯示畫面 的影響,因此可有效提升電激發(fā)光顯示面板的顯示畫面的均勻性。此外,通過改變第一驅動 芯片與第一電源線的連接位置、第二驅動芯片與第二電源線的連接位置,或是調整第一電 壓信號與第二電壓信號之間的關系,更可進一步補償電源線的電阻產(chǎn)生的壓降,而大幅提 升顯示品質。 以上所述僅為本發(fā)明的較佳實施例,凡依本發(fā)明權利要求范圍所做的均等變化與 修飾,皆應屬本發(fā)明的涵蓋范圍。
權利要求
一種電激發(fā)光顯示面板的像素結構,其特征在于,所述的電激發(fā)光顯示面板的像素結構包括多條次像素行,其中各所述次像素行包括多個次像素,各所述次像素包括一第一次像素與一第二次像素,且各所述次像素的所述第一次像素與所述第二次像素彼此電性分離;以及多條第一電源線與多條第二電源線,其中各所述第一電源線與各所述第二電源線設置于兩條相鄰的所述次像素行之間,各所述第一電源線分別與位于其一側的所述次像素行的各所述次像素的所述第一次像素電性連接,以及與位于其另一側的所述次像素行的各所述次像素的所述第一次像素電性連接,各所述第二電源線分別與位于其一側的所述次像素行的各所述次像素的所述第二次像素電性連接,以及與位于其另一側的所述次像素行的各所述次像素的所述第二次像素電性連接。
2 如權利要求1所述的電激發(fā)光顯示面板的像素結構,其特征在于,位于第2n-l行的所述次像素行的各所述次像素以所述第一次像素與所述第二次像素的順序依序排列,位于第2n行的所述次像素行的各所述次像素以所述第二次像素與所述第一次像素的順序依序排列,且n為大于等于l的正整數(shù)。
3. 如權利要求2所述的電激發(fā)光顯示面板的像素結構,其特征在于,第n條的所述第一電源線位于第n行的所述次像素行與第n+l行的所述次像素行之間,且第n條的所述第二電源線位于第n行的所述次像素行與第n+l行的所述次像素行之間。
4. 如權利要求1所述的電激發(fā)光顯示面板的像素結構,其特征在于,位于第4n-3行的所述次像素行的各所述次像素以所述第一次像素與所述第二次像素的順序依序排列,位于第4n-2行的所述次像素行的各所述次像素以所述第一次像素與所述第二次像素的順序依序排列,位于第4n-l行的所述次像素行的各所述次像素以所述第二次像素與所述第一次像素的順序依序排列,位于第4n行的所述次像素行的各所述次像素以所述第二次像素與所述第一次像素的順序依序排列,且n為大于等于1的正整數(shù)。
5. 如權利要求4所述的電激發(fā)光顯示面板的像素結構,其特征在于,第n條的所述第一電源線位于第2n行的所述次像素行與第2n+l行的所述次像素行之間,且第n條的所述第 二電源線位于第2n行的所述次像素行與第2n+l行的所述次像素行之間。
6. 如權利要求1所述的電激發(fā)光顯示面板的像素結構,其特征在于,位于相同的所述次像素行的所述次像素具有一相同的顯示顏色,且兩條相鄰的所述次像素行的所述次像素具有不同的顯示顏色。
7. 如權利要求1所述的電激發(fā)光顯示面板的像素結構,其特征在于,所述第一電源線與所述第二電源線分別具有一第一電壓信號與一第二電壓信號,且所述第一電壓信號不同于所述第二電壓信號。
8. —種電激發(fā)光顯示面板的像素結構,其特征在于,所述的電激發(fā)光顯示面板的像素結構包括多條次像素行,其中各所述次像素行包括多個次像素,位于相同的所述次像素行的所述次像素具有一相同的顯示顏色,且兩條相鄰的所述次像素行的所述次像素具有不同的顯示顏色;以及多條第一電源線與多條第二電源線,其中各所述第一電源線與各所述第二電源線設置于兩條相鄰的所述次像素行之間,各所述第一電源線分別與位于其一側的所述次像素行的部分所述次像素電性連接,以及與位于其另一側的所述次像素行的部分所述次像素電性連接,各所述第二電源線分別與位于其一側的所述次像素行的部分所述次像素電性連接,以 及與位于其另一側的所述次像素行的部分所述次像素電性連接。
9. 如權利要求8所述的電激發(fā)光顯示面板的像素結構,其特征在于,各所述次像素包 括一第一次像素與一第二次像素,且各所述次像素的所述第一次像素與所述第二次像素彼 此電性分離。
10. 如權利要求9所述的電激發(fā)光顯示面板的像素結構,其特征在于,位于第2n-l行的 所述次像素行的各所述次像素以所述第一次像素與所述第二次像素的順序依序排列,位于 第2n行的所述次像素行的各所述次像素以所述第二次像素與所述第一次像素的順序依序 排列,且n為大于等于1的正整數(shù)。
11. 如權利要求10所述的電激發(fā)光顯示面板的像素結構,其特征在于,第n條的所述第 一電源線位于第n行的所述次像素行與第n+l行的所述次像素行之間,且第n條的所述第 二電源線位于第n行的所述次像素行與第n+l行的所述次像素行之間。
12. 如權利要求9所述的電激發(fā)光顯示面板的像素結構,其特征在于,位于第4n-3行的 所述次像素行的各所述次像素以所述第一次像素與所述第二次像素的順序依序排列,位于 第4n-2行的所述次像素行的各所述次像素以所述第一次像素與所述第二次像素的順序依 序排列,位于第4n-l行的所述次像素行的各所述次像素以所述第二次像素與所述第一次 像素的順序依序排列,位于第4n行的所述次像素行的各所述次像素以所述第二次像素與 所述第一次像素的順序依序排列,且n為大于等于1的正整數(shù)。
13. 如權利要求12所述的電激發(fā)光顯示面板的像素結構,其特征在于,第n條的所述第 一電源線位于第2n行的所述次像素行與第2n+l行的所述次像素行之間,且第n條的所述 第二電源線位于第2n行的所述次像素行與第2n+l行的所述次像素行之間。
14. 如權利要求8所述的電激發(fā)光顯示面板的像素結構,其特征在于,第n條的所述第 一電源線位于第2n行的所述次像素行與第2n+l行的所述次像素行之間,且第n條的所述 第二電源線位于第2n行的所述次像素行與第2n+l行的所述次像素行之間,且n為大于等 于1的正整數(shù)。
15. 如權利要求14所述的電激發(fā)光顯示面板的像素結構,其特征在于,第n條的所述第 一電源線與第2n行的所述次像素行的第2m-l列的所述次像素電性連接,第n條的所述第 一電源線與第2n+l行的所述次像素行的第2m列的所述次像素電性連接,第n條的所述第 二電源線與第2n行的所述次像素行的第2m列的所述次像素電性連接,第n條的所述第二 電源線與第2n+l行的所述次像素行的第2m-l列的所述次像素電性連接,且m為大于等于 1的正整數(shù)。
全文摘要
本發(fā)明公開了一種電激發(fā)光顯示面板的像素結構,其包括多條次像素行(sub-pixel column)、多條第一電源線與多條第二電源線。各第一電源線與各第二電源線設置于兩條相鄰的次像素行之間。各第一電源線分別與位于其一側的次像素行的部分次像素電性連接,以及與位于其另一側的次像素行的部分次像素電性連接。各第二電源線分別與位于其一側的次像素行的部分次像素電性連接,以及與位于其另一側的次像素行的部分次像素電性連接。實施本發(fā)明,可避免電源線因為本身的電阻造成的電壓信號壓降對于顯示畫面的影響,因此可有效提升電激發(fā)光顯示面板的顯示畫面的均勻性。
文檔編號G09G3/32GK101763824SQ20101000341
公開日2010年6月30日 申請日期2010年1月13日 優(yōu)先權日2010年1月13日
發(fā)明者蔡宗廷 申請人:友達光電股份有限公司