專利名稱:會(huì)議電話的控制電路及其控制方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種會(huì)議電話的控制電路及其控制方法,屬于數(shù)字通信技術(shù)領(lǐng)域。
會(huì)議電話控制電路,就是將會(huì)議參加者的會(huì)議發(fā)言話音數(shù)據(jù)進(jìn)行語音處理,然后將處理過的語音送給與會(huì)者?,F(xiàn)在,已經(jīng)有多種會(huì)議電話進(jìn)入實(shí)際應(yīng)用,但是其控制電路及其控制方法大多存在著這樣或那樣的問題。
有一種控制電路是將會(huì)議參加者的話音數(shù)據(jù)疊加或系數(shù)疊加,使每個(gè)與會(huì)者都可以聽到其他與會(huì)者的聲音。這種電路最大的缺點(diǎn)是參加會(huì)議的人數(shù)不能超過三、四個(gè)。參加會(huì)議的人數(shù)太多,會(huì)使語音疊加的數(shù)據(jù)聲音失真,且噪音加大;同時(shí)電路的硬件和軟件控制隨之復(fù)雜化。
另有一種控制電路,解復(fù)用串行語音信號(hào),針對(duì)每一路語音進(jìn)行檢測,通過軟件來識(shí)別與會(huì)者的聲音,對(duì)有限數(shù)量個(gè)(兩個(gè)或三個(gè))的會(huì)議參加者人數(shù)進(jìn)行處理。這種方法使電路的硬件和軟件都比較復(fù)雜,硬件上需要采用大量的存儲(chǔ)寄存器陣列來存儲(chǔ)每一路的話音值;同時(shí)當(dāng)進(jìn)行會(huì)議電話時(shí),CPU芯片必須實(shí)時(shí)處理每一路的語音狀態(tài),以決定哪一方加入會(huì)議音。這種控制電路對(duì)系統(tǒng)的實(shí)時(shí)性要求較高,而語音交換只采用一般的語音交換電路,所以只能同時(shí)處理兩路話音的交換。
還有一種控制電路,只對(duì)參加會(huì)議的與會(huì)者的話音進(jìn)行鑒別,將話音的最大值和次大值分兩個(gè)區(qū)(或更多)進(jìn)行存貯。當(dāng)會(huì)議中的發(fā)言人數(shù)過多時(shí),話音質(zhì)量會(huì)明顯降低。
本發(fā)明的目的是提供一種可以克服上述各種現(xiàn)有技術(shù)缺陷的會(huì)議電話的控制電路。
本發(fā)明的另一目的是提供一種會(huì)議電話的控制方法。
本發(fā)明的會(huì)議電話的控制電路是這樣實(shí)現(xiàn)的其包括有一個(gè)帶有n個(gè)時(shí)隙復(fù)用的話音輸入數(shù)據(jù)總線,一個(gè)帶有n個(gè)時(shí)隙復(fù)用的會(huì)議音輸出數(shù)據(jù)總線;其特征在于其中的控制電路是由下述模塊組成的為本發(fā)明會(huì)議電話電路各模塊提供基準(zhǔn)時(shí)鐘信號(hào)、時(shí)隙指針信號(hào)、輸入周期、輸出周期、零寫入周期信號(hào),使其他控制模塊有一個(gè)共同時(shí)間基準(zhǔn)的時(shí)鐘處理模塊;在輸入周期內(nèi),時(shí)隙指針從0到31依次遞增,輸入控制模塊將依次選擇每一個(gè)話路作為數(shù)據(jù)存儲(chǔ)模塊的語音輸入;同時(shí),主要實(shí)現(xiàn)語音讀取和鑒別會(huì)議中講話者的監(jiān)視模塊將話音值存儲(chǔ)到相應(yīng)的地址單元;提供會(huì)議地址和輸入輸出控制邏輯的交換控制模塊則輸出該時(shí)隙下會(huì)議地址、輸入允許、輸出允許類控制信號(hào),控制數(shù)據(jù)存儲(chǔ)模塊進(jìn)行相同會(huì)議地址下的語音數(shù)據(jù)比較和存儲(chǔ);進(jìn)行話音處理的數(shù)據(jù)存儲(chǔ)模塊則進(jìn)行語音比較,并將其比較出的一個(gè)最大值信號(hào)輸出給最大值地址時(shí)隙指針的輸入和存儲(chǔ)模塊,使該會(huì)議地址下的時(shí)隙指針值被存儲(chǔ)下來,供最大值和次大值地址控制模塊在輸出周期進(jìn)行比較;當(dāng)時(shí)鐘模塊指示輸入周期結(jié)束,輸出周期開始時(shí),時(shí)隙指針從0到31依次遞增,輸出控制模塊依次將數(shù)據(jù)存儲(chǔ)模塊的語音輸出給每一個(gè)話路;利用最大值地址時(shí)隙指針的輸入和存儲(chǔ)模塊以及最大值和次大值地址控制模塊這兩個(gè)模塊,在輸出時(shí)隙為話音最大值所在的時(shí)隙時(shí),使數(shù)據(jù)存儲(chǔ)模塊輸出參加同一會(huì)議的話音的次大值,以避免該說話者電話的話音自激。
其中數(shù)據(jù)存儲(chǔ)模塊包含有以下電路利用一個(gè)通道的信號(hào)輸入總線和一片單端口RAM存儲(chǔ)最大值會(huì)議音和次大值會(huì)議音的存儲(chǔ)的電路,將外部輸入語音和單端口RAM輸出語音相比較的比較電路,由比較結(jié)果產(chǎn)生比較時(shí)序輸入的時(shí)序綜合電路,產(chǎn)生寫信號(hào)的寫組合邏輯電路,和上述電路一起使單端RAM的每一個(gè)會(huì)議地址的最大值區(qū)域?qū)懭胱畲笾禃?huì)議音、次大值區(qū)域?qū)懭氪未笾禃?huì)議音的選擇電路和最大值會(huì)議音存儲(chǔ)電路,能夠使單端RAM在比較周期內(nèi)提供最大值/次大值寫邏輯的、在輸入周期內(nèi)禁止寫的、在零寫入周期內(nèi)提供寫信號(hào)的寫組合邏輯電路;以及將最大值會(huì)議音的時(shí)隙指針的最大值信號(hào)存儲(chǔ)的控制電路。
其中交換控制模塊由一個(gè)雙端口存儲(chǔ)器RAM模塊組成,其輸出的控制信號(hào),用于控制會(huì)議參加者的語音輸入,使之參加或不參加語音交換,并藉此使會(huì)議參加者成為會(huì)議的發(fā)言者或聽者。
其中時(shí)鐘處理模塊主要由計(jì)數(shù)器構(gòu)成,其輸出信號(hào)包括有0地址指示、1地址指示、時(shí)隙指針、比較周期、輸出周期和零寫入周期信號(hào)。
其中不同會(huì)議號(hào)下的最大值地址時(shí)隙指針的存儲(chǔ)模塊主要由單端口存儲(chǔ)器RAM模塊構(gòu)成,其輸入電路及根據(jù)輸入控制次大值和最大值地址時(shí)隙指針的電路則主要由與或門組成。
其中監(jiān)視模塊主要由雙端口存儲(chǔ)器RAM模塊構(gòu)成,該RAM模塊對(duì)于每一個(gè)時(shí)隙能夠存儲(chǔ)十幾個(gè)周期的話音數(shù)據(jù)。
本發(fā)明的會(huì)議電話的控制方法是這樣實(shí)現(xiàn)的其包括有下列步驟對(duì)所有時(shí)隙所復(fù)用的一個(gè)話音總線進(jìn)行檢測和控制;對(duì)相同會(huì)議地址下的各路會(huì)議話音數(shù)據(jù)進(jìn)行比較和存儲(chǔ);將比較得到的話音最大值地址時(shí)隙指針進(jìn)行存儲(chǔ)和輸入;根據(jù)上述輸入控制最大值地址時(shí)隙指針和次大值地址時(shí)隙指針的兩路話音數(shù)據(jù)進(jìn)行交換,以便實(shí)現(xiàn)會(huì)議中的講話者的會(huì)議音不回送到該講話者的發(fā)聲器中;同時(shí)將講話者的會(huì)議音輸出到所有其他會(huì)議參加者的送話器中。
當(dāng)會(huì)議參加者的人數(shù)過多時(shí),可以通過控制監(jiān)視模塊對(duì)各時(shí)隙的會(huì)議話音數(shù)據(jù)的輸入允許來限制講話者的人數(shù),以減少會(huì)議的噪音和背景雜音。
本發(fā)明的使用特點(diǎn)是該控制電路對(duì)于參加會(huì)議的人數(shù)沒有限制,可以為兩人,也可以為多人,本發(fā)明在電路上最少也可以做到128人與會(huì)。當(dāng)參加會(huì)議的人數(shù)非常多時(shí),可以對(duì)參加會(huì)議的部分人開放為講話者,而其他人則可以收聽到講話者的會(huì)議聲音,而且這些聽者的發(fā)言話音對(duì)會(huì)議聲音沒有影響。當(dāng)會(huì)議參加者人數(shù)不多時(shí),可以將參加會(huì)議的全體人員都開放為講話者,這樣,會(huì)議話音的質(zhì)量也不會(huì)降低。該會(huì)議電話控制電路使用非常靈活方便,可以滿足各種大小會(huì)議的需要,具有很大的市場潛力。
本發(fā)明的控制電路主要使用硬件實(shí)現(xiàn),其中數(shù)據(jù)存儲(chǔ)模塊、交換控制模塊、監(jiān)視模塊和最大值地址存儲(chǔ)模塊都是采用單片RAM實(shí)現(xiàn)的,其電路結(jié)構(gòu)比較簡單,工作可靠穩(wěn)定,便于使用和維護(hù)。例如只采用一片雙端口數(shù)據(jù)存儲(chǔ)器RAM模塊來存儲(chǔ)會(huì)議話音的最大值和次大值,并且通過話音監(jiān)視模塊來判斷是否開放某個(gè)參加會(huì)議的人成為講話者。該控制電路的工作原理也適用于其他應(yīng)用場合,如非會(huì)議電話的電話交換領(lǐng)域。
本發(fā)明的控制方法特點(diǎn)是利用數(shù)據(jù)存儲(chǔ)模塊進(jìn)行相同會(huì)議地址下的語音數(shù)據(jù)比較和存儲(chǔ),并將其比較出的一個(gè)最大值信號(hào)輸出給最大值時(shí)隙指針的輸入和存儲(chǔ)模塊,使該會(huì)議地址下的時(shí)隙指針值被存儲(chǔ)下來,以供最大值和次大值地址控制模塊在輸出周期進(jìn)行比較時(shí),利用最大值時(shí)隙指針的輸入和存儲(chǔ)模塊以及最大值和次大值地址控制模塊這兩個(gè)模塊,可以在輸出時(shí)隙為話音最大值所在的時(shí)隙時(shí),輸出話音次大值信號(hào),使數(shù)據(jù)存儲(chǔ)DM模塊輸出參加同一會(huì)議的話音的次大值,以避免該說話者電話的話音自激。
下面結(jié)合附圖具體說明本發(fā)明的控制電路總體結(jié)構(gòu)、控制方法的工作原理和每個(gè)模塊的電路結(jié)構(gòu)
圖1是本發(fā)明的控制電路總體結(jié)構(gòu)組成方框圖;圖2是本發(fā)明的控制電路中的輸入控制模塊的電路結(jié)構(gòu)示意圖;圖3是本發(fā)明的控制電路中的時(shí)鐘處理模塊內(nèi)部電路結(jié)構(gòu)示意圖;圖4是本發(fā)明的控制電路中的交換控制模塊內(nèi)部電路結(jié)構(gòu)示意圖;圖5是本發(fā)明的控制電路中的監(jiān)視模塊內(nèi)部電路結(jié)構(gòu)示意圖;圖6是本發(fā)明的控制電路中的數(shù)據(jù)存儲(chǔ)模塊內(nèi)部電路結(jié)構(gòu)示意圖;圖7是本發(fā)明的控制電路中的最大值時(shí)隙指針的輸入和存儲(chǔ)模塊的電路結(jié)構(gòu)內(nèi)部電路結(jié)構(gòu)示意圖;圖8是本發(fā)明的控制電路中的最大值和次大值輸出控制模塊的電路結(jié)構(gòu)示意圖;圖9是本發(fā)明的控制電路中的輸出控制模塊的電路結(jié)構(gòu)示意圖。
首先參見圖1所示的本發(fā)明控制電路總體結(jié)構(gòu)的組成方框圖,本發(fā)明包括有一個(gè)帶有n個(gè)時(shí)隙復(fù)用的話音輸入數(shù)據(jù)總線,一個(gè)帶有n個(gè)時(shí)隙復(fù)用的會(huì)議音輸出數(shù)據(jù)總線;其中的控制電路則是由下述八個(gè)模塊組成的提供時(shí)隙指針和輸入輸出控制時(shí)序的時(shí)鐘處理模塊;提供會(huì)議地址和輸入輸出控制邏輯的交換控制模塊(CM);主要實(shí)現(xiàn)語音讀取和鑒別會(huì)議中講話者的監(jiān)視模塊;進(jìn)行話音處理的數(shù)據(jù)存儲(chǔ)模塊(DM);不同會(huì)議地址下的最大值地址時(shí)隙的存儲(chǔ)和輸入控制模塊;根據(jù)語音數(shù)據(jù)輸入來控制會(huì)議中的講話者聲音不回送到講話者的發(fā)聲器中的最大值和次大值地址控制模塊以及輸入控制模塊和輸出控制模塊。
下面具體介紹每個(gè)模塊的電路結(jié)構(gòu)首先參見圖2所示的本發(fā)明控制電路中的輸入控制模塊電路結(jié)構(gòu)的示意圖,本發(fā)明中的每一路會(huì)議話音數(shù)據(jù)為8位,共有n路輸入(其中n最少可以是128,但本發(fā)明的附圖中,以n=32為例說明,這里2m=n,m為5)。在實(shí)施例的電路中則采用16路或32路語音輸入結(jié)構(gòu)。該輸入控制模塊是由時(shí)鐘處理模塊輸出的時(shí)隙指針Sm來選擇哪一路會(huì)議語音輸入,并由控制輸入信號(hào)來決定該路會(huì)議語音是否輸入,而控制輸入信號(hào)則由輸入允許、語音輸入/語音輸出和零輸入三個(gè)信號(hào)相與后再輸出。
參見圖3所示的本發(fā)明控制電路中的時(shí)鐘處理模塊電路結(jié)構(gòu)的示意圖,該電路是由一個(gè)8位計(jì)數(shù)器和與、非門構(gòu)成。該模塊輸入信號(hào)為時(shí)鐘信號(hào)和幀信號(hào)。輸出信號(hào)為時(shí)隙指針、0(最大值)地址指示信號(hào)、1(次大值)地址指示信號(hào)、輸入周期、輸出周期、零輸入周期信號(hào)。該計(jì)數(shù)器在一幀內(nèi),輸出三個(gè)周期指示信號(hào)輸入周期(語音比較和存儲(chǔ)周期)、輸出周期和零寫入周期(將以前的存儲(chǔ)數(shù)據(jù)清零)。
參見圖4所示的本發(fā)明控制電路中的交換控制模塊(CM)電路結(jié)構(gòu)的示意圖,該交換控制模塊是由一個(gè)雙端口存儲(chǔ)器RAM模塊組成,其中控制數(shù)據(jù)從雙端口的一端由地址總線給定交換的時(shí)隙指針值(即地址值),數(shù)據(jù)總線寫入每個(gè)時(shí)隙的交換地址和其他控制信號(hào)(輸出允許,輸入允許)。在另外一個(gè)端口,時(shí)隙指針從相應(yīng)的地址讀出交換控制數(shù)據(jù)(輸出允許,輸入允許、交換地址)。其輸出的控制信號(hào),用于控制會(huì)議參加者的語音輸入,使之參加或不參加語音交換,并藉此使會(huì)議參加者成為會(huì)議的發(fā)言者或聽者。
參見圖5所示的本發(fā)明控制電路中的監(jiān)視模塊電路結(jié)構(gòu)的示意圖,該監(jiān)視模塊是主要由一個(gè)雙端口存儲(chǔ)器RAM模塊構(gòu)成。語音數(shù)據(jù)從雙端口的一端在交換時(shí)隙指針值(即地址值)和相應(yīng)的周期下寫入雙端RAM,每一個(gè)時(shí)隙相應(yīng)的語音值被保存下來。在另外一個(gè)端口,CPU可從相應(yīng)的地址讀出相應(yīng)時(shí)隙的語音數(shù)據(jù)。
參見圖6所示的本發(fā)明控制電路中的數(shù)據(jù)存儲(chǔ)(DM)模塊電路結(jié)構(gòu)的示意圖,該數(shù)據(jù)存儲(chǔ)模塊是主要由一個(gè)單端口存儲(chǔ)器RAM模塊構(gòu)成。在輸入周期(語音比較和存儲(chǔ)周期)內(nèi),會(huì)議地址就從0依次遞增到15。在會(huì)議地址指向0…15之間的某一個(gè)值(例如2)時(shí),最低位的存儲(chǔ)器地址0、1會(huì)各變化一次,分別指向具有相同會(huì)議地址的0、1單元。當(dāng)最低位地址為0時(shí),把外部輸入的語音值和存儲(chǔ)器內(nèi)的該會(huì)議地址的0地址存儲(chǔ)的語音值相比較,若外部輸入的語音值大于或等于存儲(chǔ)的語音值,則輸出1,否則輸出0。該結(jié)果又通過0地址時(shí)間(也稱為0周期)內(nèi)的時(shí)鐘將結(jié)果鎖存。0周期信號(hào)通過一個(gè)二選一選擇器使比較時(shí)序輸入信號(hào)為低,使該信號(hào)在0周期(即最低位地址為0時(shí)),控制八位二選一選擇器,將外部輸入透傳給數(shù)據(jù)存儲(chǔ)器RAM的數(shù)據(jù)端口。若外部輸入等于或大于存儲(chǔ)值時(shí),外部輸入的語音值就寫入存儲(chǔ)器,因此,0地址也是存儲(chǔ)語音最大值的地址;同時(shí)存儲(chǔ)器里存儲(chǔ)的語音值被鎖存起來,用做下一個(gè)周期(最低位地址為1,簡稱為1周期)內(nèi)相同會(huì)議地址的1地址的語音值比較源之一。當(dāng)最低位地址為1時(shí),時(shí)序輸入信號(hào)則通過一個(gè)二選一選擇器通過選擇0周期時(shí)的外部輸入的語音值和存儲(chǔ)的語音值的比較結(jié)果,來選擇比較器的比較輸入源是外部的語音數(shù)據(jù),還是0周期時(shí)鎖存的以前存儲(chǔ)的話音值。因?yàn)?周期的話音值的輸入是0周期話音比較時(shí),沒有被存儲(chǔ)進(jìn)0地址的話音值。若0周期外部輸入的話音值等于或大于存儲(chǔ)值時(shí)比較結(jié)果為1,則時(shí)序輸入信號(hào)在1周期為1,就選擇0周期時(shí)鎖存的0地址以前存儲(chǔ)的話音值作為比較輸入;若0周期外部輸入的話音值小于存儲(chǔ)值時(shí)比較結(jié)果為0,則時(shí)序輸入信號(hào)在1周期為0,就選擇外部輸入的話音值作為比較輸入。然后,該比較器將對(duì)選擇的輸入(由DIN腳引入)是否比1地址的存儲(chǔ)的話音值大進(jìn)行比較,若前者大于或等于后者,則單端口存儲(chǔ)器RAM會(huì)接受到一個(gè)寫脈沖輸入,這是因?yàn)楸容^結(jié)果是通過一個(gè)D觸發(fā)器產(chǎn)生一個(gè)讀寫信號(hào)再和其他邏輯信號(hào)相與之后才輸入到單端口存儲(chǔ)器RAM的寫允許端;該信號(hào)在輸入周期時(shí)有效,其他時(shí)間則被屏蔽掉。若前者小于后者,則無寫信號(hào)輸出。因此比較結(jié)果是將話音次大值存入相同會(huì)議地址的1單元,1地址也是存儲(chǔ)會(huì)議話音次大值的地址。當(dāng)輸入周期結(jié)束時(shí),輸出周期開始。從圖6看到,數(shù)據(jù)存儲(chǔ)器RAM的寫使能為低時(shí),將各會(huì)議地址的語音值輸出。輸出周期結(jié)束后,零寫入周期開始,將數(shù)據(jù)存儲(chǔ)器RAM內(nèi)容全部清零。該模塊還會(huì)在找到該會(huì)議地址下的最大值時(shí),輸出一個(gè)最大值信號(hào)。
參見圖7所示的本發(fā)明控制電路中的最大值時(shí)隙指針的輸入和存儲(chǔ)模塊的電路結(jié)構(gòu)圖;這個(gè)模塊主要利用最大值信號(hào)將最大語音值所在的時(shí)隙指針存儲(chǔ)起來。
參見圖8所示的本發(fā)明控制電路中的最大值和次大值地址控制模塊的電路結(jié)構(gòu)示意圖。這個(gè)模塊主要作用是在輸入周期時(shí)輸出0、1地址信號(hào)給數(shù)據(jù)存儲(chǔ)DM模塊。在輸出周期時(shí),將次大/最大值地址比較信號(hào)輸出給數(shù)據(jù)存儲(chǔ)DM模塊。當(dāng)輸出時(shí)隙為話音最大值所在的時(shí)隙時(shí),應(yīng)當(dāng)輸出次大值信號(hào),即1地址信號(hào),使數(shù)據(jù)存儲(chǔ)DM模塊的輸出是參加該會(huì)議的各種會(huì)議話音的次大值,以避免該會(huì)議發(fā)言者的話音產(chǎn)生自激,不能正常通話。反之,則將最大值話音輸出給其他人。
參見圖9所示的本發(fā)明控制電路中的輸出控制模塊的電路結(jié)構(gòu)示意圖。輸出控制模塊主要是在輸出周期將每個(gè)時(shí)隙的語音值輸出到相應(yīng)的話路上。
下面進(jìn)一步介紹上述各模塊之間的相互關(guān)系。
時(shí)鐘處理模塊為本發(fā)明會(huì)議電話電路提供基準(zhǔn)時(shí)鐘信號(hào)、時(shí)隙指針信號(hào)、輸入周期、輸出周期、零寫入周期信號(hào)等,使其他控制模塊可以有一個(gè)共同的時(shí)間基準(zhǔn)。在輸入周期內(nèi),時(shí)隙指針從0到31依次遞增,使輸入控制模塊依次選擇每一個(gè)話路作為數(shù)據(jù)存儲(chǔ)DM模塊的語音輸入。同時(shí),監(jiān)視模塊將話音值存儲(chǔ)到相應(yīng)的地址單元,供CPU提取分析。交換控制模塊則輸出該時(shí)隙下的控制信號(hào),如會(huì)議地址,輸入允許、輸出允許等信號(hào),控制數(shù)據(jù)存儲(chǔ)DM模塊進(jìn)行相同會(huì)議地址下的語音數(shù)據(jù)比較和存儲(chǔ)。當(dāng)數(shù)據(jù)存儲(chǔ)DM模塊進(jìn)行語音比較時(shí),并將其比較出的一個(gè)最大值信號(hào)輸出給最大值時(shí)隙指針的輸入和存儲(chǔ)模塊,使該會(huì)議地址下的時(shí)隙指針值被存儲(chǔ)下來,以供最大值和次大值地址控制模塊在輸出周期進(jìn)行比較。當(dāng)時(shí)鐘模塊指示輸入周期結(jié)束,輸出周期開始時(shí),時(shí)隙指針從0到31依次遞增,使輸出控制模塊依次將數(shù)據(jù)存儲(chǔ)DM模塊的語音輸出給每一個(gè)話路。但是,說話者的會(huì)議電話話音不能被送回到同一路,以避免自激,不能正常通話。因此利用最大值時(shí)隙指針的輸入和存儲(chǔ)模塊以及最大值和次大值地址控制模塊這兩個(gè)模塊,可以在輸出時(shí)隙為話音最大值所在的時(shí)隙時(shí),輸出話音次大值信號(hào),使數(shù)據(jù)存儲(chǔ)DM模塊輸出參加同一會(huì)議的話音的次大值,以避免該說話者電話的話音自激,不能正常通話。
本發(fā)明的軟件控制方法相當(dāng)簡單,只要將參加同一個(gè)會(huì)議電話的與會(huì)者的地址都送相同的會(huì)議地址值;如果只允許少數(shù)人講話,那么只需要將這些少數(shù)人的相應(yīng)話路置上輸入允許標(biāo)志位,而其他聽者則禁止其語音輸入,要對(duì)聽者的輸入允許標(biāo)志位清位。凡是會(huì)議參加者,則都將其輸出允許控制位置位。
本發(fā)明已經(jīng)試驗(yàn)實(shí)施,可以實(shí)現(xiàn)發(fā)明目的和預(yù)期效果。
權(quán)利要求
1.一種會(huì)議電話的控制電路,其包括有一個(gè)帶有n個(gè)時(shí)隙復(fù)用的話音輸入數(shù)據(jù)總線,一個(gè)帶有n個(gè)時(shí)隙復(fù)用的會(huì)議音輸出數(shù)據(jù)總線;其特征在于其中的控制電路是由下述模塊組成的為本發(fā)明會(huì)議電話電路各模塊提供基準(zhǔn)時(shí)鐘信號(hào)、時(shí)隙指針信號(hào)、輸入周期、輸出周期、零寫入周期信號(hào),使其他控制模塊有一個(gè)共同時(shí)間基準(zhǔn)的時(shí)鐘處理模塊;在輸入周期內(nèi),時(shí)隙指針從0到31依次遞增,輸入控制模塊將依次選擇每一個(gè)話路作為數(shù)據(jù)存儲(chǔ)模塊的語音輸入;同時(shí),主要實(shí)現(xiàn)語音讀取和鑒別會(huì)議中講話者的監(jiān)視模塊將話音值存儲(chǔ)到相應(yīng)的地址單元;提供會(huì)議地址和輸入輸出控制邏輯的交換控制模塊則輸出該時(shí)隙下會(huì)議地址、輸入允許、輸出允許類控制信號(hào),控制數(shù)據(jù)存儲(chǔ)模塊進(jìn)行相同會(huì)議地址下的語音數(shù)據(jù)比較和存儲(chǔ);進(jìn)行話音處理的數(shù)據(jù)存儲(chǔ)模塊則進(jìn)行語音比較,并將其比較出的一個(gè)最大值信號(hào)輸出給最大值地址時(shí)隙指針的輸入和存儲(chǔ)模塊,使該會(huì)議地址下的時(shí)隙指針值被存儲(chǔ)下來,供最大值和次大值地址控制模塊在輸出周期進(jìn)行比較;當(dāng)時(shí)鐘模塊指示輸入周期結(jié)束,輸出周期開始時(shí),時(shí)隙指針從0到31依次遞增,輸出控制模塊依次將數(shù)據(jù)存儲(chǔ)模塊的語音輸出給每一個(gè)話路;利用最大值地址時(shí)隙指針的輸入和存儲(chǔ)模塊以及最大值和次大值地址控制模塊這兩個(gè)模塊,在輸出時(shí)隙為話音最大值所在的時(shí)隙時(shí),使數(shù)據(jù)存儲(chǔ)模塊輸出參加同一會(huì)議的話音的次大值,以避免該說話者電話的話音自激。
2.如權(quán)利要求1所述的會(huì)議電話的控制電路,其特征在于其中數(shù)據(jù)存儲(chǔ)模塊包含有以下電路利用一個(gè)通道的信號(hào)輸入總線和一片單端口RAM存儲(chǔ)最大值會(huì)議音和次大值會(huì)議音的存儲(chǔ)電路,將外部輸入語音和單端口RAM輸出語音相比較的比較電路,由比較結(jié)果產(chǎn)生比較時(shí)序輸入的時(shí)序綜合電路,產(chǎn)生寫信號(hào)的寫組合邏輯電路,和上述電路一起使單端口RAM的每一個(gè)會(huì)議地址的最大值區(qū)域?qū)懭胱畲笾禃?huì)議音、次大值區(qū)域?qū)懭氪未笾禃?huì)議音的選擇電路和最大值會(huì)議音存儲(chǔ)電路,能夠使單端口RAM在比較周期內(nèi)提供最大值/次大值寫邏輯的、在輸入周期內(nèi)禁止寫的、在零寫入周期內(nèi)提供寫信號(hào)的寫組合邏輯電路;以及將最大值會(huì)議音的時(shí)隙指針的最大值信號(hào)存儲(chǔ)的控制電路。
3.如權(quán)利要求1所述的會(huì)議電話的控制電路,其特征在于其中交換控制模塊由一個(gè)雙端口存儲(chǔ)器RAM模塊組成,其輸出的控制信號(hào),用于控制會(huì)議參加者的語音輸入,使之參加或不參加語音交換,并藉此使會(huì)議參加者成為會(huì)議的發(fā)言者或聽者。
4.如權(quán)利要求1所述的會(huì)議電話的控制電路,其特征在于其中時(shí)鐘處理模塊主要由計(jì)數(shù)器構(gòu)成,其輸出信號(hào)包括有0地址指示、1地址指示、時(shí)隙指針、比較周期、輸出周期和零寫入周期信號(hào)。
5.如權(quán)利要求1所述的會(huì)議電話的控制電路,其特征在于其中不同會(huì)議號(hào)下的最大值地址時(shí)隙指針的輸入和存儲(chǔ)模塊主要由單端口存儲(chǔ)器RAM模塊構(gòu)成,其輸入電路及根據(jù)輸入控制次大值和最大值地址時(shí)隙指針的電路則主要由與或門組成。
6.如權(quán)利要求1所述的會(huì)議電話的控制電路,其特征在于其中監(jiān)視模塊主要由雙端口存儲(chǔ)器RAM模塊構(gòu)成,該RAM模塊對(duì)于每一個(gè)時(shí)隙能夠存儲(chǔ)十幾個(gè)周期的話音數(shù)據(jù)。
7.一種會(huì)議電話的控制電路的控制方法,其特征在于其至少包括有下列步驟對(duì)所有時(shí)隙所復(fù)用的一個(gè)話音總線進(jìn)行檢測和控制;對(duì)相同會(huì)議地址下的各路會(huì)議話音數(shù)據(jù)進(jìn)行比較和存儲(chǔ);將比較得到的話音最大值地址時(shí)隙指針進(jìn)行存儲(chǔ)和輸入;根據(jù)上述輸入控制最大值地址時(shí)隙指針和次大值地址時(shí)隙指針的兩路話音數(shù)據(jù)進(jìn)行交換,以便實(shí)現(xiàn)會(huì)議中的講話者的會(huì)議音不回送到該講話者的發(fā)聲器中;同時(shí)將講話者的會(huì)議音輸出到所有其他會(huì)議參加者的送話器中。
8.如權(quán)利要求7所述的會(huì)議電話的控制方法,其特征在于可以通過控制監(jiān)視模塊對(duì)各時(shí)隙的會(huì)議話音數(shù)據(jù)的輸入允許來限制講話者的人數(shù)。
全文摘要
一種會(huì)議電話的控制電路,包括有n個(gè)時(shí)隙復(fù)用的話音輸入數(shù)據(jù)總線和會(huì)議音輸出數(shù)據(jù)總線,時(shí)鐘處理模塊,交換控制模塊,監(jiān)視模塊,數(shù)據(jù)存儲(chǔ)模塊,最大值地址時(shí)隙指針輸入和存儲(chǔ)模塊,最大值和次大值地址控制模塊,輸入控制模塊以及輸出控制模塊。其控制方法是利用數(shù)據(jù)存儲(chǔ)模塊進(jìn)行相同會(huì)議地址下的語音數(shù)據(jù)比較和存儲(chǔ),在話音最大值所在的時(shí)隙時(shí),其輸出同一會(huì)議中的次大值話音,避免電話自激。該電路結(jié)構(gòu)簡單,工作可靠穩(wěn)定,使用靈活方便,可滿足各種會(huì)議的需要。
文檔編號(hào)H04M3/56GK1272024SQ9910593
公開日2000年11月1日 申請(qǐng)日期1999年4月26日 優(yōu)先權(quán)日1999年4月26日
發(fā)明者李東原 申請(qǐng)人:深圳市華為技術(shù)有限公司