一種防誤動(dòng)控制輸出電路的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種控制輸出電路,具體是一種防誤動(dòng)控制輸出電路。
【背景技術(shù)】
[0002]電力配電網(wǎng)上,需要用到大量的各種開(kāi)關(guān),如負(fù)荷開(kāi)關(guān)、永磁開(kāi)關(guān)和真空斷路器等,它們?cè)趯?shí)際工作中的分合,都有著嚴(yán)格的要求,任何一次的誤動(dòng),均可造成停電,嚴(yán)重時(shí)能夠造成電網(wǎng)的大面積停電。為此,在各種保護(hù)控制輸出上,均采用2選2的驅(qū)動(dòng)方式,為了保證上電或停電時(shí)穩(wěn)定工作,在電源供電上采用時(shí)序供電,但是實(shí)際應(yīng)用上,隨著受到環(huán)境的干擾,經(jīng)常出現(xiàn)誤動(dòng)作而出現(xiàn)事故。
【發(fā)明內(nèi)容】
[0003]本發(fā)明的目的在于提供一種誤動(dòng)率非常低,電路不僅結(jié)構(gòu)簡(jiǎn)單,成本低,而且功能穩(wěn)定的防誤動(dòng)控制輸出電路,該電路采用2選2的驅(qū)動(dòng)方式,選擇輸出控制設(shè)定在很短的時(shí)間內(nèi)工作,否則均不能驅(qū)動(dòng)開(kāi)關(guān)動(dòng)作,非常適合推廣使用,
為實(shí)現(xiàn)上述目的,本發(fā)明提供如下技術(shù)方案:
一種防誤動(dòng)控制輸出電路,包括2-4譯碼器芯片U1、電阻R1-R5、電容Cl、二極管Dl、二極管D2、三極管V1、三極管V2和繼電器KMl ;2-4譯碼器芯片Ul的一個(gè)輸入端和兩個(gè)使能端同時(shí)連接電容Cl、二極管Dl正極和電阻R2,電容Cl的另一端同時(shí)連接電阻Rl和使能信號(hào)輸入端,電阻Rl另一端、二極管Dl負(fù)極和電阻R2另一端同時(shí)連接電源VCC端;當(dāng)使能信號(hào)輸入端輸入的使能信號(hào)為低電平時(shí),通過(guò)電阻R1、電容Cl、二極管Dl和電阻R2,產(chǎn)生一個(gè)0.5-1.5秒的脈沖,輸入到2-4譯碼器芯片Ul的兩個(gè)使能端,并由連接在2-4譯碼器芯片Ul—個(gè)輸出端的電阻R3輸出一個(gè)低電平脈沖驅(qū)動(dòng)三極管Vl ;2-4譯碼器芯片Ul的另外一個(gè)輸入端連接電阻R5和控制A信號(hào)輸入端,電阻R5的另一端連接電源VCC端,只有在兩個(gè)使能端均有0.5-1.5秒的脈沖輸入時(shí),控制A信號(hào)輸入端輸入的控制A信號(hào),才能通過(guò)連接在2-4譯碼器芯片Ul輸出端的電阻R4輸出一個(gè)低電平脈沖驅(qū)動(dòng)三極管V2 ;電阻R3和電阻R4分別連接三極管Vl的基極和三極管V2的基極,三極管Vl的集電極接地,三極管Vl的發(fā)射極與三極管V2的集電極連接,三極管V2的發(fā)射極同時(shí)連接二極管D2的正極和繼電器KM1,二極管D2的負(fù)極和繼電器KMl另一端同時(shí)連接電源VDD端;只有電阻R3和電阻R4在0.5-1.5秒內(nèi)同時(shí)輸出低電平脈沖時(shí),繼電器KMl才能吸合動(dòng)作,從而起到防誤動(dòng)作用,電路可以穩(wěn)定可靠工作。
[0004]作為本發(fā)明進(jìn)一步的方案:所述2-4譯碼器芯片Ul通過(guò)電阻R1、電容Cl、二極管DI和電阻R2,產(chǎn)生一個(gè)寬度能調(diào)節(jié)的脈沖,并在設(shè)定的時(shí)間內(nèi)進(jìn)行控制輸出。
[0005]與現(xiàn)有技術(shù)相比,本發(fā)明的有益效果是:本發(fā)明采用2-4譯碼器芯片、微積分電路和三極管聯(lián)合控制輸出,只有當(dāng)2-4譯碼器芯片輸出在選定的短時(shí)間脈沖內(nèi),繼電器KMl的線圈才會(huì)通電導(dǎo)通,誤動(dòng)率非常低,電路不僅結(jié)構(gòu)簡(jiǎn)單,成本低,而且功能穩(wěn)定,非常適合推廣使用。
【附圖說(shuō)明】
[0006]圖1為防誤動(dòng)控制輸出電路的電路圖。
【具體實(shí)施方式】
[0007]下面結(jié)合【具體實(shí)施方式】對(duì)本專利的技術(shù)方案作進(jìn)一步詳細(xì)地說(shuō)明。
[0008]請(qǐng)參閱圖1,一種防誤動(dòng)控制輸出電路,包括2-4譯碼器芯片Ul、電阻R1-R5、電容Cl、二極管D1、二極管D2、三極管V1、三極管V2和繼電器KMl ;2_4譯碼器芯片Ul的一個(gè)輸入端和兩個(gè)使能端同時(shí)連接電容Cl、二極管Dl正極和電阻R2,電容Cl的另一端同時(shí)連接電阻Rl和使能信號(hào)輸入端,電阻Rl另一端、二極管Dl負(fù)極和電阻R2另一端同時(shí)連接電源VCC端;當(dāng)使能信號(hào)輸入端輸入的使能信號(hào)為低電平時(shí),通過(guò)電阻R1、電容Cl、二極管Dl和電阻R2,產(chǎn)生一個(gè)0.5-1.5秒的脈沖,輸入到2-4譯碼器芯片Ul的兩個(gè)使能端,并由連接在2-4譯碼器芯片Ul 一個(gè)輸出端的電阻R3輸出一個(gè)低電平脈沖驅(qū)動(dòng)三極管Vl ;2-4譯碼器芯片Ul的另外一個(gè)輸入端連接電阻R5和控制A信號(hào)輸入端,電阻R5的另一端連接電源VCC端,只有在兩個(gè)使能端均有0.5-1.5秒的脈沖輸入時(shí),控制A信號(hào)輸入端輸入的控制A信號(hào),才能通過(guò)連接在2-4譯碼器芯片Ul另一個(gè)輸出端的電阻R4輸出一個(gè)低電平脈沖驅(qū)動(dòng)三極管V2 ;電阻R3和電阻R4分別連接三極管Vl的基極和三極管V2的基極,三極管Vl的集電極接地,三極管Vl的發(fā)射極與三極管V2的集電極連接,三極管V2的發(fā)射極同時(shí)連接二極管D2的正極和繼電器KMl,二極管D2的負(fù)極和繼電器KMl另一端同時(shí)連接電源VDD端;只有電阻R3和電阻R4在0.5-1.5秒內(nèi)同時(shí)輸出低電平脈沖時(shí),繼電器KMl才能吸合動(dòng)作,從而起到防誤動(dòng)作用,電路可以穩(wěn)定可靠工作。
[0009]作為本發(fā)明進(jìn)一步的方案:所述2-4譯碼器芯片Ul通過(guò)電阻R1、電容Cl、二極管DI和電阻R2,產(chǎn)生一個(gè)寬度能調(diào)節(jié)的脈沖,并在設(shè)定的時(shí)間內(nèi)進(jìn)行控制輸出。
[0010]本發(fā)明的工作原理是:如果需要繼電器KMl動(dòng)作,三極管Vl和三極管V2必須同時(shí)導(dǎo)通,即必須要2-4譯碼器芯片Ul的兩個(gè)輸出端同時(shí)為低電平;正常工作時(shí),2-4譯碼器芯片Ul的輸出端均為高電平,繼電器KMl不會(huì)動(dòng)作;使能信號(hào)輸入端和控制A信號(hào)輸入端任何一路輸入為低電平,2-4譯碼器芯片Ul的輸出端均不可能同時(shí)為低電平,繼電器KMl不會(huì)動(dòng)作;只有使能信號(hào)輸入端為低電平時(shí),通過(guò)電阻R1、電容Cl、二極管Dl和電阻R2,產(chǎn)生一個(gè)寬度可以調(diào)節(jié)的脈沖,由電阻R3輸出一個(gè)低電平脈沖驅(qū)動(dòng)三極管VI,且此時(shí)控制A信號(hào)輸入端輸入的控制A端信號(hào)也為低電平時(shí),才能通過(guò)電阻R4和三極管V2驅(qū)動(dòng)繼電器KMl動(dòng)作;且在兩個(gè)信號(hào)的輸入長(zhǎng)期為低電平時(shí),繼電器KMl也不會(huì)動(dòng)作。
[0011]本發(fā)明采用2-4譯碼器芯片、微積分電路和三極管聯(lián)合控制輸出,只有當(dāng)2-4譯碼器芯片輸出在選定的短時(shí)間脈沖內(nèi),繼電器KMl的線圈才會(huì)通電導(dǎo)通,誤動(dòng)率非常低,電路不僅結(jié)構(gòu)簡(jiǎn)單,成本低,而且功能穩(wěn)定,非常適合推廣使用。
[0012]上面對(duì)本專利的較佳實(shí)施方式作了詳細(xì)說(shuō)明,但是本專利并不限于上述實(shí)施方式,在本領(lǐng)域的普通技術(shù)人員所具備的知識(shí)范圍內(nèi),還可以在不脫離本專利宗旨的前提下做出各種變化。
【主權(quán)項(xiàng)】
1.一種防誤動(dòng)控制輸出電路,其特征在于,包括2-4譯碼器芯片U1、電阻R1-R5、電容Cl、二極管D1、二極管D2、三極管V1、三極管V2和繼電器KMl ;2_4譯碼器芯片Ul的一個(gè)輸入端和兩個(gè)使能端同時(shí)連接電容Cl、二極管Dl正極和電阻R2,電容Cl的另一端同時(shí)連接電阻Rl和使能信號(hào)輸入端,電阻Rl另一端、二極管Dl負(fù)極和電阻R2另一端同時(shí)連接電源VCC端;當(dāng)使能信號(hào)輸入端輸入的使能信號(hào)為低電平時(shí),通過(guò)電阻R1、電容Cl、二極管Dl和電阻R2,產(chǎn)生一個(gè)0.5-1.5秒的脈沖,輸入到2-4譯碼器芯片Ul的兩個(gè)使能端,并由連接在2-4譯碼器芯片Ul 一個(gè)輸出端的電阻R3輸出一個(gè)低電平脈沖驅(qū)動(dòng)三極管Vl ;2-4譯碼器芯片Ul的另外一個(gè)輸入端連接電阻R5和控制A信號(hào)輸入端,電阻R5的另一端連接電源VCC端,只有在兩個(gè)使能端均有0.5-1.5秒的脈沖輸入時(shí),控制A信號(hào)輸入端輸入的控制A信號(hào),才能通過(guò)連接在2-4譯碼器芯片Ul輸出端的電阻R4輸出一個(gè)低電平脈沖驅(qū)動(dòng)三極管V2 ;電阻R3和電阻R4分別連接三極管Vl的基極和三極管V2的基極,三極管Vl的集電極接地,三極管Vl的發(fā)射極與三極管V2的集電極連接,三極管V2的發(fā)射極同時(shí)連接二極管D2的正極和繼電器KMl,二極管D2的負(fù)極和繼電器KMl另一端同時(shí)連接電源VDD端;只有電阻R3和電阻R4在0.5-1.5秒內(nèi)同時(shí)輸出低電平脈沖時(shí),繼電器KMl才能吸合動(dòng)作。
2.根據(jù)權(quán)利要求1所述的防誤動(dòng)控制輸出電路,其特征在于,所述2-4譯碼器芯片Ul通過(guò)電阻Rl、電容Cl、二極管DI和電阻R2,產(chǎn)生一個(gè)寬度能調(diào)節(jié)的脈沖,并在設(shè)定的時(shí)間內(nèi)進(jìn)行控制輸出。
【專利摘要】本發(fā)明公開(kāi)了一種防誤動(dòng)控制輸出電路,包括2-4譯碼器芯片U1、電阻R1-R5、電容C1、二極管D1、二極管D2、三極管V1、三極管V2和繼電器KM1;本發(fā)明采用2-4譯碼器芯片、微積分電路和三極管聯(lián)合控制輸出,只有當(dāng)2-4譯碼器芯片輸出在選定的短時(shí)間脈沖內(nèi),繼電器KM1的線圈才會(huì)通電導(dǎo)通,誤動(dòng)率非常低,電路不僅結(jié)構(gòu)簡(jiǎn)單,成本低,而且功能穩(wěn)定,非常適合推廣使用。
【IPC分類】H03K17-08
【公開(kāi)號(hào)】CN104682930
【申請(qǐng)?zhí)枴緾N201510061546
【發(fā)明人】李平昌, 李明
【申請(qǐng)人】合肥吉源電子有限公司
【公開(kāi)日】2015年6月3日
【申請(qǐng)日】2015年2月6日