Dcdc轉(zhuǎn)換裝置的制造方法
【技術(shù)領域】
[0001]本發(fā)明涉及電子電路技術(shù)領域,尤其涉及一種D⑶C轉(zhuǎn)換裝置。
【背景技術(shù)】
[0002]直流電源到直流電源(Direct Current-Direct Current, DO)C)轉(zhuǎn)換裝置是用于將輸入電壓改變?yōu)楣潭ㄝ敵鲭妷旱碾妷恨D(zhuǎn)換裝置,具有重量輕,體積小,轉(zhuǎn)化效率高等優(yōu)點,因此被廣泛使用于各種電子設備中。
[0003]對于要求實現(xiàn)大電流,高效率,低紋波輸出的應用,采用多路輸出的DCDC轉(zhuǎn)換裝置是一種較好的解決實現(xiàn)方案。但目前常用的多路輸出DCDC轉(zhuǎn)換裝置在設計上比較呆板,不能根據(jù)應用的需要做靈活的擴展,實現(xiàn)多路并聯(lián)輸出和大電流輸出。
【發(fā)明內(nèi)容】
[0004]本發(fā)明實施例解決的問題是實現(xiàn)DCDC轉(zhuǎn)換裝置的多路并聯(lián)輸出。
[0005]為解決上述問題,本發(fā)明實施例提供了一種Drac轉(zhuǎn)換裝置,其中,包括至少兩路輸出電路和濾波模塊;所述至少兩路輸出電路的輸出端共接形成共同輸出端;所述至少兩路輸出電路的共同輸出端耦接所述濾波模塊;其中,各所述輸出電路包括:控制模塊,適于輸出調(diào)制信號;輸出級,適于輸出DCDC信號;前級驅(qū)動模塊,I禹接于所述控制模塊和輸出級之間,適于根據(jù)各所述輸出電路中前級驅(qū)動模塊的輸出信號以及本路輸出電路中控制模塊輸出的調(diào)制信號,向本路輸出電路的所述輸出級提供對應的驅(qū)動信號。
[0006]可選的,所述輸出級包括:PM0S管以及漏極與所述PMOS管的漏極耦接的NMOS管;所述PMOS管的漏極形成所述輸出級的輸出端;所述PMOS管與所述NMOS管的柵極分別與所述調(diào)制電路的輸出端耦接;所述PMOS管的源極與電源耦接,所述NMOS管的源極接地。
[0007]可選的,所述前級驅(qū)動模塊包括第一控制單元和第二控制單元;所述第一控制單元適于根據(jù)各路所述輸出電路中第二控制單元的導通控制信號以及本路所述輸出電路中所述控制模塊的輸出信號,選擇導通本路輸出電路中所述輸出級的PMOS管;所述第二控制單元適于根據(jù)各路所述輸出電路中第一控制單元的導通控制信號以及本路所述輸出電路中所述控制模塊的輸出信號,選擇導通本路輸出電路中所述輸出級的NMOS管。
[0008]可選的,所述第一控制單元包括:第一開關子單元,第一控制器;所述第一開關子單元的輸入端耦接各所述輸出電路中第二控制單元的輸出端以及本路所述輸出電路中所述控制模塊的輸出,所述第一開關子單元的輸出端耦接本路輸出電路中第一控制器的控制端;所述第一控制器的輸出端作為所述第一控制單元的輸出端,耦接所述輸出級中的PMOS管。
[0009]可選的,所述第一開關子單元為與非門邏輯電路。
[0010]可選的,所述第一控制器為PMOS管。
[0011]可選的,所述第二控制單元包括:第二開關子單元,第二控制器;所述第二開關子單元的輸入端耦接各所述輸出電路中第一控制單元輸出端以及本路所述輸出電路中所述控制模塊的輸出,所述第一開關子單元的輸出端耦接本路輸出電路中第一控制器的控制端;所述第二控制器的輸出端作為所述第二控制單元的輸出端,耦接所述輸出級中的NMOS管。
[0012]可選的,所述第二開關子單元為或非門邏輯電路。
[0013]可選的,所述第二控制器為NMOS管。
[0014]可選的,所述濾波模塊包括電感和電容;所述電感的一端耦接所述輸出級的輸出端,另一端耦接所述電容的一端,并形成所述濾波模塊的輸出端;所述電容的另一端接地。
[0015]可選的,所述D⑶C轉(zhuǎn)換裝置為BUCK型D⑶C轉(zhuǎn)換裝置、BOOST型D⑶C轉(zhuǎn)換裝置或BUCK-B00ST型轉(zhuǎn)換裝置。
[0016]與現(xiàn)有技術(shù)相比,本發(fā)明實施例的技術(shù)方案具有以下優(yōu)點:
[0017]前級驅(qū)動模塊根據(jù)控制模塊的控制信號以及其他各路輸出電路中前級驅(qū)動模塊的驅(qū)動控制信號驅(qū)動本路的輸出級,解決了傳統(tǒng)方案中多路輸出電路在并聯(lián)后,由于輸出級導通和關閉不同步而使輸出級同時開啟,導致DCDC轉(zhuǎn)換裝置的芯片中從電源到地的電流增大,使DCDC轉(zhuǎn)換裝置效率下降的問題,提高了 DCDC轉(zhuǎn)換裝置在并聯(lián)后的輸出效率。同時,本發(fā)明的一種D⑶C轉(zhuǎn)換裝置還以實現(xiàn)器件共用。
【附圖說明】
[0018]圖1為一種D⑶C轉(zhuǎn)換裝置的電路結(jié)構(gòu)示意圖;
[0019]圖2為本發(fā)明實施例中一種D⑶C轉(zhuǎn)換裝置的結(jié)構(gòu)示意圖;
[0020]圖3為本發(fā)明實施例中另一種D⑶C轉(zhuǎn)換裝置的結(jié)構(gòu)示意圖。
【具體實施方式】
[0021]圖1為一種D⑶C轉(zhuǎn)換裝置的電路結(jié)構(gòu)示意圖。圖1所示的D⑶C轉(zhuǎn)換裝置中包括兩路結(jié)構(gòu)相同的輸出電路,為第一路輸出電路I和第二路輸出電路2。其中,第一路輸出電路I中包括控制模塊11,前級驅(qū)動模塊12,以及由兩個MOS管組成的輸出級電路13??刂颇K11向前級驅(qū)動模塊12輸出脈寬調(diào)制信號(Pulse Width Modulat1n, PWM),使前級驅(qū)動模塊12驅(qū)動輸出級13。第二路輸出電路2與第一路輸出電路I為相同結(jié)構(gòu)。在實際使用中,第一路輸出電路I和第二路輸出電路2為相互獨立的輸出電路,形成多路輸出。由于各路輸出電路各自所要用到的外圍設備較多,例如電感,因此會造成器件浪費。此外這種DCDC轉(zhuǎn)換裝置的獨立架構(gòu)也不能根據(jù)實際應用的需要做靈活的擴展,形成大電流輸出。
[0022]傳統(tǒng)方案中,多路輸出電路在并聯(lián)后,由于輸出級導通和關閉不同步而使輸出級同時開啟,會導致DCDC轉(zhuǎn)換裝置的芯片中從電源到地的電流增大,使DCDC轉(zhuǎn)換裝置效率下降。本發(fā)明的實施例解決了上述問題,因此提高了 DCDC轉(zhuǎn)換裝置的輸出效率,可以根據(jù)應用需要配置任意的多路輸出,增強了 DCDC轉(zhuǎn)換裝置配置的靈活性。同時,本發(fā)明的一種D⑶C轉(zhuǎn)換裝置還以實現(xiàn)器件共用。
[0023]為使本發(fā)明的上述目的、特征和優(yōu)點能夠更為明顯易懂,下面結(jié)合附圖對本發(fā)明的具體實施例做詳細的說明。
[0024]本發(fā)明的一種ECDC轉(zhuǎn)換裝置,包括至少兩路輸出電路和濾波模塊,如圖2所示,可以包括第一路輸出電路1、第二路輸出電路2……第N路輸出電路N。以第一路輸出電路I為例,其中包括:控制模塊11,適于輸出調(diào)制信號;輸出級13,適于輸出D⑶C信號;前級驅(qū)動模塊12,耦接于控制模塊11和輸出級13之間,適于根據(jù)各輸出電路中前級驅(qū)動模塊的輸出信號以及本路輸出電路I中控制模塊11輸出的調(diào)制信號,向本路輸出電路I的輸出級13提供對應的驅(qū)動信號。多路輸出電路各輸出級的輸出端共接形成共同輸出端LX。多路輸出電路的共同輸出端LX I禹接一濾波模塊,形成輸出端Vout。
[0025]圖2中各路輸出電路的前級驅(qū)動模塊之間相互耦接,例如,以第一路輸出電路I為例,前級驅(qū)動模塊12由In2、In3......1nN分別接收第二路輸出電路2的前級驅(qū)動模塊22、
第三路輸出電路3的前級驅(qū)動模塊32……以及第N路輸出電路N的前級驅(qū)動模塊N2的輸出信號,并由Outl向輸出級13輸出控制信號。其他各路輸出電路的前級驅(qū)動模塊與上述第一路輸出電路I的前級驅(qū)動模塊12的結(jié)構(gòu)類似。
[0026]在具體實施中,上述的輸出級可以包括:PM0S管以及漏極與PMOS管的漏極耦接的NMOS管;PM0S管的漏極形成輸出級的輸出端;PM0S管與NMOS管的柵極分別與前級驅(qū)動模塊的輸出端耦接;PM0S管的源極與電源耦接,NMOS管的源極接地。當PMOS管導通時,輸出級的輸出波形為上升沿輸出;而當NMOS導通時,輸出級的輸出端接地,從而實現(xiàn)輸出級的下降沿輸出。因此,輸出級的PMOS管和NMOS管不能同時導通。
[0027]參照圖2和圖3,在上述的實例中,與輸出級13相對應的,第一路輸出電路I的前級驅(qū)動模塊12可以包括第一控制單元121和第二控制單元122 ;第一控制單元121適于根據(jù)各路輸出電路中第二控制單元的導通控制信號以及本路輸出電路中控制模塊的輸出信號,選擇導通第一路輸出電路中輸出級13的PMOS管131 ;第二控制單兀122適于根據(jù)各路輸出電路中第一控制單元的導通控制信號以及第一路輸出電路I中控制模塊11的輸出信號,選擇導通本路輸出電路中輸出級的NMOS管132。第二路輸出電路2的前級驅(qū)動模塊22為相似結(jié)構(gòu)。
[0028]由于輸出級中的PMOS管和NMOS管不能同時導通,而多路輸出電路中各輸出級的輸出端共接后,形成一個共同的輸出端LX,因此需要保證各路輸出電路并聯(lián)后,所有輸出級中的PMOS管和NMOS管都不會同時導通。本實例在前級驅(qū)動模塊中設置第一控制單元和第二控制單元,使其他輸出電路中PMOS管和NMOS管的導通或截止信號可以參與控制本路輸出級中PMOS管和NMOS管的導通或截止,使并聯(lián)后的輸出電路中各輸出級的PMOS管和NMOS管不會同時導通,以防止多路輸出電路在并聯(lián)后,由于輸出級的PMOS管和NMOS管同時開啟,導致DCDC轉(zhuǎn)