雙cpu控制的信息顯示系統(tǒng)的制作方法
【專利說(shuō)明】雙CPU控制的信息顯示系統(tǒng)
[0001]
技術(shù)領(lǐng)域
[0002]本發(fā)明涉及信息顯示技術(shù)領(lǐng)域,特別涉及一種雙CPU控制的信息顯示系統(tǒng)。
【背景技術(shù)】
[0003]信息系統(tǒng)是由計(jì)算機(jī)硬件、網(wǎng)絡(luò)和通訊設(shè)備、計(jì)算機(jī)軟件、信息資源、信息用戶和規(guī)章制度組成的以處理信息流為目的的人機(jī)一體化系統(tǒng),其主要任務(wù)是最大限度地利用現(xiàn)代計(jì)算機(jī)及網(wǎng)絡(luò)通訊技術(shù)加強(qiáng)企業(yè)的信息管理,通過(guò)對(duì)企業(yè)擁有的人力、物力、財(cái)力、設(shè)備、技術(shù)等資源的調(diào)查了解建立正確的數(shù)據(jù),加工處理并編制成各種信息資料及時(shí)提供給管理人員,以便進(jìn)行正確的決策,不斷提高企業(yè)的管理水平和經(jīng)濟(jì)效益。
[0004]為了將信息系統(tǒng)處理的各種數(shù)據(jù)(用戶數(shù)據(jù)、系統(tǒng)數(shù)據(jù)、業(yè)務(wù)數(shù)據(jù)等)直觀地呈現(xiàn)在人們面前,要求顯示系統(tǒng)能以多媒體的形式發(fā)布共享信息,并能以不同的模式、按照劃分區(qū)域顯示態(tài)勢(shì)、文本、表格和視頻圖像信息。目前大量應(yīng)用的LED大屏幕顯示系統(tǒng)的控制電路,大多采用基于PC機(jī)總線的插板并配合PC機(jī)原有的硬件資源來(lái)完成屏幕畫面的顯示刷新、顯示驅(qū)動(dòng)和數(shù)據(jù)通信。此種設(shè)計(jì)利用了 PC機(jī)強(qiáng)大的軟硬件資源,使系統(tǒng)開發(fā)相對(duì)容易。但因其不能脫機(jī)運(yùn)行增加了系統(tǒng)的運(yùn)行成本,且由于運(yùn)行時(shí)PC機(jī)不能遠(yuǎn)離顯示現(xiàn)場(chǎng),也為系統(tǒng)安裝帶來(lái)了不便。
【發(fā)明內(nèi)容】
[0005]本發(fā)明所要解決的是現(xiàn)有的LED大屏幕顯示系統(tǒng)運(yùn)行成本高、安裝不便的問(wèn)題。
[0006]為解決上述問(wèn)題,本發(fā)明提供一種雙CPU控制的信息顯示系統(tǒng),包括第一中央處理器電路、第二中央處理器電路、隨機(jī)存取存儲(chǔ)器、驅(qū)動(dòng)電路以及LED陣列;所述第一中央處理器電路適于與上位機(jī)進(jìn)行通信,并負(fù)責(zé)控制整個(gè)系統(tǒng)的初始化以及動(dòng)畫顯示方式;所述第二中央處理器電路適于控制顯示畫面的動(dòng)態(tài)刷新;所述隨機(jī)存取存儲(chǔ)器適于存儲(chǔ)待顯示的信息數(shù)據(jù);所述驅(qū)動(dòng)電路適于對(duì)所述LED陣列進(jìn)行驅(qū)動(dòng);所述LED陣列適于在所述驅(qū)動(dòng)電路的驅(qū)動(dòng)下顯示所述信息數(shù)據(jù)。
[0007]可選的,所述隨機(jī)存取存儲(chǔ)器為雙端口隨機(jī)存取存儲(chǔ)器。
[0008]可選的,所述第一中央處理器電路通過(guò)串行接口芯片與上位機(jī)進(jìn)行通信。
[0009]可選的,所述第一中央處理器電路為8031單片機(jī)電路。
[0010]可選的,所述第二中央處理器電路為PIC16C57單片機(jī)電路。
[0011]與現(xiàn)有技術(shù)相比,本發(fā)明具有以下優(yōu)點(diǎn):
本發(fā)明提供的雙CPU控制的信息顯示系統(tǒng),采用雙CPU協(xié)同的工作方式,由第一中央處理器電路負(fù)責(zé)與上位機(jī)進(jìn)行通信并控制整個(gè)系統(tǒng)的初始化以及動(dòng)畫顯示方式,由第二中央處理器電路負(fù)責(zé)控制顯示畫面的動(dòng)態(tài)刷新,使顯示系統(tǒng)可脫離PC獨(dú)立運(yùn)行以減少系統(tǒng)的成本。由于運(yùn)行時(shí)脫離了 PC機(jī),因而也方便了系統(tǒng)的安裝。
【附圖說(shuō)明】
[0012]圖1是本發(fā)明實(shí)施例的雙CPU控制的信息顯示系統(tǒng)的結(jié)構(gòu)示意圖;
圖2是本發(fā)明實(shí)施例的第一中央處理器電路的結(jié)構(gòu)示意圖;
圖3是本發(fā)明實(shí)施例的隨機(jī)存取存儲(chǔ)器的結(jié)構(gòu)示意圖。
【具體實(shí)施方式】
[0013]下面結(jié)合實(shí)施例及附圖,對(duì)本發(fā)明作進(jìn)一步地的詳細(xì)說(shuō)明,但本發(fā)明的實(shí)施方式不限于此。
[0014]圖1是本發(fā)明實(shí)施例的雙CPU控制的信息顯示系統(tǒng)的結(jié)構(gòu)示意圖,所述雙CPU控制的信息顯示系統(tǒng)包括第一中央處理器電路11、第二中央處理器電路12、隨機(jī)存取存儲(chǔ)器13、驅(qū)動(dòng)電路14以及LED陣列15。
[0015]具體地,所述第一中央處理器電路11與所述第二中央處理器電路12和所述隨機(jī)存取存儲(chǔ)器13連接,適于與上位機(jī)進(jìn)行通信,并負(fù)責(zé)控制整個(gè)系統(tǒng)的初始化以及動(dòng)畫顯示方式。在本實(shí)施例中,所述第一中央處理器電路11為8031單片機(jī)電路。圖2是所述第一中央處理器電路11的結(jié)構(gòu)示意圖,CPU采用8031單片機(jī),外擴(kuò)一片PSD311作為程序存儲(chǔ)器和口線擴(kuò)展74LS245為總線驅(qū)動(dòng)器,其作用是提高總線的驅(qū)動(dòng)能力和主CPU電路與總線隔離,當(dāng)總線上的其他部件出現(xiàn)故障時(shí)保護(hù)主CPU。所述第一中央處理器電路11通過(guò)串行接口芯片與上位機(jī)進(jìn)行通信,例如,可以采用MAXM公司的串行接口芯片202E串行通信用五線連接方式。主CPU電路是整個(gè)系統(tǒng)的核心,長(zhǎng)時(shí)間不間斷運(yùn)行難免不受外界干擾的影響。因此,在本實(shí)施例的電路中增加了看門狗電路,增強(qiáng)電路的抗干擾能力,提高主CPU電路長(zhǎng)期運(yùn)行的可靠性。
[0016]所述第二中央處理器電路12與所述隨機(jī)存取存儲(chǔ)器13和所述驅(qū)動(dòng)電路14連接,適于控制顯示畫面的動(dòng)態(tài)刷新。在本實(shí)施例中,所述第二中央處理器電路12為PIC16C57單片機(jī)電路。所述第一第二中央處理器電路11通過(guò)地址/數(shù)據(jù)總線將待顯示的信息數(shù)據(jù)按當(dāng)前時(shí)刻屏幕映象結(jié)構(gòu)寫入所述隨機(jī)存取存儲(chǔ)器13,PIC16C57單片機(jī)電路負(fù)責(zé)把所述隨機(jī)存取存儲(chǔ)器13中的信息數(shù)據(jù)映射到所述LED陣列15上。本領(lǐng)域技術(shù)人員知曉PIC16C57單片機(jī)的外圍電路,在此不再贅述。
[0017]所述隨機(jī)存取存儲(chǔ)器13適于存儲(chǔ)待顯示的信息數(shù)據(jù)。在本實(shí)施例中,所述隨機(jī)存取存儲(chǔ)器13為雙端口隨機(jī)存取存儲(chǔ)器。圖3是所述隨機(jī)存取存儲(chǔ)器13的結(jié)構(gòu)示意圖,存儲(chǔ)器陣列由8片32K字節(jié)的非易失RAM構(gòu)成,共有256字節(jié)的存儲(chǔ)空間用于顯示數(shù)據(jù)和顯示信息的存儲(chǔ)。顯示數(shù)據(jù)為本屏顯示內(nèi)容的內(nèi)存映象,顯示信息為本屏的顯示方式、移動(dòng)速度、停留時(shí)間等信息。采用非易失RAM保存顯示數(shù)據(jù),可以使系統(tǒng)脫離PC機(jī)運(yùn)行,即使偶爾停電也不會(huì)造成數(shù)據(jù)丟失。
[0018]所述驅(qū)動(dòng)電路14與所述中央處理器電路12和所述LED陣列15連接,適于對(duì)所述LED陣列15進(jìn)行驅(qū)動(dòng),所述LED陣列15適于在所述驅(qū)動(dòng)電路14的驅(qū)動(dòng)下顯示所述信息數(shù)據(jù)。所述驅(qū)動(dòng)電路14和所述LED陣列15的結(jié)構(gòu)與現(xiàn)有技術(shù)中相同,在此不再贅述。
[0019]以上所述,僅是本發(fā)明的較佳實(shí)施例,并非對(duì)本發(fā)明做任何形式上的限制,凡是依據(jù)本發(fā)明的技術(shù)實(shí)質(zhì)對(duì)以上實(shí)施例所作的任何簡(jiǎn)單修改、等同變化,均落入本發(fā)明的保護(hù)范圍之內(nèi)。
【主權(quán)項(xiàng)】
1.一種雙CPU控制的信息顯示系統(tǒng),其特征在于,包括第一中央處理器電路、第二中央處理器電路、隨機(jī)存取存儲(chǔ)器、驅(qū)動(dòng)電路以及LED陣列; 所述第一中央處理器電路適于與上位機(jī)進(jìn)行通信,并負(fù)責(zé)控制整個(gè)系統(tǒng)的初始化以及動(dòng)畫顯示方式; 所述第二中央處理器電路適于控制顯示畫面的動(dòng)態(tài)刷新; 所述隨機(jī)存取存儲(chǔ)器適于存儲(chǔ)待顯示的信息數(shù)據(jù); 所述驅(qū)動(dòng)電路適于對(duì)所述LED陣列進(jìn)行驅(qū)動(dòng); 所述LED陣列適于在所述驅(qū)動(dòng)電路的驅(qū)動(dòng)下顯示所述信息數(shù)據(jù)。2.根據(jù)權(quán)利要求1所述的雙CPU控制的信息顯示系統(tǒng),其特征在于,所述隨機(jī)存取存儲(chǔ)器為雙端口隨機(jī)存取存儲(chǔ)器。3.根據(jù)權(quán)利要求1所述的雙CPU控制的信息顯示系統(tǒng),其特征在于,所述第一中央處理器電路通過(guò)串行接口芯片與上位機(jī)進(jìn)行通信。4.根據(jù)權(quán)利要求1所述的雙CPU控制的信息顯示系統(tǒng),其特征在于,所述第一中央處理器電路為8031單片機(jī)電路。5.根據(jù)權(quán)利要求1所述的雙CPU控制的信息顯示系統(tǒng),其特征在于,所述第二中央處理器電路為PIC16C57單片機(jī)電路。
【專利摘要】一種雙CPU控制的信息顯示系統(tǒng),包括第一中央處理器電路、第二中央處理器電路、隨機(jī)存取存儲(chǔ)器、驅(qū)動(dòng)電路以及LED陣列;所述第一中央處理器電路適于與上位機(jī)進(jìn)行通信,并負(fù)責(zé)控制整個(gè)系統(tǒng)的初始化以及動(dòng)畫顯示方式;所述第二中央處理器電路適于控制顯示畫面的動(dòng)態(tài)刷新;所述隨機(jī)存取存儲(chǔ)器適于存儲(chǔ)待顯示的信息數(shù)據(jù);所述驅(qū)動(dòng)電路適于對(duì)所述LED陣列進(jìn)行驅(qū)動(dòng);所述LED陣列適于在所述驅(qū)動(dòng)電路的驅(qū)動(dòng)下顯示所述信息數(shù)據(jù)。本發(fā)明提供的雙CPU控制的信息顯示系統(tǒng),采用雙CPU協(xié)同的工作方式,減少了系統(tǒng)的運(yùn)行成本。
【IPC分類】G06F3/14
【公開號(hào)】CN105260150
【申請(qǐng)?zhí)枴緾N201510630421
【發(fā)明人】崔崇明
【申請(qǐng)人】成都貝發(fā)信息技術(shù)有限公司
【公開日】2016年1月20日
【申請(qǐng)日】2015年9月29日