亚洲狠狠干,亚洲国产福利精品一区二区,国产八区,激情文学亚洲色图

一種多通道的干擾信號(hào)采集與處理驗(yàn)證的方法

文檔序號(hào):6635980閱讀:707來(lái)源:國(guó)知局
一種多通道的干擾信號(hào)采集與處理驗(yàn)證的方法
【專利摘要】本發(fā)明公開(kāi)了一種多通道的干擾信號(hào)采集與處理驗(yàn)證的方法,它包括采集存儲(chǔ)和數(shù)據(jù)處理兩個(gè)步驟,所述的采集存儲(chǔ)步驟包括信號(hào)獲取、信號(hào)傳輸、信號(hào)轉(zhuǎn)換和信號(hào)存儲(chǔ)四個(gè)子步驟;所述的數(shù)據(jù)處理步驟包括數(shù)據(jù)回放、數(shù)據(jù)轉(zhuǎn)儲(chǔ)和文件管理三個(gè)子步驟。本發(fā)明提供一種多通道的干擾信號(hào)采集與處理驗(yàn)證的方法,具有完整的采集、實(shí)時(shí)存儲(chǔ)、回放處理和轉(zhuǎn)儲(chǔ)處理功能的同時(shí),還具有準(zhǔn)確性強(qiáng)、可靠性高的優(yōu)點(diǎn)。
【專利說(shuō)明】一種多通道的干擾信號(hào)采集與處理驗(yàn)證的方法

【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種多通道的干擾信號(hào)采集與處理驗(yàn)證的方法。

【背景技術(shù)】
[0002]數(shù)據(jù)采集技術(shù)是計(jì)算機(jī)智能儀器與外界物理世界聯(lián)系的橋梁,是獲取信息的重要途徑。數(shù)據(jù)采集技術(shù)主要指從傳感器輸出的微弱電信號(hào),經(jīng)信號(hào)調(diào)理、模數(shù)轉(zhuǎn)換到存儲(chǔ)、記錄這一過(guò)程所涉及的技術(shù)。隨著計(jì)算機(jī)和信息技術(shù)的飛速發(fā)展,信號(hào)傳輸在人們的生產(chǎn)與生活中占據(jù)越來(lái)越重要的地位,但在信號(hào)的傳輸過(guò)程有一個(gè)影響傳輸效果的因素,那就是干擾信號(hào)。因此,對(duì)干擾信號(hào)進(jìn)行采集與處理就非常重要了。
[0003]現(xiàn)在已經(jīng)出現(xiàn)各類信號(hào)采集與處理驗(yàn)證的方法,這些方法對(duì)平常的信號(hào)采集帶來(lái)了很大的方便,但這些方法也有一定的局限性。
[0004]多通道的干擾信號(hào)采集模塊最重要的就是要做到同步采集,所以如何減小多通道采集的同步時(shí)間就很重要了,這也是現(xiàn)在多通道采集技術(shù)面臨的一個(gè)難點(diǎn)與不足。
[0005]存儲(chǔ)模塊提高存儲(chǔ)速度和降低誤碼率對(duì)存儲(chǔ)模塊的質(zhì)量有著非常大的影響,對(duì)整個(gè)方法也有著重大的作用,這也是干擾信號(hào)的采集與處理中的一個(gè)重要問(wèn)題。
[0006]信號(hào)采集與處理驗(yàn)證方法都希望能做到準(zhǔn)確性高,可靠性強(qiáng),使用方便,但目前還幾乎沒(méi)有一個(gè)具有完整的采集、實(shí)時(shí)存儲(chǔ)、回放處理和轉(zhuǎn)儲(chǔ)處理功能的同時(shí),能做到準(zhǔn)確性強(qiáng)、可靠性高的一種多通道的干擾信號(hào)采集與處理驗(yàn)證的方法。


【發(fā)明內(nèi)容】

[0007]本發(fā)明的目的在于克服現(xiàn)有技術(shù)的不足,提供一種多通道的干擾信號(hào)采集與處理驗(yàn)證的方法,具有完整的采集、實(shí)時(shí)存儲(chǔ)、回放處理和轉(zhuǎn)儲(chǔ)處理功能的同時(shí),還具有準(zhǔn)確性強(qiáng)、可靠性高的優(yōu)點(diǎn)。
[0008]本發(fā)明的目的是通過(guò)以下技術(shù)方案來(lái)實(shí)現(xiàn)的:一種多通道的干擾信號(hào)采集與處理驗(yàn)證的方法,它包括以下步驟:
51.采集存儲(chǔ):對(duì)干擾信號(hào)進(jìn)行采集,將其轉(zhuǎn)換為數(shù)字信號(hào),并進(jìn)行實(shí)時(shí)存儲(chǔ);
52.數(shù)據(jù)處理:對(duì)得到的數(shù)字信號(hào)進(jìn)行處理,包括回放處理子步驟、數(shù)據(jù)轉(zhuǎn)儲(chǔ)子步驟和文件管理子步驟。
[0009]所述的步驟S1包括以下子步驟:
511.信號(hào)獲取:陣列天線獲取干擾信號(hào)的射頻信號(hào);
512.信號(hào)傳輸:多通道接收機(jī)將獲取的信號(hào)傳輸給AD采集模塊,所述的AD采集模塊的米集為多路米集;
513.信號(hào)轉(zhuǎn)換:AD采集模塊同步采集,并保證每一路AD采集使用的采樣時(shí)鐘同源同相,F(xiàn)PGA芯片中利用同步觸發(fā)輸入信號(hào),實(shí)現(xiàn)對(duì)多路AD采集數(shù)據(jù)的同步接收,將信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),并在采集模塊中進(jìn)行通道不一致性校正;
514.信號(hào)存儲(chǔ):板間高速總線將采集到數(shù)字信傳輸?shù)礁咚俅鎯?chǔ)模塊,高速存儲(chǔ)模塊對(duì)來(lái)自AD采集模塊的高速數(shù)據(jù)的實(shí)時(shí)存儲(chǔ)。
[0010]所述的步驟S2中的回放處理子步驟包括以下子步驟:
5211.光纖通道單元接收到數(shù)據(jù)回放命令后,通過(guò)GTX接口從高速存儲(chǔ)模塊讀取數(shù)據(jù),通過(guò)PCIe接口將數(shù)據(jù)存儲(chǔ)到主控計(jì)算機(jī)本地硬盤;
5212.主控計(jì)算機(jī)模塊的處理軟件完成對(duì)回放數(shù)據(jù)的事后處理。
[0011]所述的步驟S2中的數(shù)據(jù)轉(zhuǎn)儲(chǔ)子步驟包括以下子步驟:
5221.光纖通道單元接收數(shù)據(jù)轉(zhuǎn)儲(chǔ)命令;
5222.通過(guò)GTX接口從高速存儲(chǔ)模塊讀取數(shù)據(jù),通過(guò)光纖將數(shù)據(jù)傳輸給數(shù)據(jù)轉(zhuǎn)儲(chǔ)分機(jī)的光纖接口卡;
5223.光纖接口卡通過(guò)光口接收來(lái)自采集存儲(chǔ)分機(jī)的轉(zhuǎn)儲(chǔ)數(shù)據(jù),并緩存數(shù)據(jù)轉(zhuǎn)換PCIe接口數(shù)據(jù),再將數(shù)據(jù)通過(guò)HBA卡存儲(chǔ)到磁盤陣列;
5224.轉(zhuǎn)儲(chǔ)服務(wù)器對(duì)磁盤陣列中的數(shù)據(jù)進(jìn)行處理和算法驗(yàn)證。
[0012]所述的步驟S2中的文件管理子步驟包括文件刪除、文件讀取和文件格式化。
[0013]所述的AD采集模塊中多路AD采集器的每一路的AD器件到時(shí)鐘的PCB走線長(zhǎng)度等長(zhǎng)。
[0014]所述的高速存儲(chǔ)模塊內(nèi)含F(xiàn)LASH陣列,所述的FLASH陣列為采用了 BCH糾錯(cuò)編碼技術(shù)的FLASH陣列,F(xiàn)LASH陣列包括多組FLASH芯片,所述的多組FLASH芯片為流水線處理結(jié)構(gòu)的芯片,所述的FLASH芯片為采用雙頁(yè)編程技術(shù)并包括多個(gè)分時(shí)利用的核的芯片。
[0015]本發(fā)明的有益效果是:(1)AD采集模塊采用同一時(shí)鐘源和同一觸發(fā)源,時(shí)鐘信號(hào)到各個(gè)AD器件的PCB走線長(zhǎng)度嚴(yán)格等長(zhǎng),并將同步觸發(fā)信號(hào)和同步時(shí)鐘信號(hào)也送給了FPGA芯片,F(xiàn)PGA芯片對(duì)多路AD采集數(shù)據(jù)的同步接收,保證可以使多通道采樣的同步時(shí)間<0.1ns,提高了采集的準(zhǔn)確性;(2)采用多項(xiàng)高速存儲(chǔ)技術(shù),大大提高了存儲(chǔ)速度,采用BCH糾錯(cuò)技術(shù),降低了誤碼率,誤碼率〈10_12,提高了存儲(chǔ)數(shù)據(jù)的準(zhǔn)確性與可靠性;(3)本發(fā)明具有完整的采集,實(shí)時(shí)存儲(chǔ),回放處理或轉(zhuǎn)儲(chǔ)處理功能,能夠完成對(duì)干擾信號(hào)從采集到處理每一步,使用非常方便。

【專利附圖】

【附圖說(shuō)明】
[0016]圖1為發(fā)明的流程圖;
圖2為一種多通道的干擾信號(hào)采集與處理驗(yàn)證系統(tǒng)的原理框圖;
圖3為高速存儲(chǔ)模塊的原理框圖;
圖4為AD采集模塊的原理框圖;
圖5為光纖通道模塊的原理框圖;
圖6為光纖接口卡的原理框圖。

【具體實(shí)施方式】
[0017]下面結(jié)合附圖進(jìn)一步詳細(xì)描述本發(fā)明的技術(shù)方案,但本發(fā)明的保護(hù)范圍不局限于以下所述。
[0018]如圖1所示,一種多通道的干擾信號(hào)采集與處理驗(yàn)證的方法,它包括以下步驟:
S1.采集存儲(chǔ):對(duì)干擾信號(hào)進(jìn)行采集,將其轉(zhuǎn)換為數(shù)字信號(hào),并進(jìn)行實(shí)時(shí)存儲(chǔ); S2.數(shù)據(jù)處理:對(duì)得到的數(shù)字信號(hào)進(jìn)行處理,包括回放處理子步驟、數(shù)據(jù)轉(zhuǎn)儲(chǔ)子步驟和文件管理子步驟。
[0019]所述的步驟S1包括以下子步驟:
511.信號(hào)獲取:陣列天線取干擾信號(hào)的射頻信號(hào);
512.信號(hào)傳輸:多通道接收機(jī)將獲取的信號(hào)傳輸給AD采集模塊,所述的AD采集模塊的米集為多路米集;
513.信號(hào)轉(zhuǎn)換:AD采集模塊同步采集,并保證每一路AD采集使用的采樣時(shí)鐘同源同相,F(xiàn)PGA芯片中利用同步觸發(fā)輸入信號(hào),實(shí)現(xiàn)對(duì)多路AD采集數(shù)據(jù)的同步接收,將信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),并在采集模塊中進(jìn)行通道不一致性校正;
514.信號(hào)存儲(chǔ):板間高速總線將采集到數(shù)字信傳輸?shù)礁咚俅鎯?chǔ)模塊,高速存儲(chǔ)模塊對(duì)來(lái)自AD采集模塊的高速數(shù)據(jù)的實(shí)時(shí)存儲(chǔ)。
[0020]所述的步驟S2中的回放處理子步驟包括以下子步驟:
5211.光纖通道單元接收到數(shù)據(jù)回放命令后,通過(guò)GTX接口從高速存儲(chǔ)模塊讀取數(shù)據(jù),通過(guò)PCIe接口將數(shù)據(jù)存儲(chǔ)到主控計(jì)算機(jī)模塊本地硬盤;
5212.主控計(jì)算機(jī)模塊的處理軟件完成對(duì)回放數(shù)據(jù)的事后處理。
[0021]所述的步驟S2中的數(shù)據(jù)轉(zhuǎn)儲(chǔ)子步驟包括以下子步驟:
5221.光纖通道單元接收數(shù)據(jù)轉(zhuǎn)儲(chǔ)命令;
5222.通過(guò)GTX接口從高速存儲(chǔ)模塊讀取數(shù)據(jù),通過(guò)光纖將數(shù)據(jù)傳輸給數(shù)據(jù)轉(zhuǎn)儲(chǔ)分機(jī)的光纖接口卡;
5223.光纖接口卡通過(guò)光口接收來(lái)自采集存儲(chǔ)分機(jī)的轉(zhuǎn)儲(chǔ)數(shù)據(jù),并緩存數(shù)據(jù)轉(zhuǎn)換PCIe接口數(shù)據(jù),再將數(shù)據(jù)通過(guò)HBA卡存儲(chǔ)到磁盤陣列;
5224.轉(zhuǎn)儲(chǔ)服務(wù)器對(duì)磁盤陣列中的數(shù)據(jù)進(jìn)行處理和算法驗(yàn)證。
[0022]所述的步驟S2中的文件管理子步驟采用自定義的文件系統(tǒng)管理存儲(chǔ)模塊中存儲(chǔ)的數(shù)據(jù),在用戶端看來(lái)存儲(chǔ)模塊存儲(chǔ)是一系列可以根據(jù)需要進(jìn)行刪除,讀取和格式化操作的文件。
[0023]所述的AD采集模塊中多路AD采集器的每一路的AD器件的PCB到時(shí)鐘走線長(zhǎng)度等長(zhǎng)。
[0024]所述的高速存儲(chǔ)模塊內(nèi)含F(xiàn)LASH陣列,所述的FLASH陣列為采用了 BCH糾錯(cuò)編碼技術(shù)的FLASH陣列,F(xiàn)LASH陣列包括多組FLASH芯片,所述的多組FLASH芯片為流水線處理結(jié)構(gòu)的芯片,所述的FLASH芯片為采用雙頁(yè)編程技術(shù)并包括多個(gè)分時(shí)利用的核的芯片。
[0025]如圖2所示,使用本發(fā)明方法的一種多通道的干擾信號(hào)采集與處理驗(yàn)證系統(tǒng),它包括采集存儲(chǔ)分機(jī)和數(shù)據(jù)轉(zhuǎn)儲(chǔ)分機(jī);所述的采集存儲(chǔ)分機(jī)的通信端通過(guò)千兆以太網(wǎng)與數(shù)據(jù)轉(zhuǎn)儲(chǔ)分機(jī)的通信端雙向連接,采集存儲(chǔ)分機(jī)的數(shù)據(jù)發(fā)送端通過(guò)光纖與數(shù)據(jù)轉(zhuǎn)儲(chǔ)分機(jī)的數(shù)據(jù)接收端連接;
所述的采集存儲(chǔ)分機(jī)包括主控計(jì)算機(jī)模塊、多個(gè)高速存儲(chǔ)模塊、AD采集模塊和光纖通道單元,所述的AD采集模塊的輸入端接收輸入信號(hào),高速存儲(chǔ)模塊、AD采集模塊和光纖通道單元通過(guò)板間高速總線連接,高速存儲(chǔ)模塊、AD采集模塊和光纖通道單元還同時(shí)通過(guò)CAN總線連接,所述的光纖通道單元通過(guò)PCIe與主控計(jì)算機(jī)模塊連接,光纖通道單元還設(shè)有向數(shù)據(jù)轉(zhuǎn)儲(chǔ)分機(jī)輸出數(shù)據(jù)的輸出口; 所述的數(shù)據(jù)轉(zhuǎn)儲(chǔ)分機(jī)包括數(shù)據(jù)轉(zhuǎn)儲(chǔ)服務(wù)器和磁盤陣列,所述的數(shù)據(jù)轉(zhuǎn)儲(chǔ)服務(wù)器包括HBA卡和光纖接口卡,所述的光纖接口卡的輸入端接收來(lái)自采集存儲(chǔ)分機(jī)的輸入信號(hào),光纖接口卡的輸出通過(guò)PCIe與HBA卡連接,HBA卡的輸出通過(guò)光纖接口與磁盤陣列連接。
[0026]所述的一種多通道的干擾信號(hào)采集與處理驗(yàn)證系統(tǒng),還包括多個(gè)陣列天線和一個(gè)多通道接收機(jī),所述的陣列天線接收干擾信號(hào)的射頻信號(hào),陣列天線的輸出與多通道接收機(jī)連接,多通道接收機(jī)的輸出與AD采集模塊連接。
[0027]所述的高速存儲(chǔ)模塊的個(gè)數(shù)為4個(gè)。
[0028]如圖3所示,所述的高速存儲(chǔ)模塊包括FLASH陣列、FPGA芯片、DSP處理器、一個(gè)用于存儲(chǔ)文件系統(tǒng)與參數(shù)的NOR FLASH和一個(gè)用于接收來(lái)自FPGA芯片數(shù)據(jù)并傳輸給光口的光模塊,所述的FLASH陣列與FPGA芯片連接,F(xiàn)PGA芯片通過(guò)GTX接口與外部總線連接,F(xiàn)PGA芯片通過(guò)EMIF接口與DSP處理器連接,DSP處理器與PCI接口連接,DSP處理器還通過(guò)與以太網(wǎng)PHY芯片與千兆網(wǎng)口連接;所述的NOR FLASH與FPGA芯片連接,所述的光模塊一端通過(guò)GTX接口和與FPGA芯片連接,另一端與光口連接;所述的FLASH陣列為采用了 BCH糾錯(cuò)編碼技術(shù)的FLASH陣列,F(xiàn)LASH陣列包括多組FLASH芯片,所述的多組FLASH芯片為流水線處理結(jié)構(gòu)的芯片,所述的FLASH芯片為采用雙頁(yè)編程技術(shù)并包括多個(gè)分時(shí)利用的核的
-H-* 1 I心/T ο
[0029]采樣頻率越來(lái)越高,這給后端實(shí)時(shí)處理帶來(lái)較大壓力;這就對(duì)數(shù)據(jù)傳輸和實(shí)時(shí)處理提出了更高的要求,為了滿足實(shí)時(shí)存儲(chǔ)的需求,本發(fā)明采用了多項(xiàng)高速存儲(chǔ)技術(shù),如多級(jí)流水線技術(shù)、雙頁(yè)編程技術(shù)和Interleaved編程技術(shù)等,多級(jí)流水線技術(shù)是用利用FLASH芯片的編程時(shí)間間隔,采用多組FLASH芯片構(gòu)建流水線處理結(jié)構(gòu);雙頁(yè)編程技術(shù)是利用單個(gè)FLASH芯片的雙頁(yè)獨(dú)立特點(diǎn),實(shí)現(xiàn)單位時(shí)間內(nèi)雙頁(yè)同時(shí)編程,這種技術(shù)能將編程速度提高一倍;Interleaved編程技術(shù)則是利用單個(gè)芯片多個(gè)核的特點(diǎn),分時(shí)利用這些核,從而實(shí)現(xiàn)存儲(chǔ)速度的提升,最高可以滿足lGB/s存儲(chǔ)速度。
[0030]FLASH由于生產(chǎn)工藝和介質(zhì)本身的特性,在編程過(guò)程中會(huì)出現(xiàn)隨機(jī)性的BIT錯(cuò)誤,因此為了保證用戶的使用需求,本發(fā)明采用實(shí)時(shí)糾錯(cuò)編碼技術(shù),保證數(shù)據(jù)的正確性,根據(jù)FLASH的用戶手冊(cè)知,1080個(gè)Byte最多出現(xiàn)24個(gè)BIT錯(cuò)誤,本發(fā)明采用的BCH糾錯(cuò)編碼技術(shù),能對(duì)1080個(gè)Byte實(shí)現(xiàn)多達(dá)32個(gè)BIT的糾錯(cuò)處理,能最大程度的滿足用戶需求,使誤碼率 <1(Γ12。
[0031]如圖4所示,所述的AD采集模塊包括多路AD采集器、FPGA芯片、DSP處理器、以太網(wǎng)ΡΗΥ芯片、時(shí)鐘管理器和晶振,所述的多路AD采集器接收來(lái)自外部的干擾信號(hào),AD采集器的輸出與FPGA芯片連接,F(xiàn)PGA芯片通過(guò)GTX接口與外部總線連接,F(xiàn)PGA芯片還通過(guò)DSP數(shù)據(jù)總線與DSP處理器連接,DSP處理器一端與預(yù)設(shè)的PCI接口連接,另一端通過(guò)以太網(wǎng)PHY芯片與千兆以太網(wǎng)連接;所述的時(shí)鐘管理器一路輸入端接收來(lái)自晶振的基準(zhǔn)信號(hào),時(shí)鐘管理器的輸出端與多路AD采集器連接,時(shí)鐘管理器到多路AD采集器的每一路的PCB走線長(zhǎng)度等長(zhǎng)。
[0032]如圖5所示,所述的光纖通道單元包括FPGA芯片、光纖收發(fā)器和以太網(wǎng)PHY芯片,所述的FPGA芯片通過(guò)GTX與板間高速總線連接,F(xiàn)PGA芯片還通過(guò)GTX與光纖收發(fā)器連接,光纖收發(fā)器通過(guò)光口輸出數(shù)據(jù),F(xiàn)PGA芯片還通過(guò)以太網(wǎng)PHY芯片與千兆以太網(wǎng)連接,F(xiàn)PGA芯片還分別與PCIe總線和CAN總線連接。
[0033]如圖6所示,所述的光纖接口卡包括光纖收發(fā)器、FPGA芯片和PCIe金手指,所述的FPGA芯片的與PCIe金手指連接,F(xiàn)PGA芯片的還通過(guò)光纖收發(fā)器與光口連接。
[0034]所述的主控計(jì)算機(jī)模塊選用AD-link公司的標(biāo)準(zhǔn)CPCI的高性能工業(yè)計(jì)算機(jī)板卡CPC1-6210。
[0035]所述的采集存儲(chǔ)分機(jī)還包括一個(gè)電源模塊,負(fù)責(zé)提供整機(jī)需要的電源,使用AC或者DC電源模塊接收外部的220V交流電源轉(zhuǎn)換為整機(jī)其他模塊需要的直流電源。
[0036]所述的轉(zhuǎn)儲(chǔ)服務(wù)器選用聯(lián)想供公司的S30系列,采用Intel至強(qiáng)E5-1600處理器,并具備PCIe3.0和PCIe2.0插槽,可以滿足用戶對(duì)光纖通道卡和HBA卡之間的數(shù)據(jù)傳輸要求。
[0037]磁盤陣列選用聯(lián)想公司的SureSAS112模塊化磁盤存儲(chǔ)系統(tǒng),主機(jī)連接方式支持FC和iCISI協(xié)議。
【權(quán)利要求】
1.一種多通道的干擾信號(hào)采集與處理驗(yàn)證的方法,其特征在于:它包括以下步驟: 51.采集存儲(chǔ):對(duì)干擾信號(hào)進(jìn)行采集,將其轉(zhuǎn)換為數(shù)字信號(hào),并進(jìn)行實(shí)時(shí)存儲(chǔ); 52.數(shù)據(jù)處理:對(duì)得到的數(shù)字信號(hào)進(jìn)行處理,包括回放處理子步驟、數(shù)據(jù)轉(zhuǎn)儲(chǔ)子步驟和文件管理子步驟。
2.根據(jù)權(quán)利要求1所述的一種多通道的干擾信號(hào)采集與處理驗(yàn)證的方法,其特征在于:所述的步驟SI包括以下子步驟: 511.信號(hào)獲取:陣列天線獲取干擾信號(hào)的射頻信號(hào); 512.信號(hào)傳輸:多通道接收機(jī)將獲取的信號(hào)傳輸給AD采集模塊,所述的AD采集模塊的米集為多路米集; 513.信號(hào)轉(zhuǎn)換:AD采集模塊同步采集,并保證每一路AD采集使用的采樣時(shí)鐘同源同相,F(xiàn)PGA芯片中利用同步觸發(fā)輸入信號(hào),實(shí)現(xiàn)對(duì)多路AD采集數(shù)據(jù)的同步接收,將信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),并在采集模塊中進(jìn)行通道不一致性校正; 514.信號(hào)存儲(chǔ):通過(guò)板間高速總線將采集到數(shù)字信傳輸?shù)礁咚俅鎯?chǔ)模塊,高速存儲(chǔ)模塊對(duì)來(lái)自AD采集模塊的高速數(shù)據(jù)的實(shí)時(shí)存儲(chǔ)。
3.根據(jù)權(quán)利要求1所述的一種多通道的干擾信號(hào)采集與處理驗(yàn)證的方法,其特征在于:所述的步驟S2中的回放處理子步驟包括以下子步驟: 5211.光纖通道單元接收到數(shù)據(jù)回放命令后,通過(guò)GTX接口從高速存儲(chǔ)模塊讀取數(shù)據(jù),通過(guò)PCIe接口將數(shù)據(jù)存儲(chǔ)到主控計(jì)算機(jī)本地硬盤; 5212.主控計(jì)算機(jī)模塊的處理軟件完成對(duì)回放數(shù)據(jù)的事后處理。
4.根據(jù)權(quán)利要求1所述的一種多通道的干擾信號(hào)采集與處理驗(yàn)證的方法,其特征在于:所述的步驟S2中的數(shù)據(jù)轉(zhuǎn)儲(chǔ)子步驟包括以下子步驟: 5221.光纖通道單元接收數(shù)據(jù)轉(zhuǎn)儲(chǔ)命令; 5222.通過(guò)GTX接口從高速存儲(chǔ)模塊讀取數(shù)據(jù),通過(guò)光纖將數(shù)據(jù)傳輸給數(shù)據(jù)轉(zhuǎn)儲(chǔ)分機(jī)的光纖接口卡; 5223.光纖接口卡通過(guò)光口接收來(lái)自采集存儲(chǔ)分機(jī)的轉(zhuǎn)儲(chǔ)數(shù)據(jù),并緩存數(shù)據(jù)轉(zhuǎn)換PCIe接口數(shù)據(jù),再將數(shù)據(jù)通過(guò)HBA卡存儲(chǔ)到磁盤陣列; 5224.轉(zhuǎn)儲(chǔ)服務(wù)器對(duì)磁盤陣列中的數(shù)據(jù)進(jìn)行處理和算法驗(yàn)證。
5.根據(jù)權(quán)利要求1所述的一種多通道的干擾信號(hào)采集與處理驗(yàn)證的方法,其特征在于:所述的步驟S2中的文件管理子步驟包括文件刪除、文件讀取和文件格式化。
6.根據(jù)權(quán)利要求2所述的一種多通道的干擾信號(hào)采集與處理驗(yàn)證的方法,其特征在于:所述的AD采集模塊中多路AD采集器的每一路的AD器件到時(shí)鐘的PCB走線長(zhǎng)度等長(zhǎng)。
7.根據(jù)權(quán)利要求2所述的一種多通道的干擾信號(hào)采集與處理驗(yàn)證的方法,其特征在于:所述的高速存儲(chǔ)模塊內(nèi)含F(xiàn)LASH陣列,所述的FLASH陣列為采用了 BCH糾錯(cuò)編碼技術(shù)的FLASH陣列,F(xiàn)LASH陣列包括多組FLASH芯片,所述的多組FLASH芯片為流水線處理結(jié)構(gòu)的芯片,所述的FLASH芯片為采用雙頁(yè)編程技術(shù)并包括多個(gè)分時(shí)利用的核的芯片。
【文檔編號(hào)】G06F13/38GK104408008SQ201410695347
【公開(kāi)日】2015年3月11日 申請(qǐng)日期:2014年11月27日 優(yōu)先權(quán)日:2014年11月27日
【發(fā)明者】龍寧, 張星星 申請(qǐng)人:成都龍騰中遠(yuǎn)信息技術(shù)有限公司
網(wǎng)友詢問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1