專利名稱:中央處理器的省電方法及系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種中央處理器的省電方法及系統(tǒng),特別涉及一種中央處理器在無法窺視事件的休眠狀態(tài)下發(fā)生總線主控器要求事件時(shí)的處理方法及系統(tǒng)。
背景技術(shù):
在現(xiàn)今生活中,電力為不可獲缺的能源之一,舉凡周遭所看到的電器皆需有電源方能運(yùn)作??上攵热羧鄙匐娫?,生活將會變的相當(dāng)不便,因此為了避免耗費(fèi)過多電源導(dǎo)致電源短缺,現(xiàn)今各種電器皆講究高效率且省電,計(jì)算機(jī)系統(tǒng)亦是如此,尤其是筆記型計(jì)算機(jī)。
目前的計(jì)算機(jī)系統(tǒng),例如個(gè)人計(jì)算機(jī)或者筆記型計(jì)算機(jī)皆設(shè)置有電源管理系統(tǒng),而其中最普遍的電源管理系統(tǒng)即為先進(jìn)結(jié)構(gòu)電源接口(AdvancedConfiguration and Power Interface,ACPI)。先進(jìn)結(jié)構(gòu)電源接口所制定的電源狀態(tài)包含有系統(tǒng)狀態(tài)G(Global)、裝置狀態(tài)D(Device)、休眠狀態(tài)S(Sleeping)以及中央處理器狀態(tài)C(CPU),系統(tǒng)狀態(tài)定義計(jì)算機(jī)系統(tǒng)整體的電源狀態(tài),裝置狀態(tài)定義計(jì)算機(jī)系統(tǒng)中各裝置的電源狀態(tài),休眠狀態(tài)為計(jì)算機(jī)系統(tǒng)在操作系統(tǒng)閑置時(shí)的省電狀態(tài),而中央處理器狀態(tài)定義為中央處理器的電源狀態(tài)。其中,中央處理器狀態(tài)具有C0、C1、C2、C3四個(gè)層級,計(jì)算機(jī)系統(tǒng)運(yùn)作時(shí),操作系統(tǒng)會依據(jù)中央處理器目前的使用狀態(tài)驅(qū)使中央處理器進(jìn)入適當(dāng)?shù)臓顟B(tài)。
上述的C0狀態(tài)為中央處理器可正常執(zhí)行指令的處理狀態(tài),而C1、C2與C3狀態(tài)分別為中央處理器三種不同層級的休眠狀態(tài)。C1狀態(tài)為中央處理器可在最短的時(shí)間回復(fù)至C0狀態(tài)的休眠狀態(tài);C2狀態(tài)較為C1狀態(tài)省電,中央處理器在C2狀態(tài)下僅執(zhí)行部份功能,例如窺視(snooping)處理事件功能,以窺視總線主控器要求(bus master request)事件并進(jìn)行處理,使計(jì)算機(jī)系統(tǒng)的周邊裝置可讀取系統(tǒng)內(nèi)存的數(shù)據(jù);在C3狀態(tài)下中央處理器幾乎不執(zhí)行任何功能,所以為最省電的休眠狀態(tài)。
請參閱圖1,其為現(xiàn)有技術(shù)的先進(jìn)結(jié)構(gòu)電源接口的中央處理器狀態(tài)切換圖。如圖所示,當(dāng)中央處理器處于C1、C2或C3狀態(tài)下,系統(tǒng)芯片接收到周邊裝置所發(fā)送的一中斷(interrupt)事件時(shí),中央處理器均會回復(fù)至C0狀態(tài)以處理中斷事件。除此之外,當(dāng)中央處理器處于C3狀態(tài)下,若有周邊裝置欲讀取系統(tǒng)內(nèi)存的數(shù)據(jù)而發(fā)送總線主控器要求事件時(shí),中央處理器也會回到C0狀態(tài)以進(jìn)行處理。其是因?yàn)镃3狀態(tài)為無法窺視事件的休眠狀態(tài),所以中央處理器必須從C3狀態(tài)返回C0狀態(tài)以恢復(fù)窺視事件的功能,始可窺視總線主控器要求事件而進(jìn)行處理,使周邊裝置可讀取系統(tǒng)內(nèi)存的數(shù)據(jù)。
中央處理器處理完總線主控器要求事件后,必須停留在C0狀態(tài)直到符合進(jìn)入C3狀態(tài)的條件時(shí),操作系統(tǒng)才會驅(qū)使中央處理器再度進(jìn)入C3狀態(tài)。但是,中央處理器在C2狀態(tài)下即可窺視總線主控器要求事件并進(jìn)行處理,所以驅(qū)使中央處理器自C3狀態(tài)返回C0狀態(tài)的處理方式將會使得中央處理器耗費(fèi)更多電源。
發(fā)明內(nèi)容
有鑒于此,本發(fā)明提供一種中央處理器的省電方法,適用于中央處理器處于一無法窺視事件的休眠狀態(tài),且一周邊裝置發(fā)送一總線主控器要求事件時(shí)。本發(fā)明的方法首先發(fā)送一第一控制信息至中央處理器,驅(qū)使中央處理器離開無法窺視事件的休眠狀態(tài),進(jìn)入一可執(zhí)行指令的處理狀態(tài);接著,阻止一回復(fù)信息傳送至中央處理器;然后,發(fā)送一第二控制信息至中央處理器,驅(qū)使中央處理器進(jìn)入一可窺視事件的休眠狀態(tài),且開啟仲裁器以傳送總線主控器要求事件至中央處理器進(jìn)行處理,如此即可達(dá)到省電的目的。
本發(fā)明另提供一種中央處理器的省電系統(tǒng),適用于中央處理器處于無法窺視事件的休眠狀態(tài),且周邊裝置發(fā)送總線主控器要求事件時(shí)。本發(fā)明的系統(tǒng)包含一仲裁器用以傳送總線主控器要求事件至中央處理器,以及一系統(tǒng)芯片用以接收總線主控器要求事件,并發(fā)送一第一控制信息與一第二控制信息至中央處理單元,以驅(qū)使中央處理單元離開無法窺視事件的休眠狀態(tài),進(jìn)入可窺視事件的休眠狀態(tài)以處理總線主控器要求事件,如此即可達(dá)到省電的目的。
圖1為現(xiàn)有技術(shù)的先進(jìn)結(jié)構(gòu)電源接口的中央處理器狀態(tài)的切換圖;圖2為本發(fā)明實(shí)施例的方塊圖;以及圖3為本發(fā)明實(shí)施例的流程圖。
附圖符號說明10中央處理器20系統(tǒng)芯片23仲裁器25電源管理單元30系統(tǒng)內(nèi)存35周邊裝置具體實(shí)施方式
本發(fā)明提出一種中央處理器的省電方法及系統(tǒng),使中央處理器在無法窺視事件的C3狀態(tài)并接收到總線主控器要求事件時(shí),進(jìn)入可窺視事件的C2狀態(tài),以窺視并處理總線主控器要求事件,以解決上述的問題。
請參閱圖2,其為本發(fā)明實(shí)施例的方塊圖。如圖所示,本發(fā)明包含一系統(tǒng)芯片20,其耦接于中央處理器10,并設(shè)有一仲裁器23與一電源管理單元25,此系統(tǒng)芯片20更耦接一系統(tǒng)內(nèi)存30與一周邊裝置35。當(dāng)周邊裝置35欲讀取系統(tǒng)內(nèi)存35的數(shù)據(jù)時(shí),會發(fā)送一總線主控器要求事件至系統(tǒng)芯片20,系統(tǒng)芯片20則通過仲裁器23傳送總線主控器要求事件至中央處理器10,以供中央處理器10窺視并進(jìn)行處理。系統(tǒng)芯片20的電源管理單元25用于發(fā)送控制信息至中央處理器10,以驅(qū)使中央處理器10依據(jù)當(dāng)下的使用狀態(tài)進(jìn)入不同電源狀態(tài)。
當(dāng)操作系統(tǒng)檢測到目前中央處理器10的運(yùn)作狀態(tài)并不忙碌,且符合進(jìn)入C3狀態(tài)的條件時(shí),操作系統(tǒng)會驅(qū)使中央處理器10進(jìn)入C3狀態(tài)。為了避免中央處理器10在進(jìn)入C3狀態(tài)后,系統(tǒng)芯片20通過仲裁器23傳送所接收的總線主控器要求事件或者中斷事件至中央處理器10,所以操作系統(tǒng)會先驅(qū)使系統(tǒng)芯片20關(guān)閉仲裁器23直到中央處理器10離開C3狀態(tài)。中央處理器10在離開C3狀態(tài)后隨即進(jìn)入可執(zhí)行指令的C0狀態(tài)。為了控制仲裁器23,操作系統(tǒng)會發(fā)出控制命令,系統(tǒng)芯片20即依據(jù)控制命令傳送一回復(fù)信息至中央處理器10并開啟仲裁器23,中央處理器10必須接收到回復(fù)信息后,才會擷取操作系統(tǒng)的指令繼續(xù)執(zhí)行。
如上述,中央處理器10進(jìn)入C0狀態(tài)后,必須等待一段時(shí)間,直到符合進(jìn)入C3狀態(tài)的條件時(shí)才會再進(jìn)入C3狀態(tài),若中央處理器10處理完總線主控器要求事件或中斷事件后,無須處理其它事件,則中央處理器10需耗費(fèi)多余電源在C0狀態(tài)等待。然而,中央處理器10在C2狀態(tài)下即可窺視事件狀態(tài),如果使中央處理器10可自C3狀態(tài)進(jìn)入C2狀態(tài)以處理總線主控器要求事件,并在處理完畢后回到C3狀態(tài),即可節(jié)省中央處理器10在處理總線主控器要求事件時(shí)與等待回復(fù)至C3狀態(tài)時(shí)所耗費(fèi)的電源。
由于系統(tǒng)芯片20的電源管理單元25僅會驅(qū)使中央處理器10在C0與C2狀態(tài)及C0與C3狀態(tài)間相互轉(zhuǎn)換,無法直接在C2與C3狀態(tài)間轉(zhuǎn)換,因此為使中央處理器10可自C3狀態(tài)進(jìn)入C2狀態(tài),必須藉由過渡至C0狀態(tài)方能達(dá)到。亦即,中央處理器10需自C3狀態(tài)先轉(zhuǎn)換至C0狀態(tài)后再轉(zhuǎn)換至C2狀態(tài);同理,中央處理器10欲自C2狀態(tài)回復(fù)至C3狀態(tài)時(shí)亦須先經(jīng)過C0狀態(tài)。但C0狀態(tài)僅為方便中央處理器10在C2與C3狀態(tài)互轉(zhuǎn)的過渡狀態(tài),中央處理器10并不需真正進(jìn)入C0狀態(tài)執(zhí)行任何指令,因此系統(tǒng)芯片20需防止中央處理器10擷取指令,并對應(yīng)開啟或關(guān)閉仲裁器23。
基于上述原因,所以本發(fā)明在中央處理器10離開C3狀態(tài)進(jìn)入C0狀態(tài)以處理總線主控器要求事件時(shí),阻止系統(tǒng)芯片20傳送與操作系統(tǒng)的控制命令對應(yīng)的回復(fù)信息至中央處理器10,使中央處理器10無法接續(xù)擷取指令而脫離操作系統(tǒng)的控制,并且藉由電源管理單元25驅(qū)使中央處理器10進(jìn)入C2狀態(tài),以處理總線主控器要求事件。在處理總線主控器要求事件完成后,同樣藉由電源管理單元25驅(qū)使中央處理器10離開C2狀態(tài)通過C0狀態(tài)返回至C3狀態(tài),直至系統(tǒng)芯片30接收到中斷事件才驅(qū)使中央處理器返回C0狀態(tài),并傳送回復(fù)信息至中央處理器10,使中央處理器10回復(fù)正常執(zhí)行指令的處理狀態(tài),以處理中斷事件。
請參閱圖3,其為本發(fā)明實(shí)施例的流程圖。如步驟S0所示,中央處理器10現(xiàn)處于無法窺視事件的C3休眠狀態(tài),此時(shí)仲裁器23為關(guān)閉;之后周邊裝置35如步驟S1所示,發(fā)送總線主控器要求事件至系統(tǒng)芯片20,首先系統(tǒng)芯片20的電源管理單元25執(zhí)行步驟S2,發(fā)送一第一控制信息至中央處理器10,驅(qū)使中央處理器10離開C3狀態(tài)而進(jìn)入C0狀態(tài)。電源管理單元25可通過發(fā)送一中斷信號或根據(jù)總線主控器要求事件發(fā)送此第一控制信息至中央處理器10,使中央處理器10離開C3狀態(tài)。
之后,系統(tǒng)芯片20會進(jìn)行步驟S3,阻止回復(fù)信息傳送至中央處理器10。由于中央處理器在C0狀態(tài)下藉由仲裁器23傳送總線主控器要求事件或者中斷事件,以進(jìn)行對應(yīng)的處理,若回復(fù)信息傳送至中央處理器10,則仲裁器23隨即開啟,使中央處理器10可開始正常工作,無法達(dá)到本發(fā)明欲在C2休眠狀態(tài)處理總線主控器要求事件的目的。
隨后,進(jìn)行步驟S4,發(fā)送一第二控制信息至中央處理器10,驅(qū)使中央處理器10離開C0狀態(tài)而進(jìn)入可窺視事件的C2狀態(tài),待中央處理器10進(jìn)入C2狀態(tài)后開啟仲裁器23,以通過仲裁器23傳送總線主控器要求事件至中央處理器10進(jìn)行處理。
當(dāng)系統(tǒng)芯片20檢測得知中央處理器10處理完總線主控器要求事件時(shí),將接續(xù)進(jìn)行步驟S5,關(guān)閉仲裁器23;然后,系統(tǒng)芯片20會如步驟S6所示,發(fā)送一第三控制信息至中央處理器10,驅(qū)使中央處理器10離開C2狀態(tài)進(jìn)入C0狀態(tài),此時(shí)中央處理器10仍不會擷取執(zhí)行指令。在步驟S5需先行關(guān)閉仲裁器23的原因在于,若仲裁器23未關(guān)閉即令中央處理器10進(jìn)入C0狀態(tài),將如上述中央處理器10得以接收其它總線主控器要求事件或者中斷事件。為使中央處理器10可在C0狀態(tài)下不處理任何事件,須在進(jìn)入C0狀態(tài)前先行關(guān)閉仲裁器23。
接著,系統(tǒng)芯片20執(zhí)行步驟S7,發(fā)送一第四控制信息至中央處理器10,驅(qū)使中央處理器10離開C0狀態(tài)回復(fù)至C3狀態(tài)。如此中央處理器10即可在C2狀態(tài)處理完總線主控器要求事件后又回復(fù)至C3狀態(tài),以達(dá)到降低中央處理器10消耗電源的目的。
中央處理器10在處理完總線主控器要求事件且回復(fù)至C3狀態(tài)后,若周邊裝置35又發(fā)送一處理事件,系統(tǒng)芯片20即執(zhí)行步驟S8,判斷處理事件是否為中斷事件。倘若周邊裝置35所發(fā)送的處理事件為總線主控器要求事件時(shí),則進(jìn)行步驟S9,再次發(fā)送第一控制信息至中央處理器10,驅(qū)使中央處理器10離開C3狀態(tài),并且重復(fù)執(zhí)行步驟S4至步驟S7,使中央處理器10進(jìn)入C2狀態(tài)處理總線主控器要求事件,并在結(jié)束后回復(fù)至C3狀態(tài)。
倘若周邊裝置35所發(fā)送的處理事件為中斷事件時(shí),由于中斷事件無法在休眠狀態(tài)下處理,因此中央處理器10必須離開C3狀態(tài)進(jìn)入C0狀態(tài)以處理中斷事件。所以系統(tǒng)芯片20會執(zhí)行步驟S10,發(fā)送第一控制信息至中央處理器10,驅(qū)使中央處理器10離開C3狀態(tài)而進(jìn)入C0狀態(tài),并且傳送回復(fù)信息至中央處理器10,驅(qū)使中央處理器10恢復(fù)擷取指令。此時(shí)中央處理器10會擷取并執(zhí)行操作系統(tǒng)的指令,驅(qū)使系統(tǒng)芯片20開啟仲裁器23,以傳送中斷事件至中央處理器10進(jìn)行處理。
簡言之,當(dāng)周邊裝置35所發(fā)送的處理事件為總線主控器要求事件時(shí),中央處理器10必須自C3狀態(tài)經(jīng)由C0狀態(tài)進(jìn)入C2狀態(tài)處理,之后系統(tǒng)芯片20阻止回復(fù)信息傳送至中央處理器10,仲裁器23在C3狀態(tài)過渡至C0狀態(tài)時(shí)皆為關(guān)閉,僅在進(jìn)入C2狀態(tài)處理總線主控器要求事件時(shí)為開啟,并在離開C2狀態(tài)前關(guān)閉。當(dāng)周邊裝置35所發(fā)送的處理事件為中斷事件時(shí),中央處理器10則自C3狀態(tài)進(jìn)入C0狀態(tài)處理,系統(tǒng)芯片20正常傳送回復(fù)信息,仲裁器23在C3狀態(tài)時(shí)為關(guān)閉,在C0狀態(tài)時(shí)為開啟。
綜上所述,本發(fā)明的中央處理器的省電方法及系統(tǒng),是在中央處理器在無法窺視事件的C3休眠狀態(tài)下,且周邊裝置發(fā)送總線主控器要求事件時(shí),先驅(qū)使中央處理器離開無法窺視事件的C3休眠狀態(tài),并且阻止回復(fù)信息傳送至中央處理器,接著驅(qū)使中央處理器經(jīng)由C0狀態(tài)進(jìn)入可窺視事件的C2休眠狀態(tài),讓中央處理器可窺視總線主控器要求事件以進(jìn)行處理。待中央處理器處理完成總線主控器要求事件后,再驅(qū)使中央處理器離開可窺視事件的C2休眠狀態(tài),并且經(jīng)由C0狀態(tài)而回復(fù)到無法窺視事件的C3休眠狀態(tài),如此即可達(dá)到省電的目的。
惟以上所述者,僅為本發(fā)明的一較佳實(shí)施例而已,并非用來限定本發(fā)明實(shí)施的范圍,舉凡依本發(fā)明申請專利范圍所述的形狀、構(gòu)造、特征及精神所為的均等變化與修飾,均應(yīng)包括在本發(fā)明的申請專利范圍內(nèi)。
權(quán)利要求
1.一種中央處理器的省電方法,適用于一中央處理器處于一無法窺視事件的休眠狀態(tài),且一周邊裝置發(fā)送一總線主控器要求事件時(shí),該方法包含有下列步驟發(fā)送一第一控制信息至該中央處理器,驅(qū)使該中央處理器離開該無法窺視事件的休眠狀態(tài);及發(fā)送一第二控制信息至該中央處理器,驅(qū)使該中央處理器進(jìn)入一可窺視事件的休眠狀態(tài);其中,該中央處理器離開該無法窺視事件的休眠狀態(tài)后,先進(jìn)入一可執(zhí)行指令的處理狀態(tài),再進(jìn)入該可窺視事件的休眠狀態(tài)。
2.如權(quán)利要求1所述的省電方法,其中,該中央處理器離開該無法窺視事件的休眠狀態(tài)后,更包含阻止一系統(tǒng)芯片傳送一回復(fù)信息至該中央處理器。
3.如權(quán)利要求1所述的省電方法,其中,該中央處理器進(jìn)入該可窺視事件的休眠狀態(tài)后,更包含開啟一仲裁器以傳送該總線主控器要求事件至該中央處理器進(jìn)行處理。
4.如權(quán)利要求3所述的省電方法,其中,該中央處理器處理完該總線主控器要求事件后,更包含關(guān)閉該仲裁器;發(fā)送一第三控制信息至該中央處理器,驅(qū)使該中央處理器離開該可窺視事件的休眠狀態(tài);以及發(fā)送一第四控制信息至該中央處理器,驅(qū)使該中央處理器回復(fù)至該無法窺視事件的休眠狀態(tài)。
5.如權(quán)利要求4所述的省電方法,該第一控制信息、該第二控制信息、該第三控制信息與該第四控制信息由一系統(tǒng)芯片的一電源管理單元發(fā)送至該中央處理器
6如權(quán)利要求4所述的省電方法,其中,該中央處理器離開該可窺視事件的休眠狀態(tài)后,先進(jìn)入該可執(zhí)行指令的處理狀態(tài)。
7.如權(quán)利要求4所述的省電方法,其中,該中央處理器回復(fù)至該無法窺視事件的休眠狀態(tài),且該周邊裝置發(fā)送一中斷事件時(shí),更包含發(fā)送該第一控制信息至該中央處理器,驅(qū)使該中央處理器離開該無法窺視事件的休眠狀態(tài)進(jìn)入該可執(zhí)行指令的處理狀態(tài),并傳送該回復(fù)信息至該中央處理器,且開啟該仲裁器以傳送該中斷事件至該中央處理器。
8.如權(quán)利要求1所述的省電方法,其中,該無法窺視事件的休眠狀態(tài)為一C3狀態(tài),該可窺視事件的休眠狀態(tài)為一C2狀態(tài),以及該可執(zhí)行指令的處理狀態(tài)為一C0狀態(tài)。
9.一種中央處理器的省電系統(tǒng),適用于一中央處理器處于一無法窺視事件的休眠狀態(tài),且一周邊裝置發(fā)送一總線主控器要求事件時(shí),該系統(tǒng)包含一仲裁器,傳送該總線主控器要求事件至該中央處理器;以及一系統(tǒng)芯片,接收該總線主控器要求事件,發(fā)送一第一控制信息與一第二控制信息至該中央處理器;其中,該中央處理器依據(jù)該第一控制信息離開該無法窺視事件的休眠狀態(tài),進(jìn)入一可執(zhí)行指令的處理狀態(tài),并依據(jù)該第二控制信息進(jìn)入一可窺視事件的休眠狀態(tài)以處理該總線主控器要求事件。
10.如權(quán)利要求9所述的省電系統(tǒng),其中,該系統(tǒng)芯片在該中央處理器進(jìn)入該可窺視事件的休眠狀態(tài)后,開啟該仲裁器以傳送該總線主控器要求事件至該中央處理器。
11.如權(quán)利要求10所述的省電系統(tǒng),其中,該中央處理器處理完該總線主控器要求事件后,該系統(tǒng)芯片關(guān)閉該仲裁器,并依序發(fā)送一第三控制信息與一第四控制信息至該中央處理器,驅(qū)使該中央處理器根據(jù)該第三控制信息離開該可窺視事件的休眠狀態(tài)進(jìn)入該可執(zhí)行指令的處理狀態(tài),然后根據(jù)該第四控制信息進(jìn)入該無法窺視事件的休眠狀態(tài)。
12.如權(quán)利要求11所述的省電系統(tǒng),其中,該中央處理器回復(fù)至該無法窺視事件的休眠狀態(tài),且該周邊裝置發(fā)送一中斷事件時(shí),該系統(tǒng)芯片發(fā)送該第一控制信息至該中央處理器,驅(qū)使該中央處理器離開該無法窺視事件的休眠狀態(tài)進(jìn)入該可執(zhí)行指令的處理狀態(tài),并傳送該回復(fù)信息至該中央處理器,且開啟該仲裁器以傳送該中斷事件至該中央處理器進(jìn)行處理。
13.如權(quán)利要求11所述的省電系統(tǒng),其中,該系統(tǒng)芯片更設(shè)有一電源管理單元,用于發(fā)送第一控制信息、該第二控制信息、該第三控制信息與該第四控制信息至該中央處理器。
14.如權(quán)利要求9所述的省電系統(tǒng),其中,該無法窺視事件的休眠狀態(tài)、該可窺視事件的休眠狀態(tài)與該可執(zhí)行指令的處理狀態(tài)分別為一C3狀態(tài)、一C2狀態(tài)與一C0狀態(tài)。
全文摘要
本發(fā)明涉及一種中央處理器的省電方法及系統(tǒng),應(yīng)用于中央處理器處于一無法窺視事件的休眠狀態(tài)且一周邊裝置發(fā)送一總線主控器要求事件時(shí)。本發(fā)明的省電方法首先驅(qū)使中央處理器離開無法窺視事件的休眠狀態(tài);之后,阻止一回復(fù)信息傳送至中央處理器;最后,驅(qū)使中央處理器進(jìn)入一可窺視事件的休眠狀態(tài)并開啟一仲裁器,以傳送總線主控器要求事件至中央處理器進(jìn)行處理。如此即可降低中央處理器所消耗電源,進(jìn)而節(jié)省計(jì)算機(jī)系統(tǒng)的電源。
文檔編號G06F1/32GK1936777SQ200610138840
公開日2007年3月28日 申請日期2006年9月19日 優(yōu)先權(quán)日2006年9月19日
發(fā)明者黃宗慶, 黃文俊, 魏睿民 申請人:威盛電子股份有限公司