亚洲狠狠干,亚洲国产福利精品一区二区,国产八区,激情文学亚洲色图

便攜式標(biāo)準(zhǔn)干擾源的制作方法

文檔序號:8255994閱讀:756來源:國知局
便攜式標(biāo)準(zhǔn)干擾源的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種信號發(fā)生器,具體涉及一種便攜式標(biāo)準(zhǔn)干擾源。
【背景技術(shù)】
[0002]目前,地球上已經(jīng)被各種頻率、強(qiáng)度的電磁信號所覆蓋,因此,我們經(jīng)常使用的導(dǎo)航衛(wèi)星和接收終端會遭到各種電磁信號的干擾,嚴(yán)重影響衛(wèi)星信號與地面站、各類終端間的通信,降低使用效果??垢蓴_技術(shù)是一種有效應(yīng)對干擾的措施,通過空域、時(shí)域、頻域以及聯(lián)合域的抗干擾處理,能夠有效抑制各種寬窄帶壓制干擾。將抗干擾技術(shù)應(yīng)用于接收機(jī),接收機(jī)將接收到的信號,通過抗干擾算法將干擾信號消除。對于由四路接收通道組成的抗干擾接收機(jī)終端測試的手段現(xiàn)階段主要為三臺信號源產(chǎn)生三路不同干擾信號與天線接收信號作為測試信號,來測試干擾接收機(jī)的主要抗干擾性能指標(biāo)。目前的導(dǎo)航信號模擬器,一般為單路輸出,產(chǎn)品體積大,造價(jià)高,主要應(yīng)用于導(dǎo)航仿真實(shí)驗(yàn)室。無針對干擾接收機(jī)終端的測試產(chǎn)品。

【發(fā)明內(nèi)容】

[0003]本發(fā)明需要解決的技術(shù)問題是提供一種能夠模擬各種干擾信號,體積小、便于攜帶的標(biāo)準(zhǔn)干擾源。
[0004]為解決上述技術(shù)問題,本發(fā)明所采用的技術(shù)方案是:
[0005]一種便攜式標(biāo)準(zhǔn)干擾源,包括便攜式鋁合金殼體、位于該殼體內(nèi)的電路板、安裝在殼體面板上的按鍵、顯示屏以及各類接口,電路板與按鍵、顯示屏以及各類接口通過導(dǎo)線連接;所述接口包括通訊接口、電源接口、天線接口等等,按鍵用于輸入控制指令,顯示器用于顯示各類指令以及干擾信號類型、功率等;所述電路板該干擾源的核心,是電氣線路和電子器件的載體,是根據(jù)電路原理圖制作而成,包括單片機(jī)電路、顯示驅(qū)動(dòng)電路、鍵盤電路、干擾信號發(fā)生電路以及變頻電路,其中單片機(jī)電路的輸出連接顯示驅(qū)動(dòng)電路的輸入,鍵盤電路的輸出連接單片機(jī)電路的輸入,單片機(jī)電路的輸出連接干擾信號發(fā)生電路以及變頻電路的輸入,干擾信號發(fā)生電路的輸出連接變頻電路的輸入,通過面板按鍵輸入控制指令,控制指令經(jīng)鍵盤電路處理送至單片機(jī)電路,單片機(jī)電路輸出干擾信號類型控制信號到干擾信號發(fā)生電路,同時(shí)輸出干擾功率控制信號到變頻電路,單片機(jī)電路將輸入的指令信號、干擾信號類型控制信號以及干擾功率控制信號送至顯示驅(qū)動(dòng)電路,經(jīng)顯示驅(qū)動(dòng)電路處理后顯示在顯示屏上。
[0006]所述的干擾信號發(fā)生電路以及變頻電路為三路,每路都包括干擾信號發(fā)生電路以及變頻電路,各路之間相互獨(dú)立且都受單片機(jī)電路控制,三路同時(shí)使用,各路之間輸出不同的干擾信號。其中干擾信號發(fā)生電路包括FPGA電路,DA轉(zhuǎn)換電路,時(shí)鐘信號輸入FPGA電路,經(jīng)FPGA電路產(chǎn)生所需的干擾信號類型,送至DA轉(zhuǎn)換電路,轉(zhuǎn)換成中頻干擾信號輸出,單片機(jī)輸出控制信號到FPGA電路,控制干擾信號的類型,F(xiàn)PGA電路是干擾信號發(fā)生電路的核心部分,同時(shí)也是該機(jī)器的核心部分。其中變頻電路包括低通濾波電路、本振電路、混頻電路、衰減電路、濾波放大電路,由干擾信號發(fā)生電路產(chǎn)生的中頻干擾信號經(jīng)低通濾波電路濾波送至混頻電路,與由本振電路送來的本振信號混合,送至衰減電路,經(jīng)衰減后送至濾波放大電路濾波、放大后輸出,單片機(jī)輸出控制信號到衰減電路,控制信號的衰減量,從而控制輸出信號的功率。
[0007]為了方便測試,電路板上進(jìn)一步還包括遠(yuǎn)程控制電路,該電路包括接口電路以及遠(yuǎn)程信號接收電路,遠(yuǎn)程信號接收電路的輸出連接接口電路的輸入,接口電路的輸出連接單片機(jī)電路,遠(yuǎn)程控制信號經(jīng)遠(yuǎn)程信號接收電路接收后送至接口電路,單片機(jī)電路接收由接口電路送出的控制信號。
[0008]由于采用了上述技術(shù)方案,本發(fā)明取得的技術(shù)進(jìn)步是:本發(fā)明設(shè)置三路相互獨(dú)立,互不干擾的中頻信號生成模塊和上變頻模塊,保證各個(gè)干擾信號的相互獨(dú)立;通過外部按鍵或遠(yuǎn)程控制,實(shí)現(xiàn)對各路干擾類型和信號功率動(dòng)態(tài)的調(diào)整,干擾信號采用可編程邏輯控制器FPGA,用Verilog HDL編程實(shí)現(xiàn),產(chǎn)生中頻干擾信號,可產(chǎn)生多種干擾信號類型;系統(tǒng)采用模塊化設(shè)計(jì),可方便擴(kuò)展干擾源的數(shù)量;體積小、便于攜帶。
【附圖說明】
[0009]圖1A、圖1B、圖1C是本發(fā)明的主視、后視、俯視圖;
[0010]圖2是本發(fā)明原理框圖;
[0011]圖3是本發(fā)明實(shí)施例中頻發(fā)生器原理框圖;
[0012]圖4是本發(fā)明實(shí)施例中變頻通道原理框圖;
[0013]圖5是本發(fā)明實(shí)施例中本振原理框圖;
[0014]圖6是本發(fā)明實(shí)施例中衰減電路原理框圖;
[0015]圖7A、圖7B是本發(fā)明實(shí)施例中1M時(shí)鐘電路以及1M輸出電路原理框圖;
[0016]圖8是本發(fā)明實(shí)施例中1M時(shí)鐘電路鎖10.23M輸出電路原理框圖;
[0017]圖9A、圖9B是本發(fā)明實(shí)施例中40.92M時(shí)鐘電路以及40.92M輸出電路原理框圖;
[0018]圖10A、圖1OB是本發(fā)明實(shí)施例中163.68M時(shí)鐘電路以及163.68M輸出電路原理框圖;
[0019]其中:1、顯示屏,2、按鍵,3、接口,4、殼體,5、電路板。
【具體實(shí)施方式】
[0020]下面結(jié)合實(shí)施例對本發(fā)明做進(jìn)一步詳細(xì)說明:
[0021]本發(fā)明是一種干擾源發(fā)生器,用于抗干擾終端機(jī)的抗干擾測試,本發(fā)明設(shè)置3路輸出,每路都具有連續(xù)波干擾、掃頻干擾、調(diào)頻干擾、調(diào)幅干擾、噪聲干擾、脈沖干擾,這六種壓制式干擾信號中的其中任意一種;用于抗干擾終端機(jī)測試,易于攜帶。
[0022]如圖1A,圖1B,圖1C所示,本發(fā)明由便攜式鋁合金殼體4、位于該殼體4內(nèi)的電路板5、安裝在殼體4面板上的按鍵2、顯示屏I以及各類接口 3等組成,電路板5與按鍵2、顯示屏I以及各類接口 3通過導(dǎo)線連接;所述接口 3包括通訊接口、電源接口、天線接口等等,按鍵2用于輸入控制指令,顯示器I用于顯示各類指令以及干擾信號類型、功率等;所述電路板5是該設(shè)備的核心,是電氣線路和電子器件的載體,干擾源的產(chǎn)生和控制都由電路板來完成,結(jié)合按鍵、顯示屏組成完整的干擾源發(fā)生器。
[0023]本發(fā)明電路是該設(shè)備的核心所在,其原理框圖如圖2所示,包括單片機(jī)電路、顯示驅(qū)動(dòng)電路、鍵盤電路、干擾信號發(fā)生電路以及變頻電路,其中單片機(jī)電路的輸出連接顯示驅(qū)動(dòng)電路的輸
當(dāng)前第1頁1 2 
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
1