本說明書一般涉及用于半橋或全橋輸出驅(qū)動級的柵極驅(qū)動器電路。
背景技術(shù):
最近在集成高電壓驅(qū)動器的市場上,對于高頻信號的需求越來越大。為了達到高性能,需要解決低電壓輸入和高電壓輸出之間的芯片中的高轉(zhuǎn)換速率和低延遲問題。
在dc-dc轉(zhuǎn)換器應用中,高轉(zhuǎn)換速率沿有助于獲得較高的效率,這是由于它們降低了換相損耗,因此降低了功耗,提高了使用這些電路的系統(tǒng)的性能。此外,較高的頻率允許選擇較小的電感,這就意味著較高的效率和較低的系統(tǒng)成本。
在包絡跟蹤應用中,高頻信號允許具有合適的供電電壓包絡。在這些系統(tǒng)中,供電電壓必須被持續(xù)地適配于負載要求,以便允許具有系統(tǒng)最大效率。這種情形特別適合用于數(shù)字通信基站(移動電話和數(shù)字電視是主要實例)。此外,只要必須解決對于輸出水平的快速反應,就必須獲得功率級上的從數(shù)字低電壓輸入信號到模擬高電壓輸出信號的低延遲。
在電子醫(yī)療應用中,尤其是在回音圖像儀(ecographicmachines)中,需要高電壓半橋以驅(qū)動壓電元件,從而得到超聲波。高電流峰值是需要的。
所有這些特征通常必須通過專用的設計方案來實現(xiàn)。
在圖1中,為了更好地理解利用高轉(zhuǎn)換速率信號進行操作的半橋驅(qū)動器輸出級或全橋驅(qū)動器輸出級的問題,示出了包含高側(cè)(即,連接到供電電壓的側(cè))支路和低側(cè)(即,連接到較低參考電壓的側(cè))支路(特別是接地支路)的半橋驅(qū)動器11。半橋11包括高側(cè)輸出晶體管和低側(cè)輸出晶體管,高側(cè)輸出晶體管特別是高電壓pmos或pmosfetmp,低側(cè)輸出晶體管特別是nmos或nmosfetmn,它們通過各自的柵極驅(qū)動器10p和10n而被控制,柵極驅(qū)動器10p和10n驅(qū)動施加到這些晶體管各自柵極的選通信號gp和gn。每個柵極驅(qū)動器10p和10n接收對應低水平信號plv或nlv作為輸入,然而其被稱為高電壓接地,即,它是偏移的低水平信號,在圖1中僅示出波形lsc,其簡要示出了引起高側(cè)柵極驅(qū)動器10p上輸入低信號plv邏輯狀態(tài)變化的瞬狀態(tài)振蕩。每個柵極驅(qū)動器10p和10n連接到各自的用于高側(cè)的高電壓電源vpp或用于低側(cè)的vnn,并且還接收稱為各自的高壓供電電壓vpp_rif=vpp-vdd電壓或vnn_rif=vnn-vdd電壓的參考接地電壓,vdd作為數(shù)字供電電壓,特別是低水平的供電電壓。
附圖標記12表示鍵合引線的寄生電感,該鍵合引線在半橋11和高側(cè)高電壓電源vpp之間連接芯片與封裝焊盤13,并且還示出了與封裝焊盤13相關(guān)的電壓發(fā)生器14。附圖標記15表示高側(cè)功率mosfetmp的寄生電容,同時用附圖標記16表示電容器,所述電容器代表電源線和信號線之間、芯片中的固定電壓和信號線之間、以及芯片中的固定電壓和被稱為接地電壓vpp_rif之間存在的電容。如已經(jīng)提到的,為簡單起見,在圖1中僅僅示出對應于高側(cè)的寄生元件,盡管在低側(cè)存在雙寄生元件。
然后,使用olv指示相對于供電電壓vpp和參考接地電壓vpp_rif的低壓元件上的過電壓,ov表示高側(cè)mosfet晶體管mp的柵極導通信號的過電壓,uv對應于欠電壓,而ohv表示在半橋11輸出高壓元件上的總過電壓。i表示在高側(cè)mosfetmp中流動的電流的尖峰,該尖峰導致vpp振蕩。
寄生元件15和16決定在高轉(zhuǎn)換速率信號存在情況下的若干效果。
首先,半橋驅(qū)動器輸出上的高側(cè)坡(highslopes)導致電流尖峰i形貌有巨大的尖端。此電流尖峰流過呈現(xiàn)寄生電感15的任何金屬路徑,如鍵合引線12和包絡中的其他鍵合引線,導致供電電壓上的高振蕩,這可能:
-損壞相關(guān)功率級mosfetmp或mn,功率級mosfetmp或mn在mosfet處于導通(on)狀態(tài)時,具有超柵極源極電壓vgs,功率級mosfetmp或mn在mosfet處于截止(off)狀態(tài)時,具有超漏極源極電壓vds,
-損壞低壓邏輯,
-導致功率器件的偽(spurious)導通或偽截止,這是因為邏輯狀態(tài)的變化,例如在柵極驅(qū)動器11p處信號lv中所示的情形。這可能會由于交叉?zhèn)鲗?高側(cè)和低側(cè)同時導通)導致功率級的損壞,并可能導致半橋?qū)⑻幱诟咦杩範顟B(tài)。
已采取了若干方法來避免上述不利影響。
例如,為了獲得低延遲,已知的是使用電容柵極驅(qū)動器。然而這個解決方案本身決定了對于高電壓電源振蕩的敏感度。為了避免這后一問題,已知通過例如用凸點鍵合代替鍵合引線,以減少從電路到濾波電容的路徑中的寄生電感,雖然結(jié)果通常還有欠缺。
同樣,使用包絡中的電容或者在距離硅非常小的距離濾波電源電壓通常被證明是不夠的。包絡中另外的無源元件意味著成本的增加。
還知曉的是,將供電路徑分割成濾波無源元件和發(fā)生器。然而,在凸點數(shù)目和外部無源元件數(shù)量增加的同時,獲得了低面積效率(凸點有限的硅面積和生產(chǎn)成本)。
當然,可以嘗試使用較低的工作頻率和轉(zhuǎn)換速率、緩慢導通和截止,但這決定了有限的功能,即,芯片中的高傳播延遲。
對于偽導通和偽截止的問題,已知的是使用電阻水平移位器,然而這并不總是有效,導致高功率消耗和緩慢換向。當幾個半橋共用同一電源時,屏蔽電路反而是不適用的。
技術(shù)實現(xiàn)要素:
本公開內(nèi)容的各種實施例可以應用于例如跟蹤4g,5g的包絡、偏移基站、數(shù)字站、數(shù)字電視、dc-dc變換器、超聲脈沖發(fā)生器。
一個或多個實施例提供了用于半橋或全橋輸出驅(qū)動級的柵極驅(qū)動器電路,以高轉(zhuǎn)換速率操作,它解決了現(xiàn)有技術(shù)的缺陷。
權(quán)利要求書構(gòu)成了在此提供的針對各種實施例的技術(shù)教導的主要部分。
根據(jù)這里所描述的解決方案,電路包括高側(cè)和低側(cè)支路,每個高側(cè)支路和低側(cè)支路包括具有信號輸出的置位-復位鎖存器,信號輸出作為選通信號饋入半橋或全橋驅(qū)動級的對應晶體管,并且包括差分電容水平移位器電路,接收處于低電壓水平的輸入信號,并輸出高電壓信號以驅(qū)動置位-復位鎖存器的置位輸入和復位輸入
在變型實施例,該電路包括:該差分電容水平移位器電路包括電容水平移位器電路部分,該電容水平移位器電路部分接收處于低電壓水平的該輸入信號,將處于低電壓水平的該輸入信號移位到高電壓水平,并將其提供給差分電路,該差分電路的輸出分別饋入該置位-復位鎖存器的置位輸入和復位輸入。
在變型實施例中,電路包括置位-復位鎖存器,該置位-復位鎖存器通過包括多個限定抽頭的反相緩沖器的驅(qū)動鏈,將其輸出饋入到晶體管,該差分電路包括兩個反饋電路模塊,這兩個反饋電路模塊被配置成,當被使能時,將附加電流饋入到該差分電路的兩個輸出,該電路模塊通過從該延遲線的抽頭獲得的各自反饋信號被使能,特別是對應于提供該置位-復位鎖存器的反相輸出的抽頭的第一反饋信號和在后面抽頭獲得的第二反饋信號。
在變型實施例,該電路包括接收作為輸入的pwm信號并輸出該低水平信號的低水平信號發(fā)生器,該低水平信號發(fā)生器配置成以產(chǎn)生將所述輸入pwm信號延遲給定時間延遲的延遲輸入信號,獲得低側(cè)信號以驅(qū)動低側(cè)晶體管對該延遲輸入信號和輸入pwm信號執(zhí)行邏輯或布爾運算,得到高側(cè)信號以驅(qū)動該高側(cè)晶體管,并且對該延遲輸入信號和輸入pwm信號執(zhí)行邏輯與布爾運算。
在變型實施例中,電路包括發(fā)生器,該發(fā)生器被進一步配置成從該低側(cè)信號得到低側(cè)低水平導通信號和低側(cè)低水平截止信號以及高側(cè)低水平導通信號和高側(cè)低水平截止信號,該低側(cè)低水平導通信號具有對應從該低側(cè)信號的下降沿開始的給定長度的導通觸發(fā)脈沖,該低側(cè)低水平截止信號具有從該低側(cè)信號的上升沿開始的給定長度的截止觸發(fā)脈沖,該高側(cè)低水平導通信號和高側(cè)低水平截止信號具有從該高側(cè)信號的對應上升沿和下降沿開始的觸發(fā)脈沖。
在變型實施例,該電路包括附加同步回路,該附加同步回路產(chǎn)生相對于該pwm信號的同步并延遲的同步pwm延遲信號,該附加同步回路具有來自高側(cè)和低側(cè)延遲線的抽頭的低側(cè)延遲信號和高側(cè)延遲信號作為輸入,該附加同步回路配置成從該輸入信號得到第二置位-復位鎖存器的置位信號和復位信號,該第二置位-復位鎖存器輸出該同步pwm延遲信號。
在各種實施方案中,本文所述的技術(shù)方案還涉及上述實施例的的一個實施例中使用柵極驅(qū)動器電路驅(qū)動半橋或全橋輸出驅(qū)動級和執(zhí)行該柵極驅(qū)動器電路操作的方法。
附圖說明
將參考附圖結(jié)合非限制性實例進行描述,其中:
圖1是常規(guī)半橋驅(qū)動器的電路圖;
圖2是示意性地表示如本文所述的柵極驅(qū)動器電路的一個實施例的電路圖;
圖3a和3b是表示在圖2的柵極驅(qū)動器電路中采用的信號的時序圖;
圖4是電路圖,詳細說明了圖2的柵極驅(qū)動器電路的高側(cè)差分電容水平偏移器的一個實施例;
圖5是表示圖4電路的一個實施例的電路圖;
圖6表示本文中所述的柵極驅(qū)動器電路的替代實施例;
圖7a和7b是表示根據(jù)本公開實施例的柵極驅(qū)動器電路中采用的另外信號的時序圖;
圖8a和8b是表示在圖6的實施例中采用的信號的時序圖。
具體實施方式
隨后的描述說明旨在描述實施例的深入理解的各種特定細節(jié)??梢栽跊]有一個或多個具體細節(jié)、或者使用其它方法、組件、材料等的情況下實施這些實施例。在其他情況下,公知的結(jié)構(gòu)、材料、或操作沒有示出或詳細描述,以免模糊這些實施例的各個方面。
在本說明書的框架中參照“實施例”或“一個實施例”是指,相對于實施例描述的特定配置、結(jié)構(gòu)或特征被包括在至少一個實施例中。同樣地,本說明書的各點存在的術(shù)語諸如“在實施例中”或“在一個實施例中”不一定指同一個實施例。此外,在一個或多個實施例中可以適當?shù)亟M合特定構(gòu)型、結(jié)構(gòu)或特性。
本文中所用的附圖標記旨在為了方便,因此并不限定保護范圍或?qū)嵤├姆秶?/p>
在圖2中,示出半橋輸出驅(qū)動級11,它是由柵極驅(qū)動器21的結(jié)構(gòu)驅(qū)動,柵極驅(qū)動器21的結(jié)構(gòu)包括高側(cè)柵極驅(qū)動器21p和低側(cè)柵極驅(qū)動器21n。
柵極驅(qū)動器21的結(jié)構(gòu)在各自的低電壓驅(qū)動器22po和22pf處接收兩個低水平信號,高側(cè)低水平導通信號ponlv和高側(cè)低水平截止信號pofflv,該各自的低電壓驅(qū)動器22po和22pf連接到數(shù)字電壓源vdd和對應的接地gnd。低電壓高側(cè)驅(qū)動器22po和22pf連同對應低電壓低側(cè)電壓驅(qū)動器22no和22nf一起包含在低水平驅(qū)動級22中。
這樣的信號優(yōu)選地通過信號發(fā)生器30產(chǎn)生,信號發(fā)生器30接收輸入pwm信號pwm_in(在圖7a的時序圖中示出),并產(chǎn)生高側(cè)低水平導通信號ponlv和高側(cè)低水平信號pofflv。通常,信號發(fā)生器30控制所有高側(cè)和低側(cè)信號。在圖7a中,示出了由信號發(fā)生器30產(chǎn)生的其它信號的時序圖。特別是,信號發(fā)生器30產(chǎn)生延遲輸入信號pwm_in_delayed,例如通過延遲線,延遲給定時間延遲δ的輸入pwm信號pwm_in。然后,信號發(fā)生器電路30在延遲輸入信號pwm_in_delayed和輸入pwm信號pwm_in上執(zhí)行邏輯或(or),從而獲得低側(cè)信號nlv來驅(qū)動低側(cè)mosfet,并且在延遲輸入信號pwm_in_delayed和輸入pwm信號pwm_in上執(zhí)行邏輯或,從而獲得高側(cè)信號nlv以驅(qū)動高側(cè)mosfet,高側(cè)信號nlv具有延遲了時間延遲δ的上升沿和預期時間延遲δ的下降沿,以避免半橋11的兩個mosfet同時導電。在圖7a中,noff指示對應于nmosmn要進入截止狀態(tài)的轉(zhuǎn)換,而non表示導通狀態(tài)。以相同的方式,poff指示對應于功率pmosmp要進入截止狀態(tài)的轉(zhuǎn)換,而pon表示導通狀態(tài)。
如圖7b所示,從低側(cè)信號nlv發(fā)生器30可以得到低側(cè)低水平截止信號nofflv和低側(cè)低水平導通信號nonlv,該低側(cè)低水平截止信號nofflv在低側(cè)信號nlv的上升沿具有從對應nmosmn截止狀態(tài)noff開始的從高狀態(tài)到低狀態(tài)的給定長度的觸發(fā)脈沖hnf,該低側(cè)低水平導通信號nonlv具有從nlv低側(cè)信號的下降沿(狀態(tài)non)開始的給定長度的觸發(fā)脈沖hno。對于高側(cè)信號plv同樣可以實現(xiàn)上述的情形,即,獲得高側(cè)低水平導通信號ponlv和高側(cè)低水平截止信號pofflv,該高側(cè)低水平導通信號ponlv和高側(cè)低水平截止信號pofflv具有從高側(cè)信號plv的對應上升沿和下降沿開始的、從高邏輯狀態(tài)到低邏輯狀態(tài)的觸發(fā)脈沖hpo和hpf。
根據(jù)在這里描述的本技術(shù)方案的一個方面,在每個這樣低水平高側(cè)驅(qū)動器22po和22pf輸出處的低側(cè)低水平信號pofflv,ponlv將作為置位信號和復位信號分別饋入高側(cè)置位-復位鎖存器24p的置位輸入s和復位輸入r,而在每個這樣低水平低側(cè)驅(qū)動器22no和22nf的輸出處的高側(cè)低水平信號nofflv,nonlv將被饋入到低側(cè)置位-復位鎖存器24n的置位輸入s和復位輸入r。高側(cè)鎖存器24p的高側(cè)輸出qp驅(qū)動高側(cè)pmos晶體管mp,低側(cè)鎖存器24n的低側(cè)輸出qn驅(qū)動高側(cè)nmos晶體管mn。
然而,根據(jù)這里描述的技術(shù)方案的另一相關(guān)方面,為了避免由于供應電壓振蕩造成的偽置位(set)/復位(reset),高側(cè)差分電容水平移位器電路23p插入在高側(cè)低水平信號pofflv,ponlv和高側(cè)置位-復位鎖存器24p之間,高側(cè)差分電容水平移位器電路23n插入在低側(cè)低水平信號nofflv,nonlv和低側(cè)置位-復位鎖存器24n之間。
現(xiàn)在,僅將描述高側(cè)差分電容水平移位器電路23p,這是因為低側(cè)差分電容水平移位器電路23n具有相同的結(jié)構(gòu),只需考慮到低側(cè)差分電容水平移位器電路23n在半橋的低側(cè)并且涉及的是nmos晶體管而不是pmos晶體管。
因此,特別地,兩個高側(cè)低水平驅(qū)動器22po和22pn的輸出連接到各自高電壓電容器c1p和c2p的一端,高電壓電容器c1p和c2p包括在高側(cè)差分電容水平移位器電路23p中。高電壓電容器c1p和c2p的另一端是差分電路27p的輸入。這種差分電路27p輸出高電壓導通信號ponhv和高電壓截止信號poffhv,正如所提到的,高電壓導通信號ponhv和高電壓截止信號poffhv分別被傳輸?shù)街梦?復位鎖存器24p的置位和復位輸入。置位-復位鎖存器24p的輸出qp被提供給驅(qū)動鏈25p,驅(qū)動鏈25p包括具有增加電流容量的多個反相緩沖器26p。特別是示出五個反相器26p,在每個反相器26p的每個輸出限定了抽頭,在這些抽頭處可以汲取鎖存器的輸出qp版本,相對于鎖存器的輸出qp來講,輸出qp版本或者是反相的即否定的,或者是非否定的。在驅(qū)動鏈25p的端部得到施加到高側(cè)mosfetmp的柵極的選通信號gp。在驅(qū)動鏈25p的第一反相器26p的輸出,獲得反相信號qinv,這被作為反饋信號gpon反饋到差分電路27p的反饋輸入。在驅(qū)動鏈25p的第二反相器26的輸出,汲取緩沖信號qbuff,其被作為截止反饋信號gpoff反饋到差分電路27p的另一反饋輸入。
參考圖2,必須強調(diào)的是,雖然在圖中未示出,從低側(cè)驅(qū)動鏈25n將導通反饋信號gnon反饋到低側(cè)差分電路27n的反饋輸入,將截止反饋信號gpoff反饋到低側(cè)差分電路27n的另一反饋輸入,對于高側(cè)來講,以上述相同的方式產(chǎn)生這些反饋信號。
在圖3a中,示出圖2所示電路的主要信號的時序圖。這些信號是已經(jīng)參考圖7a和7b所討論的類型,即,輸入差分電路的低水平信號具有脈沖hpo,hpf。
如圖所示,當在觸發(fā)脈沖hpn持續(xù)期間,高側(cè)低水平導通信號ponlv從高邏輯水平變?yōu)榈瓦壿嬎剑邆?cè)置位-復位鎖存器24p的輸出qp變?yōu)楦哌壿嬎剑哌x通信號gp變?yōu)榈瓦壿嬎?。當在脈沖hpo持續(xù)期間,低側(cè)低水平導通信號pofflv從高邏輯水平變?yōu)榈瓦壿嬎?,置?復位鎖存器24p的輸出qp變?yōu)榈退?,高?cè)選通信號gp變?yōu)楦哌壿嬎健?/p>
另一方面,在圖3b中,示出高側(cè)低水平截止信號pofflv和高側(cè)低水平導通信號ponlv,高側(cè)低水平截止信號pofflv和高側(cè)低水平導通信號ponlv可被用作柵極驅(qū)動器21的輸入,這是簡單的pwm輸入信號pwm_in及其取反信號的副本,特別是在圖7a中所示的邏輯或以及邏輯與信號。然而柵極驅(qū)動器21能夠以相同的方式在高側(cè)低水平導通信號ponlv的下降沿上切換高側(cè)置位-復位鎖存器24p的輸出qp,這種置位-復位鎖存器的輸出qp將變?yōu)楦咚?,而高選通信號gp將變低水平。這意味著,通過柵極驅(qū)動器21在當輸入信號變?yōu)榈退綍r,獲得半橋切換,而這對于觸發(fā)脈沖hpo,hno的高水平是不敏感的,如在圖3a中那樣。
在圖4中詳細描述了多個差分電路中的一個,即,高側(cè)差分電容水平移位器23p。
電路23p包括差分電路27,特別是差分放大器,其包括四個低電壓mosfet:m1,m2,m3,m4。兩個遲滯電路模塊272o和272f分別接收導通反饋信號gpon和截止反饋信號gpoff,它們的輸出連接到差分電路27p的輸出,即,高電壓導通信號ponhv和高電壓截止信號poffhv,其中具有低電壓導通信號ponlv和低電壓截止信號pofflv的差分電路的輸出作為輸入。換句話說,差分電路27p具有差分輸入,由低電壓導通信號ponlv和低電壓截止信號pofflv表示。差分電路27p使能高電壓導通信號ponhv和高電壓截止信號poffhv。
在圖4中還示出了低電壓驅(qū)動器22,其被提供有低電壓電源vdd、參考數(shù)字接地gnd。數(shù)字低水平輸入信號是ponlv和pofflv。如參照圖2已經(jīng)指出的,每個驅(qū)動器的輸出是高電壓電容c1p或c2p的端部或端子上的低水平信號lvs1,lvs2,位于由兩個電容器表示的水平移位器222p的低電壓側(cè)。高電壓電容c1p或c2p連接電路的低電壓部分,即,驅(qū)動器22,該電路具有由差分放大器27p和遲滯電路模塊272表示的高電壓部分。
差分放大器27p被提供有高電壓電源vpp和被稱為高電壓電源vpp的接地電壓vpp_rif(vpp_rif=vpp-vdd)。從水平移位器222的高電壓電容c1p或c2p的高電壓端子得到用于差分電路的輸入信號hvs1和hvs2。
輸入高電壓信號hvs1連接到pmosm1的柵極和漏極端子,這是反式二極管(transdiode)配置,并且輸入高電壓信號hvs1連接到pmosm4的柵極,其源極連接到高電壓電源vpp。另一輸入高電壓信號hvs2連接到pmosm2的柵極端子和漏極端子,這是反式二極管配置,并且輸入高電壓信號hvs2連接到pmosm3的柵極,其源極連接到高電壓電源vpp。pmosm3的漏極連接到pmosm1的源極,而pmosm4的漏極連接到pmosm1的源極。pmosm1的漏極通過極化電流發(fā)生器i4連接到接地電壓vpp_rif,而pmosm2的漏極通過極化電流發(fā)生器i5連接到接地電壓vpp_rif。連接到高電壓電源vpp的偏振電流發(fā)生器i6強制電流進入pmosm3的漏極中,同時以同樣方式,連接到高電壓電源vpp的偏振電流發(fā)生器i7強制電流進入pmosm4的漏極中。pmosm3和m4的這種漏極是差分電路231的輸出,在差分電路231的輸出上形成高電壓信號ponhv和poffhv。
差分電路27基本上如下操作。在靜態(tài)條件下,高水平信號hvs1和hvs2是在用于高側(cè)的高電壓電源vpp,低水平信號lvs1和lvs2是在供電電壓vdd。c1p,c2p的電容被充電,在它們的端子之間存在電壓降(vpp-vdd)(以便如果電壓vpp是高電壓電源則電容可能是高電壓分量)。
可以通過高電壓電容c1p和c2p發(fā)送的有源信號是負沿。低水平信號lvs端子上的數(shù)字供電電壓vdd(從vdd到gnd的信號)幅值的負沿造成高水平信號hvs端子上的負沿。應當指出,在實踐中,由于寄生電容,該寄生電容以與高電壓電容c1p或c2p共享的電荷工作,在信號沿期間,高電壓電容上的電荷相對于標稱值vpp-vdd略微減小。因此,位于高水平信號hvs1和hvs2端子處的沿的幅值略低于vdd。
如果出現(xiàn)負沿,例如在低水平信號lvs1所在的端子(并且在差分電路的輸入hvs1所在的端子),信號hvs1上的此負水平(等于mosfetm1柵極上的水平)導致mosfetm1的源極跟隨并且具有負沿,mosfetm1的源極對應于其上形成差分電路的高電壓導通信號ponhv的輸出。
同時,高水平信號hvs1也是mosfetm4的柵極,使得高水平信號hvs1上的負沿也導致mosfetm4的漏極具有上升沿,mosfetm4的漏極對應于其上形成差分電路的高電壓截止信號poffhv的輸出。
如果在mosfetm1和m2柵極出現(xiàn)共模輸入(即,在兩個輸入處都是負沿),在差分電路輸出(即mosfetm1和m2的漏極)上的每個效果被mosfetsm3和m4同一共模輸入的效果抵消,mosfetm1和m2的漏極都將具有到輸出的負沿,上述情況使得對應mosfetm1和m2柵極上的同一負沿,正在導致mosfetm1和m2漏極上的正沿。這里所述的共模輸入通常是干擾的結(jié)果。
遲滯電路模塊272向差分電路27p和整個電路23p添加遲滯。每個遲滯電路模塊272包括對應pmos,m5,m6,其源極連接到高電壓電源vpp,漏極與pmosm3和m4的漏極連接,pmosm3和m4的漏極是差分電路231的輸出。pmosm3和m4的柵極相應地由導通反饋信號gpon和截止反饋信號gpoff控制,使得這種pmosm5和m6向來自電流發(fā)生器i6和i7的極化電流添加附加電流。換句話說,遲滯電路272的輸入是代表高側(cè)選通信號gp狀態(tài)的截止反饋信號gpoff和導通反饋信號gpon。
因此,如果半橋11的功率pmosmp處于截止狀態(tài):則
·gp=vpp
·gpoff=vpp
·gpon=vpp_rif
pmosm5的附加電流流動到在其上形成高電壓導通信號ponhv的輸出節(jié)點,從而比pmosm5和電流發(fā)生器i6中的電流之和更大的電流將從pon_hv信號節(jié)點減小,以便在其上產(chǎn)生電壓降,這樣導致置位-復位鎖存器24p中的置位s事件,從而造成邏輯狀態(tài)改變。
如果半橋11的電源pmosmp是導通:則
·gp=vpp_rif
·gpoff=vpp_rif
·gpon=vpp
pmos的m6的附加電流流至在其上形成高電壓截止信號poffhv的輸出節(jié)點,從而比pmosm6和極化電流發(fā)生器i7中的電流之和更大的電流將從poffhv信號節(jié)點減小,以便在其上產(chǎn)生電壓降,這樣導致置位-復位鎖存器24p中的復位r事件,從而造成邏輯狀態(tài)改變。
因此,該添加的電流使得在功率pmos導通時難以將其截止(反之亦然),使得僅僅通過驅(qū)動水平移位器222而來自驅(qū)動器22的驅(qū)動信號才強到足以引起邏輯狀態(tài)改變,而來自高電壓電源振蕩的差動干擾不夠強。
換言之,由電路272o,272f實現(xiàn)的遲滯功能向功率mosfetmp和mn的狀態(tài)變化添加了一種慣性,使得僅當由來自控制邏輯的信號命令時才改變狀態(tài),而不是通過干擾改變狀態(tài)。雖然差分電路防止了共模干擾的動作,但遲滯電路針對于例如由于生產(chǎn)過程中的技術(shù)層面所導致電路的高支路和低支路之間可能的不對稱,加強了該柵極驅(qū)動器,有利于相對于另一個來講邏輯水平之間的過渡。
只有在高側(cè)上的功率pmos輸出晶體管mp導通時,遲滯電路272f的mosfetm6才導通。當另一個輸入高電壓信號hvs2上出現(xiàn)負沿時,這將應使得高側(cè)功率pmos截止,隨著mosfetm2柵極上電壓的減小,同樣mosfetm2的電壓電源試圖降低,然而遲滯電路272f操作以通過在mosfetm6中電流的增加(這是由于其漏極-源極電壓vds的增大而引起的)抵抗這種降低。應該注意的是,因為驅(qū)動的是mosfetm6的漏極,而不是柵極,需要接受對于電流值的二級效應。
為了獲得遲滯功能,通常要求差分電路23p,23n包括兩個反饋遲滯電路模塊272o,272f,該兩個反饋遲滯電路模塊272o,272f配置成在被使能時,將附加電流饋入至差分電路23p,23n的兩個輸出,由對應反饋信號使能該兩個反饋遲滯電路模塊272o,272f,該對應反饋信號的邏輯狀態(tài)對應于相應支路驅(qū)動級11的輸出晶體管的輸入處邏輯狀態(tài)和其反相態(tài)。參考圖2,其中為簡單起見,僅僅示出了反饋信號gpon和gpoff,反饋遲滯電路模塊272o和272f接收高側(cè)輸出mosmp柵極處的信號(其柵極的高或低邏輯水平)和其反相作為輸入。
這例如可以得到,可選地:
-作為反饋信號即gpon和gpoff使用,專有選通信號,并在遲滯電路272局部執(zhí)行反相操作;
-置位-復位鎖存器作為鎖存器24使用,鎖存器24具有兩個輸出作為反饋信號的q輸出和反相輸出qn,即,gpon和gpoff作為遲滯電路的輸入;
-利用了驅(qū)動鏈25p,25n,驅(qū)動鏈25p,25n包括具有一定大小的反相緩沖器26的鏈(即,在它們的輸出處電流是可獲得的),還包括輸入電容,該輸入電容沿著鏈增加,并考慮了兩個連續(xù)反相緩沖器26的兩個連續(xù)輸出信號,該兩個連續(xù)輸出信號中的一個輸出信號是另一個的反相。這是圖2所示的解決方案。
在圖5中,示出圖4電路的實施方案,特別是電流發(fā)生器i4,i5,i6,i7的實施。如圖所示,發(fā)生器i4是通過由nmosmosfetm00和mosfetm04形成的電流鏡得到的,而nmosmosfetm05與nmosmosfetm00形成并聯(lián)的第二電流鏡,第二電流鏡對應于電流發(fā)生器i5。如圖所示,這樣nmosm00,m04和m05的源極連接到高參考接地vpp_rif,而m04的漏極連接到pmosm1的漏極,m05的漏極連接到m2的漏極。
以同樣的方式,發(fā)生器i6通過由pmosmosfetm03和pmosmosfetm06形成的電流鏡獲得,而pmosmosfetm07與pmosmosfetm03形成并聯(lián)的第二電流鏡,該第二電流鏡對應于電流發(fā)生器i7。如圖所示,nmosm03,m06和m07的源極連接到高電壓電源vpp,而m06的漏極連接到pmosm1的源極,m07的漏極連接到m2的源極。第一偏振nmosm01放置成具有漏極和柵極,其漏極與m00的漏極連接,并且第一偏振nmosm01是處于反式二極管結(jié)構(gòu),其柵極與漏極短路。連接反式二極管結(jié)構(gòu)的第二偏振nmosm02,其漏極連接到m01的源極,其源極連接到m03的漏極。該第一和第二偏振nmosm01和m02具有一定尺寸,以設置電流發(fā)生器的工作點。
在圖6中,示出與附加同步回路40相關(guān)聯(lián)的柵極驅(qū)動器21,附加同步回路40產(chǎn)生同步pwm延遲信號pwm_delay。在圖6中還示出前面提到的參照圖2低水平信號的低水平發(fā)生器30。如討論的,pwm信號pwm_in進入發(fā)生器30,而附加同步回路40從驅(qū)動鏈25p和25n在第三低側(cè)反相器26n后得到低側(cè)延遲信號qn_delay,以及在第四高側(cè)反相器26p后得到高側(cè)延遲信號qp_delay,它們都是附加同步回路40的輸入。
附加同步回路40在每個高側(cè)輸入和低側(cè)輸入處包括低電壓電容器cp和cn,連接在驅(qū)動器42p或42n的輸入處。該高側(cè)輸入和低側(cè)輸入通過電阻器rp(rn)連接到低電壓接地,使得低電壓電容器cp(cn)在驅(qū)動器42p(42n)的輸入處具有低水平電壓延遲信號gplv(gnlv)。高側(cè)驅(qū)動器42p的輸出在使用pwm輸入信號pwm_in在邏輯或門43p中執(zhí)行邏輯或之后,饋入到置位-復位鎖存器44的一組輸入。在雙工模式中,在邏輯或門43p中使用反相的pwm輸入信號pwm_n信號執(zhí)行邏輯或之后,低側(cè)驅(qū)動器42n的輸出饋入置位-復位鎖存器44的復位輸入,然后輸出同步pwm延遲信號pwm_delay。
對應信號被顯示在圖8a和8b的時序圖中。
在圖8a橢圓內(nèi),re指示輸入信號pwm_in的上升沿。這種上升沿re傳播通過柵極驅(qū)動器21和同步回路40的各種信號,以產(chǎn)生pwm延遲信號pwm_delay的延遲上升沿。橢圓fe以相同的方式表示下降沿,特別是輸入信號pwm_in和pwm延遲信號pwm_delay。在圖8a中示出對應于圖3b的情況,其中電路21在pwm信號的上升沿上導通,但沒有產(chǎn)生用于低水平驅(qū)動信號的脈沖hpo,hpf。
剛才所描述的柵極驅(qū)動器電路得到了若干優(yōu)點。
描述的柵極驅(qū)動器電路執(zhí)行從低電壓數(shù)字輸入到半橋柵極的水平偏移,通過電容水平移位器具有快速水平偏移、低功耗。
所描述的柵極驅(qū)動器電路特別是利用了差分拓撲的優(yōu)點,以避免由于共模供電電壓振蕩造成的邏輯狀態(tài)的改變。使用遲滯增加了在電容水平移位器的兩個支路之間失配情況下的冗余。
當然,在不影響實施例原理的情況下,相對于在此純粹實例示出和描述的內(nèi)容,可以廣泛地修改結(jié)構(gòu)的細節(jié)和實施例,而不會因此脫離本實施例的范圍,如在隨后的權(quán)利要求書中定義的。
應當指出的是,橋mosfet優(yōu)選的是高電壓mosfet,但是這里描述的柵極驅(qū)動器電路可以與低電壓橋mosfet使用,高電壓被施加到低電壓橋mosfet的柵極,而該橋的電源例如為低數(shù)字電壓電源。
當然,用于高側(cè)的高電壓電源vpp和/或用于低側(cè)的vnn也可以是反相的,對于本領域技術(shù)人員來講,很明顯在這種情況下,應當使用雙重結(jié)構(gòu)的柵極驅(qū)動器,這樣落入了此處描述的柵極驅(qū)動器的保護范圍內(nèi)。
上述的各種實施例可被組合以提供另一實施例。根據(jù)上面詳細描述的說明書,可以對實施例進行這些和其他的變化。在一般情況下,在下面的權(quán)利要求中,使用的術(shù)語不應該被解釋為將權(quán)利要求限制為本說明書和權(quán)利要求書中公開的具體實施例,而是應被解釋為包括所有可能的實施例以及與這些權(quán)利要求等同的全部范圍。因此,權(quán)利要求不受本公開的限制。