專利名稱:短波窄帶跳頻預(yù)后選器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及無線通信的技術(shù)領(lǐng)域,特別涉及短波窄帶跳頻預(yù)后選器。
背景技術(shù):
隨著通信環(huán)境的變化和發(fā)展,傳統(tǒng)的定頻預(yù)后選器已經(jīng)不能滿足實(shí)際的需求。短波窄帶跳頻預(yù)后選器既可以作為接收機(jī)收信道的預(yù)選器,也可以作為發(fā)射機(jī)發(fā)信道的后選器,可以跟隨主機(jī)同步進(jìn)行定頻濾波或跳頻濾波;該項(xiàng)功能可以有效替換掉定頻預(yù)后選器,既滿足整機(jī)的定頻工作要求,又能隨時(shí)跟隨主機(jī)進(jìn)行跳頻工作,能有效消除短波電臺、短波接收機(jī)、短波發(fā)射機(jī)、短波通信系統(tǒng)內(nèi)設(shè)備之間的同址相互以及外界的強(qiáng)信號干擾。傳統(tǒng)的定頻預(yù)后選器不能實(shí)時(shí)的根據(jù)通信需要動態(tài)的改變工作頻率,因此容易受 到外界的干擾。選擇性是預(yù)后選器最重要的指標(biāo)之一,良好的選擇性對提高系統(tǒng)的抗干擾性具有重要的現(xiàn)實(shí)意義;跳頻時(shí)間也是很重要的指標(biāo),要求頻率切換時(shí)間越低越好,因此具有快速開關(guān)的電路是設(shè)計(jì)的難點(diǎn)和重點(diǎn)。預(yù)選器主要應(yīng)用于接收通道的前端,為了減小對接收系統(tǒng)(比如說噪聲系數(shù)、靈敏度等)的影響,需要充分的考慮預(yù)選器的增益和噪聲系數(shù),要求有適度高的增益和低的噪聲系數(shù);后選器主要應(yīng)用于發(fā)射通道的前端,為了減少對發(fā)射系統(tǒng)的影響,需要充分考慮后選器的互調(diào)和帶內(nèi)的增益波動,良好的帶內(nèi)增益波動有利于發(fā)射系統(tǒng)增益的控制。目前只有少數(shù)廠家能設(shè)計(jì)和生產(chǎn)短波跳頻預(yù)后選器,并且體積偏大。短波窄帶跳頻預(yù)后選器的主要技術(shù)難度主要集中在高選擇性、快速跳頻功能、適度的增益、低的噪聲系數(shù)以及小型化。
發(fā)明內(nèi)容
本發(fā)明的目的在于克服現(xiàn)有技術(shù)的缺點(diǎn)與不足,提供一種可以有效消除短波設(shè)備之間的干擾以及外界干擾的高選擇性短波窄帶跳頻預(yù)后選器。為了達(dá)到上述目的,本發(fā)明采用以下技術(shù)方案本發(fā)明一種短波窄帶跳頻預(yù)后選器,包括順序連接的寬帶跳頻濾波模塊、主控單元和窄帶跳頻濾波模塊,所述主控單元包括預(yù)選器主控單元和后選器主控單元,預(yù)選器主控單元和后選器主控單元是將外部設(shè)備傳來的信號的頻率字轉(zhuǎn)換為地址碼,通過地址碼對寬帶跳頻濾波模塊和窄帶跳頻濾波模塊的頻率進(jìn)行選擇和控制;寬帶跳頻濾波模塊和窄帶跳頻濾波模塊是對接收信號和發(fā)射信號進(jìn)行高選擇性濾波處理,同時(shí)實(shí)現(xiàn)跳頻功能。優(yōu)選的,所述預(yù)選器主控單元包括預(yù)選器FPGA控制電路、第一電源電路、第一射頻輸入端匹配電路、第一輸入端繼電器、預(yù)選器低噪放I型模塊、第一衰減器電路、預(yù)選器低噪放II型模塊、第一輸出端繼電器以及第一射頻輸出端匹配電路,所述第一電源電路為預(yù)選器低噪放I型模塊、第一衰減器電路、預(yù)選器低噪放II型模塊、寬帶跳頻濾波模塊以及窄帶跳頻濾波模塊供電,所述預(yù)選器FPGA控制電路控制第一繼電器、第一衰減器和第二繼電器,并為寬帶跳頻濾波模塊和窄帶跳頻濾波模塊提供地址碼,所述預(yù)選器低噪放I型模塊、第一衰減器電路以及預(yù)選器低噪放II型模塊順序連接。
優(yōu)選的,所述后選器主控單元包括后選器FPGA控制電路、第二電源電路、第二射頻輸入端匹配電路、第二輸入端繼電器、第二衰減器電路、后選器低噪放I型模塊、后選器低噪放II型模塊、第二輸出端繼電器以及第二射頻輸出端匹配電路;所述第二電源電路為后選器低噪放I型模塊、后選器低噪放II型模塊、第二衰減器電路、寬帶跳頻濾波模塊以及窄帶跳頻濾波模塊供電;所述后選器FPGA控制電路控制第二輸入端繼電器、第二衰減器電路和第二輸出端繼電器,并為寬帶跳頻濾波模塊和窄帶跳頻濾波模塊提供地址碼,所述第二衰減器電路、后選器低噪放I型模塊以及后選器低噪放II型模塊順序連接。優(yōu)選的,所述主控單元還包括電源轉(zhuǎn)換芯片,所述電源轉(zhuǎn)換芯片分別為低噪放I型模塊、低噪放II型模塊、衰減器電路、主控單元FPGA電路、寬帶跳頻濾波模塊和窄帶跳頻濾波模塊提供電壓;同時(shí)所述電源轉(zhuǎn)換芯片對外接的電壓進(jìn)行濾波處理,然后提供給寬帶跳頻濾波模塊和窄帶跳頻濾波模塊。優(yōu)選的,寬帶跳頻濾波模塊和窄帶跳頻濾波模塊均由數(shù)字單元和射頻調(diào)諧濾波網(wǎng)絡(luò)單元組成,數(shù)字單元包括FPGA電路和驅(qū)動電路,主控單元的主控FPGA電路將外部主機(jī)發(fā)過來的頻率字轉(zhuǎn)換為地址碼,發(fā)給數(shù)字單元的FPGA電路,再通過驅(qū)動電路,控制跳頻濾波 模塊中PIN管的導(dǎo)通和關(guān)斷。 優(yōu)選的,所述驅(qū)動電路由兩個(gè)快速開關(guān)管、電阻和電容組成,驅(qū)動電路的輸入部分包括一個(gè)快速開關(guān)管和一個(gè)電阻,快速開關(guān)管的基極通過一個(gè)電阻與FPGA控制電路相連,輸出部分的另一個(gè)快速開關(guān)管的集電極與外接電源相連;外接電源通過幾個(gè)電阻給快速開關(guān)管提供偏置電壓,輸出端快速開關(guān)管的發(fā)射極通過一個(gè)電阻后,輸出控制信號,輸入部分的快速開關(guān)管的集電極與輸出部分快速開關(guān)管的發(fā)射極之間有電阻進(jìn)行限流處理;外接電源通過電容進(jìn)行濾波處理。優(yōu)選的,所述射頻調(diào)諧濾波網(wǎng)絡(luò)單元采用三級調(diào)諧方式,各級諧振電路通過T型耦合網(wǎng)絡(luò)相連,組成電感型耦合網(wǎng)絡(luò),諧振電路采用電感和電容并聯(lián)諧振的方式,諧振電路的電感始終是不變的,通過改變介入諧振電路的電容的容值來改變跳頻的頻率,兩邊的LC振蕩電路對電路進(jìn)行阻抗匹配。優(yōu)選的,每一級諧振網(wǎng)絡(luò)按照步進(jìn)電容計(jì)算所包括的電容數(shù)量相同。優(yōu)選的,所述低噪放I型模塊和低噪放II型模塊結(jié)構(gòu)和組成一樣,包括輸入匹配電路、輸出匹配電路以及多級共基極放大電路,輸入匹配電路和輸出匹配電路的采用變壓器的形式,通過改變變壓器輸入和輸出端的匝數(shù)比來進(jìn)行阻抗匹配和增益的控制,多級共基極放大器電路提高輸入端和輸出端的隔離度。本發(fā)明相對于現(xiàn)有技術(shù)具有如下的優(yōu)點(diǎn)及效果I、本發(fā)明可以有效消除短波設(shè)備之間的干擾以及外界的干擾;具有高選擇性、快速跳頻功能、良好的帶內(nèi)互調(diào)、低的噪聲系數(shù)以及適度的增益。2、本發(fā)明能使短波窄帶跳頻預(yù)后選器具有良好的帶外濾波特性。3、本發(fā)明能使短波窄帶跳頻預(yù)后選器能快速的進(jìn)行頻率切換。4、本發(fā)明能使短波窄帶跳頻預(yù)后選器具有低的噪聲系數(shù),能提高接收系統(tǒng)的靈敏度和噪聲系數(shù)。5、本發(fā)明能使短波窄帶跳頻預(yù)后選器小型化,采用模塊化技術(shù)能提高系統(tǒng)的可操作性和維修性。
圖I是本發(fā)明模塊化的結(jié)構(gòu)示意圖;圖2是本發(fā)明預(yù)后選器的組成和配置圖;圖3是本發(fā)明預(yù)選器主控單元的結(jié)構(gòu)示意圖;圖4是本發(fā)明后選器主控單元的結(jié)構(gòu)示意圖;圖5是跳頻濾波模塊的結(jié)構(gòu)示意圖。
具體實(shí)施例方式下面結(jié)合實(shí)施例及附圖對本發(fā)明作進(jìn)一步詳細(xì)的描述,但本發(fā)明的實(shí)施方式不限于此。 實(shí)施例如圖I、圖2所示,本實(shí)施例一種的短波窄帶跳頻預(yù)后選器,包括順序連接的寬帶跳頻濾波模塊、主控單元和窄帶跳頻濾波模塊,所述主控單元包括預(yù)選器主控單元和后選器主控單元,所述預(yù)選器主控單元和后選器主控單元作用和原理相似,其作用都是對預(yù)后選器的協(xié)議進(jìn)行處理,完成對各個(gè)濾波器組的控制,完成濾波器狀態(tài)切換,標(biāo)志電臺和濾波器的連接關(guān)系和狀態(tài),表明此時(shí)跳頻濾波模塊的工作情況。預(yù)選器和后選器主控單元的基本原理和基本組成單元相同,不同的是衰減器和低噪放I型模塊位置不同,主要是考慮不同的使用環(huán)境,作為預(yù)選器,低噪放I型模塊在衰減器前面,有利于提高模塊和系統(tǒng)的噪聲系數(shù);作為后選器,衰減器在低噪放I型模塊前面,有利于提高模塊和系統(tǒng)的互調(diào)指標(biāo)。主控單元的核心是FPGA控制電路,其主要完成的是將主機(jī)發(fā)過來的頻率字轉(zhuǎn)化為地址碼,通過數(shù)據(jù)線完成對跳頻濾波模塊的控制,同時(shí)根據(jù)實(shí)際需要,通過控制衰減器的衰減量來控制預(yù)后選器的增益,F(xiàn)PGA通過控制衰減器5根控制線電平的高低,調(diào)節(jié)衰減器的衰減量,另外主控單元還包含電源轉(zhuǎn)化芯片產(chǎn)生的電壓提供給低噪放模塊,衰減器和跳頻濾波模塊使用。如圖3所示,所述預(yù)選器主控單元包括預(yù)選器FPGA控制電路、第一電源電路、第一射頻輸入端匹配電路、第一輸入端繼電器、預(yù)選器低噪放I型模塊、第一衰減器電路、預(yù)選器低噪放II型模塊、第一輸出端繼電器以及第一射頻輸出端匹配電路,所述第一電源電路為預(yù)選器低噪放I型模塊、第一衰減器電路、預(yù)選器低噪放II型模塊、寬帶跳頻濾波模塊以及窄帶跳頻濾波模塊供電,所述預(yù)選器FPGA控制電路控制第一繼電器、第一衰減器和第二繼電器,并為寬帶和窄帶跳頻濾波模塊提供地址碼,所述預(yù)選器低噪放I型模塊、第一衰減器電路以及預(yù)選器低噪放II型模塊順序連接。完整的短波窄帶跳頻預(yù)選器射頻信號在非直通情況下的流程射頻信號首先經(jīng)過預(yù)選器主控單元第一射頻輸入端匹配電路進(jìn)行阻抗匹配,然后經(jīng)過第一繼輸入端繼電器電路,進(jìn)入寬帶跳頻濾波模塊進(jìn)行跳頻濾波處理,跳頻濾波后的信號經(jīng)過預(yù)選器低噪放I型模塊、第一衰減器電路、預(yù)選器低噪放II型模塊后,進(jìn)入窄帶跳頻濾波模塊,再通過射頻線纜連接到預(yù)選器主控單元的第一輸出端繼電器電路,最后經(jīng)過第一射頻輸出端匹配電路進(jìn)行阻抗匹配,通過射頻輸出端口輸出,在同一個(gè)工作狀態(tài)下,寬帶和窄帶濾波模塊通過預(yù)選器主控單元的控制,具有相同的工作中心頻率,預(yù)選器主控單元與寬帶和窄帶跳頻濾波模塊之間射頻信號走線通過射頻線纜相連,預(yù)選器主控單元與寬帶和窄帶跳頻濾波模塊之間控制信號以及電源信號通過排線相連。所謂的直通狀態(tài)是指射頻信號沒有經(jīng)過短波窄帶跳頻預(yù)后選器的跳頻濾波處理,信號直接從射頻輸入端輸入后直接從射頻輸出端輸出,而非直通狀態(tài)是指射頻信號經(jīng)過了整個(gè)窄帶跳頻濾波模塊的一個(gè)完整的過程。如圖4所示,所述后選器主控單元包括后選器FPGA控制電路、第二電源電路、第二射頻輸入端匹配電路、第二輸入端繼電器、第二衰減器電路、后選器低噪放I型模塊、后選器低噪放II型模塊、第二輸出端繼電器以及第二射頻輸出端匹配電路;所述第二電源電路為后選器低噪放I型模塊、后選器低噪放II型模塊、第二衰減器電路、寬帶跳頻濾波模塊以及窄帶跳頻濾波模塊供電;所述后選器FPGA控制電路控制第二輸入端繼電器、第二衰減器電路和第二輸出端繼電器,并為寬帶和窄帶跳頻濾波模塊提供地址碼,所述第二衰減器電路、后選器低噪放I型模塊以及后選器低噪放II型模塊順序連接。完整的短波窄帶跳頻后選器射頻信號在非直通情況下的流程射頻信號首先經(jīng)過·后選器主控單元射頻輸入端匹配電路進(jìn)行阻抗匹配,然后經(jīng)過后選器第二輸入端繼電器電路,進(jìn)入寬帶跳頻濾波模塊進(jìn)行跳頻濾波處理,跳頻濾波后的信號經(jīng)過后選器主控單元第二衰減器電路、后選器低噪放I型模塊、后選器低噪放II型模塊后,進(jìn)入窄帶跳頻濾波模塊,再通過射頻線纜連接到后選器主控單元的第二輸出端繼電器電路,最后經(jīng)過射頻輸出端匹配電路進(jìn)行阻抗匹配,通過射頻輸出端口輸出,在同一個(gè)工作狀態(tài)下,寬帶和窄帶濾波模塊通過后選器主控單元的控制,具有相同的工作中心頻率,后選器主控單元與寬帶和窄帶跳頻濾波模塊之間射頻信號走線通過射頻線纜相連,后選器主控單元與寬帶和窄帶跳頻濾波模塊之間控制信號以及電源信號通過排線相連。低噪放I型模塊和低噪放II型模塊考慮到低噪聲系數(shù)、增益以及體積等各方面考慮,采用兩個(gè)放大器模塊級聯(lián)的方式,兩者的原理基本一致,選取甲類級聯(lián)放大電路進(jìn)行設(shè)計(jì),使用寬的電壓供電,使用相對較大的直流功耗換取較好的非線性特性,保證很好的動態(tài)范圍。變壓器I (Tl)和變壓器2(T2)實(shí)現(xiàn)對電路進(jìn)行增益控制和阻抗匹配。前級和后級放大電路采用共基極放大形式,增加了模塊輸入和輸出端的隔離度。采用低噪聲放大管,具有很好的低噪聲特性,使得最終電路完全符合設(shè)計(jì)要求;電路中含有衰減網(wǎng)絡(luò),可根據(jù)需要適度調(diào)節(jié)低噪放電路的增益。另外低噪放I型和低噪放II型模塊采用模塊化的設(shè)計(jì)思路,可直接對插在主控單元上,可操作和維修性很好。跳頻濾波模塊是預(yù)后選器的核心部分,包括寬帶和窄帶跳頻濾波模塊,基本原理完全一致,跳頻濾波模塊由數(shù)字單元和射頻調(diào)諧濾波網(wǎng)絡(luò)單元組成,數(shù)字單元包括FPGA電路和驅(qū)動電路,主控FPGA電路將外部主機(jī)發(fā)過來的頻率字轉(zhuǎn)換為地址碼,發(fā)給數(shù)字單元的FPGA電路,通過驅(qū)動電路,控制射頻調(diào)諧濾波網(wǎng)絡(luò)單元中PIN管的導(dǎo)通和關(guān)斷。驅(qū)動電路由快速開關(guān)管、PIN管、電阻和電容組成,能夠?qū)崿F(xiàn)快速導(dǎo)通和關(guān)斷,達(dá)到控制調(diào)諧濾波網(wǎng)絡(luò)單元PIN管通斷的作用。射頻調(diào)諧濾波網(wǎng)絡(luò)單元的設(shè)計(jì)是整個(gè)跳頻預(yù)后選器的核心和重點(diǎn),采用三級調(diào)諧方式,各級諧振電路通過T型耦合網(wǎng)絡(luò)相連,組成電感型耦合網(wǎng)絡(luò),兩邊的LC對電路進(jìn)行阻抗匹配。增加諧振耦合的次數(shù)(這里采用三次)降低了對每一級諧振的選擇性的要求。另外,采用電感耦合的方式,目的在于簡化耦合的電路,如果采用電容耦合的方式,則需要使用多個(gè)控制信號控制不同的耦合電容,控制電路將更加復(fù)雜,而電感耦合可以有效降低控制信號的數(shù)量,在有限的體積下更簡化電路,由于是跳頻濾波網(wǎng)絡(luò),相對于定頻來說是調(diào)諧頻率是可變的。在電感確定的情況下,通過改變接入的電容量,就可以改變工作的頻率。短波窄帶跳頻預(yù)后選器工作在不同的頻率范圍,分別需要使用不同的諧振接入電容,本跳頻預(yù)后選器可根據(jù)實(shí)際需求設(shè)定步進(jìn)值,每一級諧振網(wǎng)絡(luò)按照步進(jìn)電容計(jì)算,包括相同數(shù)量的電容,每個(gè)諧振網(wǎng)絡(luò)的電容 步進(jìn)完全相同,每個(gè)頻段的步進(jìn)電容也相同,不同的是電感量。電路中包含快速開關(guān)PIN,具有低插損,快速開關(guān)特性,通過數(shù)字單元驅(qū)動電路給射頻單元提供高電平O 95V)和低電平(OV)控制,達(dá)到控制射頻單元電容接入與否,高電平時(shí),電容未接入,低電平時(shí),電容接入,通過控制接入的電容量達(dá)到了頻率選擇的目的,跳頻濾波模塊控制方案如圖5所示。上述實(shí)施例為本發(fā)明較佳的實(shí)施方式,但本發(fā)明的實(shí)施方式并不受上述實(shí)施例的限制,其他的任何未背離本發(fā)明的精神實(shí)質(zhì)與原理下所作的改變、修飾、替代、組合、簡化,均應(yīng)為等效的置換方式,都包含在本發(fā)明的保護(hù)范圍之內(nèi)。
權(quán)利要求
1.一種短波窄帶跳頻預(yù)后選器,其特征在于,包括順序連接的寬帶跳頻濾波模塊、主控單元和窄帶跳頻濾波模塊,所述主控單元包括預(yù)選器主控單元和后選器主控單元,預(yù)選器主控單元和后選器主控單元是將外部設(shè)備傳來的信號的頻率字轉(zhuǎn)換為地址碼,通過地址碼對寬帶跳頻濾波模塊和窄帶跳頻濾波模塊的頻率進(jìn)行選擇和控制;寬帶跳頻濾波模塊和窄帶跳頻濾波模塊是對接收信號和發(fā)射信號進(jìn)行高選擇性濾波處理,同時(shí)實(shí)現(xiàn)跳頻功能。
2.根據(jù)權(quán)利要求I所述的短波窄帶跳頻預(yù)后選器,其特征在于,所述預(yù)選器主控單元包括預(yù)選器FPGA控制電路、第一電源電路、第一射頻輸入端匹配電路、第一輸入端繼電器、預(yù)選器低噪放I型模塊、第一衰減器電路、預(yù)選器低噪放II型模塊、第一輸出端繼電器以及第一射頻輸出端匹配電路,所述第一電源電路為預(yù)選器低噪放I型模塊、第一衰減器電路、預(yù)選器低噪放II型模塊、寬帶跳頻濾波模塊以及窄帶跳頻濾波模塊供電,所述預(yù)選器FPGA控制電路控制第一繼電器、第一衰減器和第二繼電器,并為寬帶跳頻濾波模塊和窄帶跳頻濾波模塊提供地址碼,所述預(yù)選器低噪放I型模塊、第一衰減器電路以及預(yù)選器低噪放II型模塊順序連接。
3.根據(jù)權(quán)利要求I或2所述的短波窄帶跳頻預(yù)后選器,其特征在于,所述后選器主控單元包括后選器FPGA控制電路、第二電源電路、第二射頻輸入端匹配電路、第二輸入端繼電器、第二衰減器電路、后選器低噪放I型模塊、后選器低噪放II型模塊、第二輸出端繼電器以及第二射頻輸出端匹配電路;所述第二電源電路為后選器低噪放I型模塊、后選器低噪放II型模塊、第二衰減器電路、寬帶跳頻濾波模塊以及窄帶跳頻濾波模塊供電;所述后選器FPGA控制電路控制第二輸入端繼電器、第二衰減器電路和第二輸出端繼電器,并為寬帶跳頻濾波模塊和窄帶跳頻濾波模塊提供地址碼,所述第二衰減器電路、后選器低噪放I型模塊以及后選器低噪放II型模塊順序連接。
4.根據(jù)權(quán)利要求3所述的短波窄帶跳頻預(yù)后選器,其特征在于,所述主控單元還包括電源轉(zhuǎn)換芯片,所述電源轉(zhuǎn)換芯片分別為低噪放I型模塊、低噪放II型模塊、衰減器電路、主控單元FPGA電路、寬帶跳頻濾波模塊和窄帶跳頻濾波模塊提供電壓;同時(shí)所述電源轉(zhuǎn)換芯片對外接的電壓進(jìn)行濾波處理,然后提供給寬帶跳頻濾波模塊和窄帶跳頻濾波模塊。
5.根據(jù)權(quán)利要求I所述的短波窄帶跳頻預(yù)后選器,其特征在于,寬帶跳頻濾波模塊和窄帶跳頻濾波模塊均由數(shù)字單元和射頻調(diào)諧濾波網(wǎng)絡(luò)單元組成,數(shù)字單元包括FPGA電路和驅(qū)動電路,主控單元的主控FPGA電路將外部主機(jī)發(fā)過來的頻率字轉(zhuǎn)換為地址碼,發(fā)給數(shù)字單元的FPGA電路,再通過驅(qū)動電路,控制跳頻濾波模塊中PIN管的導(dǎo)通和關(guān)斷。
6.根據(jù)權(quán)利要求5所述的短波窄帶跳頻預(yù)后選器,其特征在于,所述驅(qū)動電路由兩個(gè)快速開關(guān)管、電阻和電容組成,驅(qū)動電路的輸入部分包括一個(gè)快速開關(guān)管和一個(gè)電阻,快速開關(guān)管的基極通過一個(gè)電阻與FPGA控制電路相連,驅(qū)動電路的輸出部分包括另一個(gè)快速開關(guān)管,另一個(gè)快速開關(guān)管的集電極與外接電源相連;外接電源通過幾個(gè)電阻給快速開關(guān)管提供偏置電壓。
7.根據(jù)權(quán)利要求5或6所述的短波窄帶跳頻預(yù)后選器,其特征在于,所述射頻調(diào)諧濾波網(wǎng)絡(luò)單元采用三級調(diào)諧方式,各級諧振電路通過T型耦合網(wǎng)絡(luò)相連,組成電感型耦合網(wǎng)絡(luò),諧振電路采用電感和電容并聯(lián)諧振的方式,諧振電路的電感始終是不變的,通過改變介入諧振電路的電容的容值來改變跳頻的頻率,兩邊的LC振蕩電路對電路進(jìn)行阻抗匹配。
8.根據(jù)權(quán)利要求7所述的短波窄帶跳頻預(yù)后選器,其特征在于,每一級諧振網(wǎng)絡(luò)按照步進(jìn)電容計(jì)算。
9.根據(jù)權(quán)利要求3所述的短波窄帶跳頻預(yù)后選器,其特征在于,低噪放I型模塊和低噪放II型模塊結(jié)構(gòu)和組成一樣,包括輸入匹配電路、輸出匹配電路以及多級共基極放大電路,輸入匹配電路和輸出匹配電路的采用變壓器的形式,通過改變變壓器輸入和輸出端的匝數(shù)比來進(jìn)行阻抗匹配和增益的控制,多級共基極放大器電路提高輸入端和輸出端的隔離度。
全文摘要
本發(fā)明公開了一種短波窄帶跳頻預(yù)后選器,包括順序連接的寬帶跳頻濾波模塊、主控單元和窄帶跳頻濾波模塊,所述主控單元包括預(yù)選器主控單元和后選器主控單元,本發(fā)明的短波跳頻窄帶跳頻預(yù)后選器是專為短波通信系統(tǒng)、短波接收機(jī)、短波發(fā)射機(jī)、短波的各類電臺配備的通信抗干擾設(shè)備,它可以有效消除短波設(shè)備之間的干擾以及外界的干擾;具有高選擇性、快速跳頻功能、良好的帶內(nèi)互調(diào)、低的噪聲系數(shù)以及適度的增益。
文檔編號H04B1/715GK102946258SQ20121038294
公開日2013年2月27日 申請日期2012年10月10日 優(yōu)先權(quán)日2012年10月10日
發(fā)明者顏克文, 張路明, 梁源 申請人:廣州海格通信集團(tuán)股份有限公司