專利名稱:一種基于dsp的數(shù)碼智能相機(jī)的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及數(shù)碼技術(shù)領(lǐng)域,具體涉入一種基于DSP的數(shù)碼智能相機(jī)。
背景技術(shù):
智能相機(jī)作為工業(yè)控制系統(tǒng)和監(jiān)控系統(tǒng)的關(guān)鍵執(zhí)行部件,因其具有廣泛的應(yīng)用前景,對(duì)其進(jìn)行的研究方興未艾。基于采用成像器件的不同,可分為CCD相機(jī)和CMOS相機(jī)。采用CCD成像器件的相機(jī)成像質(zhì)量較好,但外圍電路相對(duì)復(fù)雜,調(diào)試不便,成本太高;采用CMOS成像器件的相機(jī),電路設(shè)計(jì)簡(jiǎn)單,調(diào)試方便,成像質(zhì)量可以滿足工作需要,成本低廉,因此廣泛用于交通監(jiān)控、工業(yè)控制等領(lǐng)域。傳統(tǒng)的主要有以下幾種結(jié)構(gòu)DSP 陣列、DSP+CPLD/FPGA、單獨(dú)由CPLD/FPGA器件構(gòu)成?;谢贒SP陣列的圖像處理系統(tǒng)可以靈活的修改,以適應(yīng)不同的任務(wù)要求,但通常體積和能耗較大;基于CPLD/FPGA的系統(tǒng)硬件實(shí)現(xiàn)上比較靈活,但采用較復(fù)雜的算法時(shí)設(shè)計(jì)復(fù)雜性較高,要求設(shè)計(jì)人員對(duì)結(jié)構(gòu)規(guī)劃有較透徹的研究。
實(shí)用新型內(nèi)容針對(duì)上述現(xiàn)有技術(shù),本實(shí)用新型要解決的技術(shù)問(wèn)題是傳統(tǒng)智能相機(jī)體積和能耗較大,設(shè)置要求高等問(wèn)題。為了解決上述技術(shù)問(wèn)題,本實(shí)用新型采用如下技術(shù)方案一種基于DSP的數(shù)碼智能相機(jī),其特征在于,包括DSP、CM0S圖像傳感器、現(xiàn)場(chǎng)可編程門(mén)陣列FPGA邏輯器件、存儲(chǔ)器和嵌入式系統(tǒng)AVR,現(xiàn)場(chǎng)可編程門(mén)陣列FPGA分別同CMOS圖像傳感器和DSP雙向連接通信;存儲(chǔ)器的SRAM單元由DSP和FPGA共享;AVR單元采用HPI方式與所述DSP連接,DSP運(yùn)行的程序存儲(chǔ)在嵌入式系統(tǒng)AVR中,上電后將程序加載到DSP中。所述CMOS圖像傳感器自帶A/D轉(zhuǎn)換功能,采集景物的亮度和色差信號(hào),把光信號(hào)轉(zhuǎn)變?yōu)殡娦盘?hào)。所述存儲(chǔ)器包含數(shù)片SRAM單元和數(shù)個(gè)FLASH單元。與現(xiàn)有技術(shù)相比,本實(shí)用新型具有以下有益效果采用DSP+FPGA+AVR結(jié)構(gòu),基于低級(jí)算法和高級(jí)算法相結(jié)合的智能相機(jī),正確識(shí)別率高,設(shè)計(jì)方案有廣泛的適應(yīng)性,對(duì)軟件的結(jié)構(gòu)和算法稍作修改即可適用于不同的工作場(chǎng)
口 o
圖I為本實(shí)用新型的結(jié)構(gòu)框圖。
具體實(shí)施方式
下面將結(jié)合附圖及具體實(shí)施方式
對(duì)本實(shí)用新型作進(jìn)一步的描述。一種基于DSP的數(shù)碼智能相機(jī),包括DSP、CMOS圖像傳感器、現(xiàn)場(chǎng)可編程門(mén)陣列FPGA邏輯器件、存儲(chǔ)器和嵌入式系統(tǒng)AVR,現(xiàn)場(chǎng)可編程門(mén)陣列FPGA分別同CMOS圖像傳感器和DSP雙向連接通信;存儲(chǔ)器的SRAM單元由DSP和FPGA共享;AVR單元采用HPI方式與所述DSP連接,DSP運(yùn)行的程序存儲(chǔ)在嵌入式系統(tǒng)AVR中,上電后將程序加載到DSP中。 DSP作為整個(gè)系統(tǒng)的主控制器,程序的執(zhí)行和數(shù)據(jù)的處理都是由DSPGO來(lái)實(shí)現(xiàn)的,開(kāi)始工作時(shí),DSP進(jìn)行芯片的設(shè)置,控制和配置所有的硬件和軟件資源以及相機(jī)參數(shù)的傳遞。為了保證圖像數(shù)據(jù)的實(shí)時(shí)處理,采用中斷方式傳感圖像數(shù)據(jù),只要獲理一幀圖像數(shù)據(jù), 就會(huì)產(chǎn)生一次中斷時(shí)DSP獲得控制權(quán)對(duì)捕獲的圖像進(jìn)行處理,系統(tǒng)初始化結(jié)束后,進(jìn)行任務(wù)查詢,根據(jù)查詢結(jié)構(gòu)進(jìn)行相應(yīng)得到任務(wù)處理,進(jìn)入圖像處理模塊后,開(kāi)始執(zhí)行圖像處理算法。
權(quán)利要求1.一種基于DSP的數(shù)碼智能相機(jī),其特征在于,包括DSP、CMOS圖像傳感器、現(xiàn)場(chǎng)可編程門(mén)陣列FPGA邏輯器件、存儲(chǔ)器和嵌入式系統(tǒng)AVR,現(xiàn)場(chǎng)可編程門(mén)陣列FPGA分別同CMOS圖像傳感器和DSP雙向連接通信;存儲(chǔ)器的SRAM單元由DSP和FPGA共享;AVR單元采用HPI方式與所述DSP連接,DSP運(yùn)行的程序存儲(chǔ)在嵌入式系統(tǒng)AVR中,上電后將程序加載到DSP中。
2.根據(jù)權(quán)利要求I所述的基于DSP的數(shù)碼智能相機(jī),其特征在于,所述CMOS圖像傳感器自帶A/D轉(zhuǎn)換功能,采集景物的亮度和色差信號(hào),把光信號(hào)轉(zhuǎn)變?yōu)殡娦盘?hào)。
3.根據(jù)權(quán)利要求I所述的基于DSP的數(shù)碼智能相機(jī),其特征在于,所述存儲(chǔ)器包含數(shù)片SRAM單元和數(shù)個(gè)FLASH單元。
專利摘要本實(shí)用新型公開(kāi)了一種基于DSP的數(shù)碼智能相機(jī),包括DSP、CMOS圖像傳感器、現(xiàn)場(chǎng)可編程門(mén)陣列FPGA邏輯器件、存儲(chǔ)器和嵌入式系統(tǒng)AVR,現(xiàn)場(chǎng)可編程門(mén)陣列FPGA分別同CMOS圖像傳感器和DSP雙向連接通信;存儲(chǔ)器的SRAM單元由DSP和FPGA共享;AVR單元采用HPI方式與所述DSP連接,DSP運(yùn)行的程序存儲(chǔ)在嵌入式系統(tǒng)AVR中,上電后將程序加載到DSP中。本實(shí)用新采用DSP+FPGA+AVR結(jié)構(gòu),基于低級(jí)算法和高級(jí)算法相結(jié)合的智能相機(jī),正確識(shí)別率高,設(shè)計(jì)方案有廣泛的適應(yīng)性,對(duì)軟件的結(jié)構(gòu)和算法稍作修改即可適用于不同的工作場(chǎng)合。
文檔編號(hào)H04N5/232GK202435497SQ20112055268
公開(kāi)日2012年9月12日 申請(qǐng)日期2011年12月27日 優(yōu)先權(quán)日2011年12月27日
發(fā)明者張永恒, 張磊, 熊璞 申請(qǐng)人:成都眾詢科技有限公司