專利名稱:三維單渦卷混沌電路的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種混沌電路,特別涉及一種三維單渦卷混沌電路。
背景技術(shù):
隨著保密通信技術(shù)的發(fā)展,如何提高通信系統(tǒng)的保密性能成為人們關(guān)心的一個(gè)重要課題,利用單渦卷混沌系統(tǒng)進(jìn)行保密通信可以有效的提高保密系統(tǒng)的性能,但現(xiàn)有的混沌系統(tǒng)多為雙渦卷混沌電路,此為現(xiàn)有技術(shù)的不足之處。
發(fā)明內(nèi)容本實(shí)用新型要解決問題是提供一種三維單渦卷混沌電路。本實(shí)用新型采用的技術(shù)方案是由集成運(yùn)算放大器ui、U2、U3和乘法器U4、U5組成,集成運(yùn)算放大器實(shí)現(xiàn)加法,反相,積分功能,實(shí)現(xiàn)系統(tǒng)中的線性項(xiàng),乘法器實(shí)現(xiàn)乘法功能,實(shí)現(xiàn)系統(tǒng)中的非線性項(xiàng),乘法器 U4接集成運(yùn)算放大器Ul,乘法器U5接接集成運(yùn)算放大器U2。所述Ul的第1引腳通過電阻Rx與其第2引腳相接 ’第1引腳通過電阻Rl與Ul 的第6引腳相接;第3引腳、第5引腳、第10引腳、第12引腳接地;第4引腳接VCC ;第11 引腳接VEE ;第6引腳通過電容Cl與Ul第7引腳相接;第8引腳通過電阻R24與Ul第9 引腳相接;第13引腳通過電阻R14與Ul第1第14引腳通過電位器Rll與Ul第2引腳相接。所述U2的第1引腳通過電阻Ry與U2第2引腳相接;第1引腳通過電阻R2與U2 的第6引腳相接;第3引腳、第5引腳、第10引腳、第12引腳接地;第4引腳接VCC ;第11 引腳接VEE ;第6引腳通過電容C2與U2第7引腳相接;第8引腳通過電容C3與U2第9引腳相接;第13引腳通過電阻R35與U2第14引腳相接;第14引腳通過電位器R33與U3第 2引腳相接。所述U3第1引腳通過電阻Rz與U3第2引腳相接;第1引腳通過電阻R3與U2的第9引腳相接;第3引腳、第5.引腳、第10引腳、第12引腳均接地;第4引腳接VCC ;第11 引腳接VEE。所述U4的第1引腳接至Ul的第7引腳,接至TO的第1引腳,通過電阻R13接至 Ul的第13引腳,通過電位器R22接至U2的第2弓丨腳U4的第3引腳,通過電位器Rl2接至 Ul的第2引腳,接至U2的第8引腳,U4的第2引腳、第4引腳、第6引腳接地,第8引腳接 VCC, H 5 引腳接 VEE。所述TO的第1引腳,接至Ul的第7引腳,接至U4的第1引腳,通過電位器R22接至U2的第2引腳,通過電阻R13接至Ul的第13引腳。U5的第3引腳,接至U2的第7引腳,通過電阻R23接Ul第9引腳,通過電位器R32接至U3的第2引腳。U5的第2引腳、第 4引腳、第6引腳接地,第5引腳接VEE、第8引腳接VCC。
[0009]圖1是本實(shí)用新型的電路結(jié)構(gòu)圖。圖2是本實(shí)用新型的電路原理圖。
具體實(shí)施方式
以下結(jié)合附圖對本實(shí)用新型作更進(jìn)一步的詳細(xì)描述。參見圖1,三維單渦卷混沌電路,由集成運(yùn)算放大器Ul、U2、U3和乘法器U4、U5組成,集成運(yùn)算放大器實(shí)現(xiàn)加法,反相,積分功能,實(shí)現(xiàn)系統(tǒng)中的線性項(xiàng),乘法器實(shí)現(xiàn)乘法功能,實(shí)現(xiàn)系統(tǒng)中的非線性項(xiàng),乘法器U4接集成運(yùn)算放大器Ul,乘法器U5接接集成運(yùn)算放大器U2。參見圖2,所述Ul的第1引腳通過電阻Rx與其第2引腳相接;第1引腳通過電阻 Rl與Ul的第6引腳相接;第3引腳、第5引腳、第10引腳、第12引腳接地;第4引腳接VCC ; 第11引腳接VEE ;第6引腳通過電容Cl與Ul第7引腳相接;第8引腳通過電阻R24與Ul 第9引腳相接;第13引腳通過電阻R14與Ul第1第14引腳通過電位器Rll與Ul第2引腳相接。所述U2的第1引腳通過電阻Ry與U2第2引腳相接;第1引腳通過電阻R2與U2 的第6引腳相接;第3引腳、第5引腳、第10引腳、第12引腳接地;第4引腳接VCC ;第11 引腳接VEE ;第6引腳通過電容C2與U2第7引腳相接;第8引腳通過電容C3與U2第9引腳相接;第13引腳通過電阻R35與U2第14引腳相接;第14引腳通過電位器R33與U3第 2引腳相接。所述U3第1引腳通過電阻Rz與U3第2引腳相接;第1引腳通過電阻R3與U2的第9引腳相接;第3引腳、第5.引腳、第10引腳、第12引腳均接地;第4引腳接VCC ;第11 引腳接VEE。所述U4的第1引腳接至Ul的第7引腳,接至TO的第1引腳,通過電阻R13接至 Ul的第13引腳,通過電位器R22接至U2的第2弓丨腳U4的第3引腳,通過電位器Rl2接至 Ul的第2引腳,接至U2的第8引腳,U4的第2引腳、第4引腳、第6引腳接地,第8引腳接 VCC,第5引腳接VEE。所述TO的第1引腳,接至Ul的第7引腳,接至U4的第1引腳,通過電位器R22接至U2的第2引腳,通過電阻R13接至Ul的第13引腳。U5的第3引腳,接至U2的第7引腳,通過電阻R23接Ul第9引腳,通過電位器R32接至U3的第2引腳。U5的第2引腳、第 4引腳、第6引腳接地,第5引腳接VEE、第8引腳接VCC。當(dāng)然,上述說明并非對本實(shí)用新型的限制,本實(shí)用新型也不僅限于上述舉例,本技術(shù)領(lǐng)域的普通技術(shù)人員在本實(shí)用新型的實(shí)質(zhì)范圍內(nèi)所做出的變化、改型、添加或替換,也屬于本實(shí)用新型的保護(hù)范圍。
權(quán)利要求1.一種三維單渦卷混沌電路,其特征在于由集成運(yùn)算放大器U1、U2、U3和乘法器U4、 U5組成,集成運(yùn)算放大器實(shí)現(xiàn)加法,反相,積分功能,實(shí)現(xiàn)系統(tǒng)中的線性項(xiàng),乘法器實(shí)現(xiàn)乘法功能,實(shí)現(xiàn)系統(tǒng)中的非線性項(xiàng),乘法器U4接集成運(yùn)算放大器Ul,乘法器U5接接集成運(yùn)算放大器U2。
2.根據(jù)權(quán)利要求1所述三維單渦卷混沌電路,其特征在于所述Ul的第1引腳通過電阻Rx與其第2引腳相接;第1引腳通過電阻Rl與Ul的第6引腳相接;第3引腳、第5引腳、第10引腳、第12引腳接地;第4引腳接VCC ;第11引腳接VEE ;第6引腳通過電容Cl與 Ul第7引腳相接;第8引腳通過電阻R24與Ul第9引腳相接;第13引腳通過電阻R14與 Ul第1第14引腳通過電位器Rll與Ul第2引腳相接。
3.根據(jù)權(quán)利要求1所述三維單渦卷混沌電路,其特征在于所述U2的第1引腳通過電阻Ry與U2第2引腳相接;第1引腳通過電阻R2與U2的第6引腳相接;第3引腳、第5引腳、第10引腳、第12引腳接地;第4引腳接VCC ;第11引腳接VEE ;第6引腳通過電容C2與 U2第7引腳相接;第8引腳通過電容C3與U2第9引腳相接;第13引腳通過電阻R35與U2 第14引腳相接;第14引腳通過電位器R33與U3第2引腳相接。
4.根據(jù)權(quán)利要求1所述三維單渦卷混沌電路,其特征在于所述U3第1引腳通過電阻 Rz與U3第2引腳相接;第1引腳通過電阻R3與U2的第9引腳相接;第3引腳、第5.引腳、 第10引腳、第12引腳均接地;第4引腳接VCC ;第11引腳接VEE0
5.根據(jù)權(quán)利要求1所述三維單渦卷混沌電路,其特征在于所述U4的第1引腳接至Ul 的第7引腳,接至TO的第1引腳,通過電阻R13接至Ul的第13引腳,通過電位器R22接至 U2的第2弓丨腳U4的第3引腳,通過電位器R12接至Ul的第2引腳,接至U2的第8引腳, U4的第2引腳、第4引腳、第6引腳接地,第8引腳接VCC,H 5引腳接VEE0
6.根據(jù)權(quán)利要求1所述三維單渦卷混沌電路,其特征在于所述TO的第1引腳,接至 Ul的第7引腳,接至U4的第1引腳,通過電位器R22接至U2的第2引腳,通過電阻R13接至Ul的第13引腳。U5的第3引腳,接至U2的第7引腳,通過電阻R23接Ul第9引腳,通過電位器R32接至U3的第2引腳。U5的第2引腳、第4引腳、第6引腳接地,第5引腳接 VEE、第8引腳接VCC0
專利摘要本實(shí)用新型涉及一種三維單渦卷混沌電路,包括由集成運(yùn)算放大器U1、U2、U3、和乘法器U4、U5組成,集成運(yùn)算放大器實(shí)現(xiàn)加法,反相,積分功能,實(shí)現(xiàn)系統(tǒng)中的線性項(xiàng),乘法器實(shí)現(xiàn)乘法的功能,實(shí)現(xiàn)系統(tǒng)中的非線性項(xiàng),乘法器U4接集成運(yùn)算放大器U2,乘法器U5接集成運(yùn)算放大器U3。本實(shí)用新型實(shí)現(xiàn)了一種三維單渦卷混沌電路,增加了混沌的種類和數(shù)量。
文檔編號H04L9/00GK202261327SQ20112036988
公開日2012年5月30日 申請日期2011年9月30日 優(yōu)先權(quán)日2011年9月30日
發(fā)明者王忠林, 許明清, 趙榮霞 申請人:濱州學(xué)院