專利名稱:一種fsk信號產(chǎn)生電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及數(shù)字信息傳輸領(lǐng)域,特別是涉及一種FSK信號產(chǎn)生電路。
背景技術(shù):
FSK(Frequency-shift keying)是信息傳輸中使用得較早的一種調(diào)制方式,它的主要優(yōu)點是實現(xiàn)起來較容易,抗噪聲與抗衰減的性能較好。在中低速數(shù)據(jù)傳輸中得到了廣泛的應(yīng)用。移頻鍵控FSK調(diào)制有兩種方法,一是調(diào)頻法,調(diào)頻法即就是用數(shù)字基帶信號去控制一個振蕩器的某種參數(shù)而達(dá)到改變振蕩頻率的目的;二是鍵控法,即通過開關(guān)的位置不同選通不同的載波形成的。調(diào)頻法產(chǎn)生的移頻鍵控信號雖易于實現(xiàn),但由于是同一振蕩器產(chǎn)生兩個不同頻率的信號,在頻率變換的過渡點相位是連續(xù)的,其頻率穩(wěn)定度較差。鍵控法特點是轉(zhuǎn)換速度快,波形好,頻率穩(wěn)定度高。本發(fā)明采用的是鍵控法。目前鍵控法選用的調(diào)制開關(guān)通常是采用單片機(jī)芯片,成本高,浪費硬件資源。
發(fā)明內(nèi)容
本發(fā)明的目的在于克服現(xiàn)有技術(shù)之不足,提供一種FSK信號產(chǎn)生電路,不僅輸出頻率穩(wěn)定、頻率隨數(shù)字信號跳變快、而且成本低,節(jié)省硬件資源。本發(fā)明解決其技術(shù)問題所采用的技術(shù)方案是一種FSK信號產(chǎn)生電路,包括數(shù)字信號輸入、第一振蕩器、第二振蕩器、第一低通放大器、第二低通放大器和信號合成模塊;第一振蕩器和第二振蕩器產(chǎn)生的第一振蕩信號和第二振蕩信號分別通過第一低通放大器和第二低通放大器后連接到信號合成模塊的輸入,數(shù)字信號輸入連接到信號合成模塊,信號合成模塊輸出FSK信號;所述的信號合成模塊包括第一三極管、第二三極管和第三三極管;第一三極管、第二三極管的基極分別與數(shù)字信號輸入相連,第一三極管、第二三極管和第三三極管的發(fā)射極分別接地,第一三極管的集電極接至電源;第二三極管的集電極與第一振蕩信號相連; 所述的第三三極管的基極接至第一三極管的集電極,第三三極管的集電極與第二振蕩信號相連;第二三極管的集電極和第三三極管的集電極分別都接至輸出端。所述的第一三極管的基極與數(shù)字信號輸入之間串聯(lián)有第一電阻,所述的第一三極管的集電極與電源之間串聯(lián)有第二電阻;所述的第二三極管的基極與數(shù)字信號輸入之間串聯(lián)有第三電阻,第二三極管的集電極與第一振蕩信號之間串聯(lián)有第四電阻;所述的第三三極管的基極與第一三極管的集電極串聯(lián)有第五電阻,第三三極管的集電極與第二振蕩信號之間串聯(lián)有第六電阻;第二三極管的集電極串聯(lián)第七電阻后與第三三極管的集電極串聯(lián)第八電阻后相連。還包括一電位器,信號合成模塊輸出的FSK信號接至電位器的輸入。還包括一帶通放大器,電位器輸出的FSK信號接至帶通放大器的輸入。還包括一繼電器,帶通放大器輸出的FSK信號接至繼電器。
所述的信號合成模塊與電位器之間還包括第一電容,信號合成模塊的一端接至第一電容的一端,第一電容的另一端接至電位器。第一振蕩器與第二振蕩器結(jié)構(gòu)相同,所述的第一振蕩器和第二振蕩器均包括單片機(jī)、晶振、第二電容、第三電容、第四電容和第五電容;單片機(jī)的第二十管腳分別接至電源和第五電容的一端,第五電容的另一端接地, 晶振的一端分別接至單片機(jī)的第五管腳和第三電容的一端,第三電容的另一端接地,晶振的另一端分別接至單片機(jī)的第四管腳、第四電容和第二電容的一端,第四電容的另一端接地,第二電容的另一端輸出振蕩信號。所述的單片機(jī)為型號AT89C2051的芯片。第一低通放大器與第二低通放大器結(jié)構(gòu)相同,所述的第一低通放大器和第二低通放大器均包括運算放大器、第六電容、第七電容、第八電容、第九電阻和第十電阻;振蕩信號連接到第七電容的一端,第七電容的另一端連接到第十電阻的一端,第十電阻的另一端分別連接至運算放大器的第二管腳、第九電阻的一端和第六電容的一端, 第九電阻和第六電容的另一端分別都接至運算放大器的第一管腳,運算放大器的第一管腳接至第八電容的一端,第八電容的另一端輸出振蕩信號。當(dāng)數(shù)字信號輸入為高電平時,第一三極管和第二三極管導(dǎo)通,第三三極管截止,輸出第二振蕩信號;當(dāng)數(shù)字信號輸入為低電平時,第一三極管和第二三極管截止,第三三極管導(dǎo)通,輸出第一振蕩信號。本發(fā)明的有益效果是,第一,信號合成模塊采用三極管作為電子開關(guān),成本低,節(jié)省硬件資源;第二,信號合成模塊輸出的FSK信號接至電位器的輸入,可以實現(xiàn)對FSK信號的輸出電平的調(diào)節(jié);第三,通過控制繼電器的閉合或者分開,可以控制調(diào)制好的FSK信號是否輸出。以下結(jié)合附圖及實施例對本發(fā)明作進(jìn)一步詳細(xì)說明;但本發(fā)明的一種FSK信號產(chǎn)生電路不局限于實施例。
圖1是本發(fā)明的原理方框圖;圖2是信號合成模塊的電路圖;圖3是信號合成模塊(數(shù)字信號輸入是高電平)的等效電路圖;圖4是信號合成模塊(數(shù)字信號輸入是低電平)的等效電路圖;圖5是第一振蕩器的電路圖;圖6是第一低通放大器的電路圖。
具體實施例方式實施例,參見圖1所示,本發(fā)明的一種FSK信號產(chǎn)生電路,包括數(shù)字信號輸入Si、第一振蕩器1、第二振蕩器2、第一低通放大器3、第二低通放大器4和信號合成模塊5 ;第一振蕩器1和第二振蕩器2產(chǎn)生的第一振蕩信號S2和第二振蕩信號S3分別通過第一低通放大器3和第二低通放大器6后連接到信號合成模塊5的輸入,數(shù)字信號輸入Sl連接到信號合成模塊5,信號合成模塊5輸出FSK信號。還包括一電位器6、信號合成模塊5輸出的FSK信號接至電位器6的輸入。還包括一帶通放大器7,電位器6輸出的FSK信號接至帶通放大器7的輸入。還包括一繼電器J,帶通放大器7輸出的FSK信號接至繼電器J的常開觸點E,繼電器J的控制線圈一端接第四三極管Q4的集電極,控制信號K接至第四三極管Q4的基極, 第四三極管Q4的發(fā)射極接地。通過控制信號K,控制繼電器J的常開觸點E是閉合或者分開,從而控制調(diào)制好的FSK信號是否輸出。參見圖2所示,所述的信號合成模塊包括第一三極管Q1、第二三極Q2和第三三極管Q3 ;第一三極Q1、第二三極管Q2的基極分別與數(shù)字信號輸入Sl相連,所述的第一三極管 Ql的基極與數(shù)字信號輸入Sl之間串聯(lián)有第一電阻R1,第二三極管Q2的基極分別與數(shù)字信號輸入Sl之間串聯(lián)有第三電阻R2,第一三極管Q1、第二三極管Q2和第三三極管Q3的發(fā)射極分別接地,第一三極管Ql的集電極接至電源,第一三極管Ql的集電極與電源之間串聯(lián)有第二電阻R2 ;第二三極管Q2的集電極與第一振蕩信號S2相連,第二三極管Q2的集電極與第一振蕩信號S2之間串聯(lián)有第四電阻R4 ;所述的第三三極管Q3的基極接至第一三極管Ql 的集電極,第三三極管Q3的基極與第一三極管Ql的集電極串聯(lián)有第五電阻R5,第三三極管Q3的集電極與第二振蕩信號S3相連,第三三極管Q3的集電極與第二振蕩信號S3之間串聯(lián)有第六電阻R6 ;第二三極管Q2的集電極串聯(lián)第七電阻R7后與第三三極管Q3的集電極串聯(lián)第八電阻R8后相連;第二三極管Q2的集電極和第三三極管Q3的集電極分別都接至輸出端,輸出端接至電位器6的輸入。所述的第一三極管Q1、第二三極管Q2、第三三極管Q3,第四三極管Q4為NPN三極管。所述的信號合成模塊5與電位器6之間還包括第一電容Cl,信號合成模塊5的一端接至第一電容Cl的一端,第一電容Cl的另一端接至電位器6。參見圖2、圖3和圖4所示,電位器6即為電位器VRl,第一電容Cl的一端接至電阻R7和電阻R8的相連端,第一電容Cl的另一端接至電位器VRl的第一固定端,電位器VRl 的第二固定端接地,電位器VRl的滑動端接至A2,A2輸出調(diào)整電平后的FSK信號。通過電位器VRl,可以實現(xiàn)對FSK信號的輸出電平的調(diào)節(jié)。當(dāng)數(shù)字信號輸入Sl為高電平時,第一三極管Ql和第二三極管Q2導(dǎo)通,可以將第一三極管Ql和第二三極管Q2視為接地,其等效電路圖如圖3所示。如圖3所示,第一振蕩信號S2通過電阻R4后接地,第二振蕩信號S3經(jīng)過電阻R6、 電阻R8和電阻R7分壓后輸出。第二振蕩信號S3通過第一電容Cl濾波和電位器VRl調(diào)節(jié)電平后輸出。當(dāng)數(shù)字信號輸入Sl為高電平時,輸出第二振蕩信號S3。當(dāng)數(shù)字信號輸入Sl為低電平時,第一三極管Ql和第二三極管Q2截止,第三三極管Q3導(dǎo)通,第三三極管Q3可視為接地,其等效電路圖如圖4所示。如圖4所示,第二振蕩信號S3通過電阻R6后接地,第一振蕩信號S2經(jīng)過電阻R4、 電阻R7和電阻R8分壓后輸出。第一振蕩信號S2通過第一電容Cl濾波和電位器VRl調(diào)節(jié)電平后輸出。當(dāng)數(shù)字信號輸入Sl為低電平時,輸出第一振蕩信號S2。參見圖5所示,第一振蕩器1與第二振蕩器2結(jié)構(gòu)相同,所述的第一振蕩器1和第二振蕩器2均包括單片機(jī)U1、晶振XI、第二電容C2、第三電容C3、第四電容C4和第五電容C5。單片機(jī)Ul的第二十管腳分別接至電源和第五電容C5的一端,第五電容C5的另一端接地,晶振Xl的一端分別接至單片機(jī)Ul的第五管腳和第三電容C3的一端,第三電容C3 的另一端接地,晶振Xl的另一端分別接至單片機(jī)Ul的第四管腳、第四電容C4和第二電容 C2的一端,第四電容C4的另一端接地,第二電容C2的另一端連接至A1,A1輸出振蕩信號。在本實施例中,所述的單片機(jī)Ul為型號AT89C2051的芯片。單片機(jī)的型號可根據(jù)實際需要選擇。第一振蕩器1和第二振蕩器2分別輸出第一振蕩信號S2和第二振蕩信號S3。第一振蕩信號S2和第二振蕩信號S3可根據(jù)實際需要設(shè)計,如第一振蕩信號采用 76. 8KHZ正弦波信號,第二振蕩信號采用60KHZ正弦波信號參見圖6所示,第一低通放大器3與第二低通放大器4結(jié)構(gòu)相同,第一振蕩器1和第二振蕩器2產(chǎn)生的第一振蕩信號S2和第二振蕩信號S3分別通過第一低通放大器3和第二低通放大器6放大后連接到信號合成模塊5的輸入。所述的第一低通放大器3和第二低通放大器4均包括運算放大器U2、第六電容 C6、第七電容C7、第八電容C8、第九電阻R9和第十電阻R10。Bl是第一振蕩信號S2或者第二振蕩信號S3的輸入端,Bl連接到第七電容C7的一端,第七電容C7的另一端連接到第十電阻RlO的一端,第十電阻RlO的另一端分別連接至運算放大器U2的第二管腳、第九電阻R9的和第八電容C8的一端,第九電阻R9和第六電容C6的另一端分別都接至運算放大器U2的第一管腳,運算放大器U2的第一管腳接至第八電容C48的一端,第八電容C48的另一端連接至B2,B2是放大后的第一振蕩信號S2或者第二振蕩信號S3。在本實施例中,所述的運算放大器U2為型號4558的芯片。運算放大器的型號可根據(jù)實際需要選擇。上述實施例僅用來進(jìn)一步說明本發(fā)明的一種FSK信號產(chǎn)生電路,但本發(fā)明并不局限于實施例,凡是依據(jù)本發(fā)明的技術(shù)實質(zhì)對以上實施例所作的任何簡單修改、等同變化與修飾,均落入本發(fā)明技術(shù)方案的保護(hù)范圍內(nèi)。
權(quán)利要求
1.一種FSK信號產(chǎn)生電路,包括數(shù)字信號輸入、第一振蕩器、第二振蕩器、第一低通放大器、第二低通放大器和信號合成模塊;第一振蕩器和第二振蕩器產(chǎn)生的第一振蕩信號和第二振蕩信號分別通過第一低通放大器和第二低通放大器后連接到信號合成模塊的輸入, 數(shù)字信號輸入連接到信號合成模塊,信號合成模塊輸出FSK信號;其特征在于所述的信號合成模塊包括第一三極管、第二三極管和第三三極管;第一三極管、第二三極管的基極分別與數(shù)字信號輸入相連,第一三極管、第二三極管和第三三極管的發(fā)射極分別接地,第一三極管的集電極接至電源;第二三極管的集電極與第一振蕩信號相連;所述的第三三極管的基極接至第一三極管的集電極,第三三極管的集電極與第二振蕩信號相連;第二三極管的集電極和第三三極管的集電極分別都接至輸出端。
2.根據(jù)權(quán)利要求1所述的FSK信號產(chǎn)生電路,其特征在于所述的第一三極管的基極與數(shù)字信號輸入之間串聯(lián)有第一電阻,所述的第一三極管的集電極與電源之間串聯(lián)有第二電阻;所述的第二三極管的基極與數(shù)字信號輸入之間串聯(lián)有第三電阻,第二三極管的集電極與第一振蕩信號之間串聯(lián)有第四電阻;所述的第三三極管的基極與第一三極管的集電極串聯(lián)有第五電阻,第三三極管的集電極與第二振蕩信號之間串聯(lián)有第六電阻;第二三極管的集電極串聯(lián)第七電阻后與第三三極< >管的集電極串聯(lián)第八電阻后相連。
3.根據(jù)權(quán)利要求1所述的FSK信號產(chǎn)生電路,其特征在于還包括一電位器,信號合成模塊輸出的FSK信號接至電位器的輸入。
4.根據(jù)權(quán)利要求3所述的FSK信號產(chǎn)生電路,其特征在于還包括一帶通放大器,電位器輸出的FSK信號接至帶通放大器的輸入。
5.根據(jù)權(quán)利要求4所述的FSK信號產(chǎn)生電路,其特征在于還包括一繼電器,帶通放大器輸出的FSK信號接至繼電器。
6.根據(jù)權(quán)利要求2所述的FSK信號產(chǎn)生電路,其特征在于所述的信號合成模塊與電位器之間還包括第一電容,信號合成模塊的一端接至第一電容的一端,第一電容的另一端接至電位器。
7.根據(jù)權(quán)利要求1所述的FSK信號產(chǎn)生電路,其特征在于第一振蕩器與第二振蕩器結(jié)構(gòu)相同,所述的第一振蕩器和第二振蕩器均包括單片機(jī)、晶振、第二電容、第三電容、第四電容和第五電容;單片機(jī)的第二十管腳分別接至電源和第五電容的一端,第五電容的另一端接地,晶振的一端分別接至單片機(jī)的第五管腳和第三電容的一端,第三電容的另一端接地,晶振的另一端分別接至單片機(jī)的第四管腳、第四電容和第二電容的一端,第四電容的另一端接地,第二電容的另一端輸出振蕩信號。
8.根據(jù)權(quán)利要求7所述的FSK信號產(chǎn)生電路,其特征在于所述的單片機(jī)為型號 AT89C2051 的芯片。
9.根據(jù)權(quán)利要求1所述的FSK信號產(chǎn)生電路,其特征在于第一低通放大器與第二低通放大器結(jié)構(gòu)相同,所述的第一低通放大器和第二低通放大器均包括運算放大器、第六電容、第七電容、第八電容、第九電阻和第十電阻;振蕩信號連接到第七電容的一端,第七電容的另一端連接到第十電阻的一端,第十電阻的另一端分別連接至運算放大器的第二管腳、第九電阻的一端和第六電容的一端,第九電阻和第六電容的另一端分別都接至運算放大器的第一管腳,運算放大器的第一管腳接至第八電容的一端,第八電容的另一端輸出振蕩信號。
10.根據(jù)權(quán)利要求1所述的FSK信號產(chǎn)生電路,其特征在于當(dāng)數(shù)字信號輸入為高電平時,第一三極管和第二三極管導(dǎo)通,第三三極管截止,輸出第二振蕩信號;當(dāng)數(shù)字信號輸入為低電平時,第一三極管和第二三極管截止,第三三極管導(dǎo)通,輸出第一振蕩信號。
全文摘要
本發(fā)明公開了一種FSK信號產(chǎn)生電路,包括數(shù)字信號輸入、第一振蕩器、第二振蕩器、第一低通放大器、第二低通放大器和信號合成模塊;第一振蕩器和第二振蕩器產(chǎn)生的第一振蕩信號和第二振蕩信號分別通過第一低通放大器和第二低通放大器后連接到信號合成模塊的輸入,數(shù)字信號輸入連接到信號合成模塊,信號合成模塊輸出FSK信號;所述的信號合成模塊第一三極管、第二三極管和第三三極管,通過三個三極管組成的開關(guān)電路,實現(xiàn)FSK信號的調(diào)制。采用該電路后,不僅輸出頻率穩(wěn)定、頻率隨數(shù)字信號跳變快、而且成本低,節(jié)省硬件資源。
文檔編號H04L27/12GK102447661SQ20111033335
公開日2012年5月9日 申請日期2011年10月27日 優(yōu)先權(quán)日2011年10月27日
發(fā)明者盧瓊輝, 廖春勝, 王福濤, 陳建旺, 陳淑瓊 申請人:福建二菱電子有限公司