專利名稱:一種usb2.0接口的嵌入式脈沖計(jì)數(shù)裝置的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及嵌入式測量技術(shù)領(lǐng)域,具體涉及一種USB2. 0接口的嵌入式脈沖計(jì)數(shù)裝置。
背景技術(shù):
隨著嵌入式系統(tǒng)的廣泛應(yīng)用,在工業(yè)測量與控制上,脈沖計(jì)數(shù)是用戶需求的物理量之一。利用單片機(jī)技術(shù)與接口技術(shù),實(shí)現(xiàn)工業(yè)現(xiàn)場脈沖信號的實(shí)時(shí)測量與記錄,在工業(yè)測量與控制領(lǐng)域具有非常廣泛的應(yīng)用價(jià)值。
發(fā)明內(nèi)容本實(shí)用新型的目的在于提供一種USB2. 0接口的嵌入式脈沖計(jì)數(shù)裝置,通過連接到單片機(jī)AT89S52的輸入端采集輸入的脈沖信號,被采集的脈沖數(shù)據(jù)通過單片機(jī)AT89S52 處理后輸出到與其相連接的存儲(chǔ)芯片DS1302中,也可以通過與單片機(jī)AT89S52相連接的芯片USB20C實(shí)現(xiàn)USB2. 0接口輸出實(shí)時(shí)的被測脈沖信號數(shù)據(jù),存儲(chǔ)芯片DS1302所存儲(chǔ)的脈沖測量數(shù)據(jù)也可以通過USB2. 0接口輸出。本實(shí)用新型的技術(shù)解決方案是利用AT89S52單片機(jī)的中斷輸入接口采集被測量脈沖信號的頻率,利用單片軟件對被測脈沖信號進(jìn)行處理。經(jīng)過處理的被測量脈沖數(shù)據(jù)可以通過USB2.0接口輸出給與本裝置相連接的計(jì)算機(jī),也可以將處理后的被測量脈沖數(shù)據(jù)存儲(chǔ)與本裝置的存儲(chǔ)器中,根據(jù)需要再通過USB2.0接口輸出給與本裝置相連接的計(jì)算機(jī)。 其中軟件部分包括單片的AT89S52上電復(fù)位模塊、數(shù)據(jù)采集與數(shù)據(jù)處理模塊、數(shù)據(jù)存儲(chǔ)模塊、USB2. 0傳輸模塊、USB2. 0通信接口模塊、通信協(xié)議處理模塊、看門狗模塊。軟件接口實(shí)現(xiàn)雙向通信數(shù)據(jù)的發(fā)送、接收及處理。本實(shí)用新型的一種USB2. 0接口的嵌入式脈沖計(jì)數(shù)裝置,其特征在于電路包括Ul 部分、U2部分和U3部分,Ul部分為嵌入式脈沖計(jì)數(shù)裝置的核心部分,主要由AT89S52單片機(jī)芯片構(gòu)成,完成輸入脈沖信號的采集與處理,U2部分實(shí)現(xiàn)USB2. 0輸出接口,U3部分為數(shù)據(jù)存貯部分,完成被測脈沖數(shù)據(jù)的存儲(chǔ);其中,具體電路連接如下單片機(jī)AT89S52 部分(Ul)單片機(jī)AT89S52的第1引腳至單片機(jī)AT89S52的第4引腳懸空;單片機(jī)AT89S52的第5引腳連接到芯片HT9032C的第12引腳和電阻R8的一端,電阻R8的另一端接電源VCC ; 單片機(jī)AT89S52的第6引腳連接到芯片HT9032C的第13引腳和電阻R9的一端,電阻R9的另一端接電源VCC ;單片機(jī)AT89S52的第7引腳連接到芯片HT9032C的第14引腳和電阻RlO 的一端,電阻RlO的另一端接電源VCC ;單片機(jī)AT89S52的第8引腳連接到電阻Rll的一端, 電阻Rll的另一端接二極管LED的負(fù)極,二極管LED的正極接電源VCC ;單片機(jī)AT89S52的第9引腳連接到芯片USB20C的第35引腳、芯片813L的第7引腳和電阻R15的一端、電容 ⑶1的負(fù)極,電阻R15的另一端接地,電容⑶1的正極接電源VCC ;單片機(jī)AT89S52的第10 引腳至單片機(jī)AT89S52的第16引腳懸空;單片機(jī)AT89S52的第17引腳連接到芯片USB20C的第3引腳;單片機(jī)AT89S52的第18引腳連接到電容ClO的一端和晶體振蕩器Y2的一端, 電容ClO的另一端接地;單片機(jī)AT89S52的第19引腳連接到電容C9的一端和晶體振蕩器 Y2的另一端,電容C9的另一端接地;單片機(jī)AT89S52的第20引腳接地;單片機(jī)AT89S52的第21引腳至單片機(jī)AT89S52的第24引腳懸空;單片機(jī)AT89S52的第25引腳連接到電阻 R12的一端,電阻R12的另一端接三極管Ql的基極,三極管Ql的發(fā)射極接電源VCC,三極管 Ql的集電極接蜂鳴器SPl的一端,蜂鳴器SPl的另一端接地;單片機(jī)AT89S52的第沈引腳連接到芯片813L的第6引腳;單片機(jī)AT89S52的第27引腳連接到芯片24C02的第6引腳和電阻R14的一端,電阻R14的另一端接電源VCC ;單片機(jī)AT89S52的第28引腳連接到芯片24C02的第5引腳和電阻R13的一端,電阻R13的另一端接電源VCC ;單片機(jī)AT89S52的第四引腳至單片機(jī)AT89S52的第31引腳懸空;單片機(jī)AT89S52的第32引腳連接到芯片 USB20C的第25引腳;單片機(jī)AT89S52的第33引腳連接到芯片USB20C的第24引腳;單片機(jī)AT89S52的第34引腳連接到芯片USB20C的第23引腳;單片機(jī)AT89S52的第35引腳連接到芯片USB20C的第22引腳;單片機(jī)AT89S52的第36引腳連接到芯片USB20C的第19引腳;單片機(jī)AT89S52的第37引腳連接到芯片USB20C的第18引腳;單片機(jī)AT89S52的第38 引腳連接到芯片USB20C的第17引腳;單片機(jī)AT89S52的第39引腳連接到芯片USB20C的第16引腳;單片機(jī)AT89S52的第40引腳接電源VCC ;芯片HT9032C 部分(U2)芯片HT9032C的第1引腳接電阻Rl的一端,電阻Rl的另一端接電容C3的一端, 電容C3的另一端接電容Cl的另一端和Jl的第2引腳;芯片HT9032C的第2引腳接電阻R2 的一端,電阻R2的另一端接電容C4的一端,電容C4的另一端接電容C2的另一端和Jl的第1引腳;芯片HT9032C的第3引腳連接到電阻R3和電阻R4的一端,電阻R3的另一端連接到二極管Dl、二極管D4的負(fù)極,二極管Dl的正極接電容Cl的一端和二極管D2的負(fù)極, 二極管D2的正極接地,二極管D4的正極接電容C2的一端和二極管D3的負(fù)極,二極管D3 的正極接地,電阻R4的另一端連接到芯片HT9032C的第4引腳和電阻R5的一端,電阻R5 的另一端接地;芯片HT9032C的第5引腳懸空;芯片HT9032C的第6引腳接電阻R7和電容 C6的一端,電容C6另一端接地,電阻R7另一端接電源;芯片HT9032C的第7引腳接電阻R6 和電容C5的一端,電容C5另一端接電源,電阻R6另一端接地;芯片HT9032C的第8引腳接地;芯片HT9032C的第9引腳連接到晶體振蕩器Yl的一端和電容C8的一端,電容C8的另一端接地;芯片HT9032C的第10引腳連接到晶體振蕩器Yl的另一端和電容C7的一端,電容C7的另一端接地;HT9032C的第11引腳懸空;芯片HT9032C的第12引腳接連接到單片機(jī)AT89S52的第5引腳和電阻R8的一端,電阻R8的另一端接電源;芯片HT9032C的第13 引腳接連接到單片機(jī)AT89S52的第6引腳和電阻R9的一端,電阻R9的另一端接電源;芯片 HT9032C的第14引腳接連接到單片機(jī)AT89S52的第7引腳和電阻RlO的一端,電阻RlO的另一端接電源;芯片HT9032C的第15引腳懸空;芯片HT9032C的第16引腳接電源;芯片USB20C 部分(U3)芯片USB20C的第1引腳懸空;芯片USB20C的第2引腳懸空;芯片USB20C的第3 引腳連接到單片機(jī)AT89S52的第17引腳;芯片USB20C的第4引腳至芯片USB20C的第15引腳懸空;芯片USB20C的第16引腳連接到單片機(jī)AT89S52的第39引腳;芯片USB20C的第17 引腳連接到單片機(jī)AT89S52的第38引腳;芯片USB20C的第18引腳連接到單片機(jī)AT89S52的第37引腳;芯片USB20C的第19引腳連接到單片機(jī)AT89S52的第36引腳;芯片USB20C 的第20引腳接地;芯片USB20C的第21引腳懸空;芯片USB20C的第22引腳連接到單片機(jī) AT89S52的第35引腳;芯片USB20C的第23引腳連接到單片機(jī)AT89S52的第34引腳;芯片 USB20C的第24引腳連接到單片機(jī)AT89S52的第33引腳;芯片USB20C的第25引腳連接到單片機(jī)AT89S52的第32引腳;芯片USB20C的第26引腳至芯片USB20C的第34引腳懸空; 芯片USB20C的第35引腳連接到單片機(jī)AT89S52的第9引腳和芯片813L的第7引腳;芯片USB20C的第36引腳至芯片USB20C的第39引腳懸空;芯片USB20C的第40引腳接電源 VCC ;芯片MC02 部分(U4)芯片MC02的第1引腳至第4引腳接地;芯片MC02的第5引腳連接到單片機(jī) AT89S52的第28引腳和電阻R13的一端,電阻R13的另一端接電源;芯片MC02的第6引腳連接到單片機(jī)AT89S52的第27引腳和電阻R14的一端,電阻R14的另一端接電源;芯片 24C02的第7引腳接地;芯片24C02的第8引腳接電源VCC ;芯片813L 部分(U5)芯片813L的第1引腳連接到芯片813L的第8弓丨腳;芯片813L的第2引腳接電源 VCC ;芯片MAX813L的第3引腳和芯片813L第4引腳接地;芯片813L的第5引腳懸空;芯片813L的第6引腳連接到單片機(jī)AT89S52的第26引腳;芯片813L的第7引腳連接到單片機(jī)AT89S52的第9引腳和芯片USB20C的第35引腳;芯片813L的第8引腳連接到芯片813L 的第1引腳。本實(shí)用新型具有以下優(yōu)點(diǎn)1、使用MCS51匯編語言編寫軟件;系統(tǒng)功能擴(kuò)展方便; 具有與USB2. 0接口設(shè)備的雙向數(shù)據(jù)通信功能,方便與外設(shè)互聯(lián)。2、一種USB2. 0接口的嵌入式脈沖計(jì)數(shù)裝置的體積小,成本低,功耗低,通信速率高,結(jié)構(gòu)與連接簡單和全雙工通信的特點(diǎn)。
圖1為本實(shí)用新型的電路原理圖。
具體實(shí)施方式
以下結(jié)合附圖進(jìn)一步說明本實(shí)用新型的技術(shù)解決方案。如圖1所示,一種USB2. 0接口的嵌入式脈沖計(jì)數(shù)裝置包括Ul部分、U2部分和U3 部分,具體電路連接如下單片機(jī)AT89S52 部分(Ul)單片機(jī)AT89S52的第1引腳至單片機(jī)AT89S52的第4引腳懸空;單片機(jī)AT89S52的第5引腳連接到芯片HT9032C的第12引腳和電阻R8的一端,電阻R8的另一端接電源VCC ; 單片機(jī)AT89S52的第6引腳連接到芯片HT9032C的第13引腳和電阻R9的一端,電阻R9的另一端接電源VCC ;單片機(jī)AT89S52的第7引腳連接到芯片HT9032C的第14引腳和電阻RlO 的一端,電阻RlO的另一端接電源VCC ;單片機(jī)AT89S52的第8引腳連接到電阻Rll的一端, 電阻Rll的另一端接二極管LED的負(fù)極,二極管LED的正極接電源VCC ;單片機(jī)AT89S52的第9引腳連接到芯片USB20C的第35引腳、芯片813L的第7引腳和電阻R15的一端、電容⑶1的負(fù)極,電阻R15的另一端接地,電容⑶1的正極接電源VCC ;單片機(jī)AT89S52的第10 引腳至單片機(jī)AT89S52的第16引腳懸空;單片機(jī)AT89S52的第17引腳連接到芯片USB20C 的第3引腳;單片機(jī)AT89S52的第18引腳連接到電容ClO的一端和晶體振蕩器Y2的一端, 電容ClO的另一端接地;單片機(jī)AT89S52的第19引腳連接到電容C9的一端和晶體振蕩器 Y2的另一端,電容C9的另一端接地;單片機(jī)AT89S52的第20引腳接地;單片機(jī)AT89S52的第21引腳至單片機(jī)AT89S52的第24引腳懸空;單片機(jī)AT89S52的第25引腳連接到電阻 R12的一端,電阻R12的另一端接三極管Ql的基極,三極管Ql的發(fā)射極接電源VCC,三極管 Ql的集電極接蜂鳴器SPl的一端,蜂鳴器SPl的另一端接地;單片機(jī)AT89S52的第沈引腳連接到芯片813L的第6引腳;單片機(jī)AT89S52的第27引腳連接到芯片24C02的第6引腳和電阻R14的一端,電阻R14的另一端接電源VCC ;單片機(jī)AT89S52的第28引腳連接到芯片MC02的第5引腳和電阻R13的一端,電阻R13的另一端接電源VCC ;單片機(jī)AT89S52的第四引腳至單片機(jī)AT89S52的第31引腳懸空;單片機(jī)AT89S52的第32引腳連接到芯片 USB20C的第25引腳;單片機(jī)AT89S52的第33引腳連接到芯片USB20C的第24引腳;單片機(jī)AT89S52的第34引腳連接到芯片USB20C的第23引腳;單片機(jī)AT89S52的第35引腳連接到芯片USB20C的第22引腳;單片機(jī)AT89S52的第36引腳連接到芯片USB20C的第19引腳;單片機(jī)AT89S52的第37引腳連接到芯片USB20C的第18引腳;單片機(jī)AT89S52的第38 引腳連接到芯片USB20C的第17引腳;單片機(jī)AT89S52的第39引腳連接到芯片USB20C的第16引腳;單片機(jī)AT89S52的第40引腳接電源VCC ;芯片HT9032C 部分(U2)芯片HT9032C的第1引腳接電阻Rl的一端,電阻Rl的另一端接電容C3的一端, 電容C3的另一端接電容Cl的另一端和Jl的第2引腳;芯片HT9032C的第2引腳接電阻R2 的一端,電阻R2的另一端接電容C4的一端,電容C4的另一端接電容C2的另一端和Jl的第1引腳;芯片HT9032C的第3引腳連接到電阻R3和電阻R4的一端,電阻R3的另一端連接到二極管Dl、二極管D4的負(fù)極,二極管Dl的正極接電容Cl的一端和二極管D2的負(fù)極, 二極管D2的正極接地,二極管D4的正極接電容C2的一端和二極管D3的負(fù)極,二極管D3 的正極接地,電阻R4的另一端連接到芯片HT9032C的第4引腳和電阻R5的一端,電阻R5 的另一端接地;芯片HT9032C的第5引腳懸空;芯片HT9032C的第6引腳接電阻R7和電容 C6的一端,電容C6另一端接地,電阻R7另一端接電源;芯片HT9032C的第7引腳接電阻R6 和電容C5的一端,電容C5另一端接電源,電阻R6另一端接地;芯片HT9032C的第8引腳接地;芯片HT9032C的第9引腳連接到晶體振蕩器Yl的一端和電容C8的一端,電容C8的另一端接地;芯片HT9032C的第10引腳連接到晶體振蕩器Yl的另一端和電容C7的一端,電容C7的另一端接地;HT9032C的第11引腳懸空;芯片HT9032C的第12引腳接連接到單片機(jī)AT89S52的第5引腳和電阻R8的一端,電阻R8的另一端接電源;芯片HT9032C的第13 引腳接連接到單片機(jī)AT89S52的第6引腳和電阻R9的一端,電阻R9的另一端接電源;芯片 HT9032C的第14引腳接連接到單片機(jī)AT89S52的第7引腳和電阻RlO的一端,電阻RlO的另一端接電源;芯片HT9032C的第15引腳懸空;芯片HT9032C的第16引腳接電源;芯片USB20C 部分(U3)芯片USB20C的第1引腳懸空;芯片USB20C的第2引腳懸空;芯片USB20C的第3 引腳連接到單片機(jī)AT89S52的第17引腳;芯片USB20C的第4引腳至芯片USB20C的第15引腳懸空;芯片USB20C的第16引腳連接到單片機(jī)AT89S52的第39引腳;芯片USB20C的第17 引腳連接到單片機(jī)AT89S52的第38引腳;芯片USB20C的第18引腳連接到單片機(jī)AT89S52 的第37引腳;芯片USB20C的第19引腳連接到單片機(jī)AT89S52的第36引腳;芯片USB20C 的第20引腳接地;芯片USB20C的第21引腳懸空;芯片USB20C的第22引腳連接到單片機(jī) AT89S52的第35引腳;芯片USB20C的第23引腳連接到單片機(jī)AT89S52的第34引腳;芯片 USB20C的第24引腳連接到單片機(jī)AT89S52的第33引腳;芯片USB20C的第25引腳連接到單片機(jī)AT89S52的第32引腳;芯片USB20C的第26引腳至芯片USB20C的第34引腳懸空; 芯片USB20C的第35引腳連接到單片機(jī)AT89S52的第9引腳和芯片813L的第7引腳;芯片USB20C的第36引腳至芯片USB20C的第39引腳懸空;芯片USB20C的第40引腳接電源 VCC ;芯片MC02 部分(U4)芯片MC02的第1引腳至第4引腳接地;芯片MC02的第5引腳連接到單片機(jī) AT89S52的第28引腳和電阻R13的一端,電阻R13的另一端接電源;芯片MC02的第6引腳連接到單片機(jī)AT89S52的第27引腳和電阻R14的一端,電阻R14的另一端接電源;芯片 24C02的第7引腳接地;芯片24C02的第8引腳接電源VCC ;芯片813L 部分(U5)芯片813L的第1引腳連接到芯片813L的第8弓丨腳;芯片813L的第2引腳接電源 VCC ;芯片MAX813L的第3引腳和芯片813L第4引腳接地;芯片813L的第5引腳懸空;芯片813L的第6引腳連接到單片機(jī)AT89S52的第26引腳;芯片813L的第7引腳連接到單片機(jī)AT89S52的第9引腳和芯片USB20C的第35引腳;芯片813L的第8引腳連接到芯片813L 的第1引腳。產(chǎn)品運(yùn)行環(huán)境說明開發(fā)系統(tǒng)環(huán)境本軟件使用MCS51單片機(jī)匯編語言編寫,使用的單片機(jī)芯片型號為AT89S52。產(chǎn)品運(yùn)行環(huán)境脈沖信號測量。
權(quán)利要求1.一種USB2.0接口的嵌入式脈沖計(jì)數(shù)裝置,其特征在于通過連接到單片機(jī)AT89S52 的輸入端采集輸入的脈沖信號,被采集的脈沖數(shù)據(jù)通過單片機(jī)AT89S52處理后輸出到與其相連接的存儲(chǔ)芯片DS1302中,也可以通過與單片機(jī)AT89S52相連接的芯片USB20C實(shí)現(xiàn) USB2. 0接口輸出實(shí)時(shí)的被測脈沖信號數(shù)據(jù),存儲(chǔ)芯片DS1302所存儲(chǔ)的脈沖測量數(shù)據(jù)也可以通過USB2. 0接口輸出。
2.根據(jù)權(quán)利要求1所述的一種USB2.0接口的嵌入式脈沖計(jì)數(shù)裝置,其特征在于電路包括Ul部分、U2部分和U3部分,Ul部分為嵌入式脈沖計(jì)數(shù)裝置的核心部分,主要由 AT89S52單片機(jī)芯片構(gòu)成,完成輸入脈沖信號的采集與處理,U2部分實(shí)現(xiàn)USB2. 0輸出接口, U3部分為數(shù)據(jù)存貯部分,完成被測脈沖數(shù)據(jù)的存儲(chǔ);其中,具體電路連接如下單片機(jī)AT89S52部分(Ul)單片機(jī)AT89S52的第1引腳連接到芯片DS1302的第5引腳;單片機(jī)AT89S52的第2引腳連接到芯片DS1302的第6引腳;單片機(jī)AT89S52的第3引腳連接到芯片DS1302的第7 引腳;單片機(jī)AT89S52的第4引腳懸空;單片機(jī)AT89S52的第5引腳連接到二極管LED的負(fù)極,二極管LED的正極連接到電阻Rl的一端,電阻Rl的另一端接電源VCC ;單片機(jī)AT89S52 的第6引腳懸空;單片機(jī)AT89S52的第7引腳懸空;單片機(jī)AT89S52的第8引腳懸空;單片機(jī)AT89S52的第9引腳連接到芯片USB20C的第35引腳和電容Cl的負(fù)極、電阻R2的一端,電容Cl的正極接電源VCC,電阻Rl的另一端接地;單片機(jī)AT89S52的第10引腳懸空; 單片機(jī)AT89S52的第11引腳懸空;單片機(jī)AT89S52的第12引腳連接被測量的脈沖輸入信號;單片機(jī)AT89S52的第13引腳懸空;單片機(jī)AT89S52的第14引腳懸空;單片機(jī)AT89S52 的第15引腳懸空;單片機(jī)AT89S52的第16引腳連接到芯片USB20C的第3引腳;單片機(jī) AT89S52的第17引腳懸空;單片機(jī)AT89S52的第18引腳連接到電容C2的一端和晶體振蕩器Yl的一端,電容C2的另一端接地;單片機(jī)AT89S52的第19引腳連接到電容C3的一端和晶體振蕩器Yl的另一端,電容C3的另一端接地;單片機(jī)AT89S52的第19引腳接地;單片機(jī) AT89S52的第21引腳至單片機(jī)AT89S52的第30引腳懸空;單片機(jī)AT89S52的第31引腳連接到電阻R3的一端,電阻R3的另一端接電源VCC ;單片機(jī)AT89S52的第32引腳連接到芯片USB20C的第25引腳;單片機(jī)AT89S52的第33引腳連接到芯片USB20C的第24引腳;單片機(jī)AT89S52的第34引腳連接到芯片USB20C的第23引腳;單片機(jī)AT89S52的第35引腳連接到芯片USB20C的第22引腳;單片機(jī)AT89S52的第36引腳連接到芯片USB20C的第19 引腳;單片機(jī)AT89S52的第37引腳連接到芯片USB20C的第18引腳;單片機(jī)AT89S52的第 38引腳連接到芯片USB20C的第17引腳;單片機(jī)AT89S52的第39引腳連接到芯片USB20C 的第16引腳;單片機(jī)AT89S52的第38引腳接電源VCC ;芯片USB20C部分(U2)芯片USB20C的第1引腳懸空;芯片USB20C的第2引腳懸空;芯片USB20C的第3引腳連接到單片機(jī)AT89S52的第16引腳;芯片USB20C的第4引腳至芯片USB20C的第15引腳懸空;芯片USB20C的第16引腳連接到單片機(jī)AT89S52的第39引腳;芯片USB20C的第17 引腳連接到單片機(jī)AT89S52的第38引腳;芯片USB20C的第18引腳連接到單片機(jī)AT89S52 的第37引腳;芯片USB20C的第19引腳連接到單片機(jī)AT89W2的第36引腳;芯片USB20C 的第20引腳接地;芯片USB20C的第21引腳懸空;芯片USB20C的第22引腳連接到單片機(jī) AT89S52的第35引腳;芯片USB20C的第23引腳連接到單片機(jī)AT89S52的第34引腳;芯片USB20C的第24引腳連接到單片機(jī)AT89S52的第33引腳;芯片USB20C的第25引腳連接到單片機(jī)AT89S52的第32引腳;芯片USB20C的第26引腳至芯片USB20C的第34引腳懸空; 芯片USB20C的第35引腳連接到單片機(jī)AT89S52的第9引腳;芯片USB20C的第36引腳至芯片USB20C的第39引腳懸空;芯片USB20C的第40引腳接電源VCC ;芯片DS1302部分(U3)芯片DS1302的第1引腳接電源VCC ;芯片DS1302的第2引腳連接到晶體振蕩器Y2的一端;芯片DS1302的第3引腳連接到晶體振蕩器Y2的另一端;芯片DS1302的第4引腳接地;芯片DS1302的第5引腳連接到單片機(jī)AT89S52的第1引腳;芯片DS1302的第6引腳連接到單片機(jī)AT89S52的第2引腳;芯片DS1302的第7引腳連接到單片機(jī)AT89S52的第3 引腳;芯片DS1302的第8引腳連接到電容C4的正極,電容C4的負(fù)極接地。
專利摘要本實(shí)用新型公開了一種USB2.0接口的嵌入式脈沖計(jì)數(shù)裝置,通過連接到單片機(jī)AT89S52的輸入端采集輸入的脈沖信號,被采集的脈沖數(shù)據(jù)通過單片機(jī)AT89S52處理后可以輸出到與其相連接的存儲(chǔ)芯片DS1302中,也可以通過與單片機(jī)AT89S52相連接的芯片USB20C實(shí)現(xiàn)USB2.0接口輸出實(shí)時(shí)的被測脈沖信號數(shù)據(jù),存儲(chǔ)芯片DS1302所存儲(chǔ)的脈沖測量數(shù)據(jù)也可以通過USB2.0接口輸出。一種USB2.0接口的嵌入式脈沖計(jì)數(shù)裝置的體積小,成本低,功耗低,通信速率高,結(jié)構(gòu)與連接簡單。
文檔編號H03K21/08GK202178756SQ201120309109
公開日2012年3月28日 申請日期2011年8月24日 優(yōu)先權(quán)日2011年8月24日
發(fā)明者曹蘇群, 朱全銀 申請人:淮陰工學(xué)院