一種高速差分驅(qū)動(dòng)電路的版圖結(jié)構(gòu)的制作方法
【專利摘要】本實(shí)用新型涉及一種高速差分驅(qū)動(dòng)電路的版圖結(jié)構(gòu),包括驅(qū)動(dòng)信號(hào)線、左驅(qū)動(dòng)電路和右驅(qū)動(dòng)電路,所述左驅(qū)動(dòng)電路和右驅(qū)動(dòng)電路對(duì)稱排列在驅(qū)動(dòng)信號(hào)線的兩側(cè),左驅(qū)動(dòng)電路和右驅(qū)動(dòng)電路的輸出端均與驅(qū)動(dòng)信號(hào)線連接。如此排列的版圖結(jié)構(gòu),增加了驅(qū)動(dòng)單元的差分對(duì)稱性,改善了驅(qū)動(dòng)信號(hào)的差分性能,與驅(qū)動(dòng)信號(hào)線垂直又互不交疊,使得驅(qū)動(dòng)信號(hào)與電源布線之間的耦合干擾大大減??;同時(shí),由于將驅(qū)動(dòng)模塊分成若干小的重復(fù)單元,具有高度可重用性,提高了版圖的一致性。
【專利說明】
一種高速差分驅(qū)動(dòng)電路的版圖結(jié)構(gòu)
技術(shù)領(lǐng)域
[0001]本實(shí)用新型設(shè)計(jì)集成電路技術(shù)領(lǐng)域,尤其涉及一種驅(qū)動(dòng)低阻抗負(fù)載的芯片版圖結(jié)構(gòu)。
【背景技術(shù)】
[0002]隨著人們對(duì)芯片驅(qū)動(dòng)性能的要求越來越高,在芯片的應(yīng)用過程中,人們希望芯片輸出信號(hào)的差分性能達(dá)到較高要求,同時(shí)又要具有良好的驅(qū)動(dòng)性能,對(duì)版圖也會(huì)提出更高的要求。一般的芯片驅(qū)動(dòng)版圖布局方式如圖1所示,這種方式是通過對(duì)驅(qū)動(dòng)輸出晶體管采用叉指形式而實(shí)現(xiàn)的。盡管這種布圖方式非常簡(jiǎn)單,但大量叉指晶體管源漏區(qū)相連,會(huì)造成電流分配不均勻,降低了版圖的一致性,尤其在高速率、大電流的情況下,金屬抗電迀移的能力隨之下降,影響芯片的可靠性。
【發(fā)明內(nèi)容】
[0003]為了解決現(xiàn)有的驅(qū)動(dòng)電路的版圖結(jié)構(gòu)存在電流分配不均勻、一致性差的技術(shù)問題,本實(shí)用新型提供一種高速差分驅(qū)動(dòng)電路的版圖結(jié)構(gòu),本實(shí)用新型采用重復(fù)驅(qū)動(dòng)單元累加的布圖方式,提高版圖模塊的可重用性和一致性,提高芯片性能,改善高速信號(hào)的差分性能,并抑制高速率、大電流信號(hào)對(duì)電源線造成的串?dāng)_,進(jìn)而減小對(duì)片上其他低速、小電流模塊的影響。
[0004]本實(shí)用新型的技術(shù)解決方案:
[0005]—種高速差分驅(qū)動(dòng)電路的版圖結(jié)構(gòu),其特殊之處在于:包括電源線1、驅(qū)動(dòng)信號(hào)線
2、左驅(qū)動(dòng)電路3和右驅(qū)動(dòng)電路4,所述左驅(qū)動(dòng)電路3和右驅(qū)動(dòng)電路4對(duì)稱排列在驅(qū)動(dòng)信號(hào)線2的兩側(cè),左驅(qū)動(dòng)電路3和右驅(qū)動(dòng)電路4的輸出端均與驅(qū)動(dòng)信號(hào)線2連接。
[0006]上述驅(qū)動(dòng)電路包括若干個(gè)可重復(fù)利用的驅(qū)動(dòng)單元。
[0007]上述電源線I覆蓋在驅(qū)動(dòng)電路的上方,電源線I與驅(qū)動(dòng)信號(hào)線2垂直且不交疊。
[0008]每個(gè)驅(qū)動(dòng)單元的漏極D或源極S與驅(qū)動(dòng)信號(hào)線連接。
[0009]與【背景技術(shù)】相比本實(shí)用新型所具有的優(yōu)點(diǎn):
[0010]1、本實(shí)用新型所揭示的高速差分驅(qū)動(dòng)電路的版圖結(jié)構(gòu),由于是采用重復(fù)驅(qū)動(dòng)單元累加的布圖方式,即驅(qū)動(dòng)電路左右對(duì)稱排列在驅(qū)動(dòng)信號(hào)線的兩側(cè),增加了驅(qū)動(dòng)電路的差分對(duì)稱性,使得版圖的可重用性和一致性得到了提高,改善了高速信號(hào)的差分性能。
[0011]2、本實(shí)用新型各個(gè)驅(qū)動(dòng)單元的輸出端連接在驅(qū)動(dòng)信號(hào)線上,電源線覆蓋在兩側(cè)的驅(qū)動(dòng)電路上方,與驅(qū)動(dòng)信號(hào)線垂直又互不交疊,使得驅(qū)動(dòng)信號(hào)線與電源布線之間的耦合干擾大大減小。
【附圖說明】
[0012]圖1為現(xiàn)有的芯片驅(qū)動(dòng)版圖布局方式的示意圖;
[0013]圖2為本實(shí)用新型高速差分驅(qū)動(dòng)電路的版圖結(jié)構(gòu)的示意圖;
[0014]其中附圖標(biāo)記為:1-電源線,2-信號(hào)驅(qū)動(dòng)線,3-左驅(qū)動(dòng)電路,4-右驅(qū)動(dòng)電路。
【具體實(shí)施方式】
[0015]如圖2所示,為本實(shí)用新型高速差分驅(qū)動(dòng)電路的版圖結(jié)構(gòu)的一種最佳實(shí)施方式,其布局采用驅(qū)動(dòng)單元累加的差分對(duì)稱布局,即驅(qū)動(dòng)單元左右對(duì)稱重復(fù)排列在驅(qū)動(dòng)信號(hào)線的兩側(cè),并非圖1中的叉指晶體管實(shí)現(xiàn)方式。漏極和源極可以互換。
[0016]通過相同驅(qū)動(dòng)單元的重復(fù)排列,提高了版圖模塊的可重用性和一致性,改善了高速信號(hào)的差分性能。
[0017]此外驅(qū)動(dòng)信號(hào)線的位置位于布局的中心軸線,與驅(qū)動(dòng)模塊的電源線互相垂直且不相交疊。在大電流信號(hào),減小了驅(qū)動(dòng)信號(hào)和電源線間的耦合效應(yīng)。
[0018]本實(shí)用新型的技術(shù)內(nèi)容及技術(shù)特征已揭示如上,然而熟悉本領(lǐng)域的技術(shù)人員仍可能基于本實(shí)用新型的教示及揭示而作種種不背離本實(shí)用新型精神的替換及修飾,因此,本實(shí)用新型保護(hù)范圍應(yīng)不限于實(shí)施例所揭示的內(nèi)容,而應(yīng)包括各種不背離本實(shí)用新型的替換及修飾,并為本專利申請(qǐng)權(quán)利要求所涵蓋。
【主權(quán)項(xiàng)】
1.一種高速差分驅(qū)動(dòng)電路的版圖結(jié)構(gòu),其特征在于:包括電源線(I)、驅(qū)動(dòng)信號(hào)線(2)、左驅(qū)動(dòng)電路(3)和右驅(qū)動(dòng)電路(4),所述左驅(qū)動(dòng)電路(3)和右驅(qū)動(dòng)電路(4)對(duì)稱排列在驅(qū)動(dòng)信號(hào)線(2)的兩側(cè),左驅(qū)動(dòng)電路(3)和右驅(qū)動(dòng)電路(4)的輸出端均與驅(qū)動(dòng)信號(hào)線(2)連接。2.根據(jù)權(quán)利要求1所述的高速差分驅(qū)動(dòng)電路的版圖結(jié)構(gòu),其特征在于:所述驅(qū)動(dòng)電路包括若干個(gè)可重復(fù)利用的驅(qū)動(dòng)單元。3.根據(jù)權(quán)利要求1或2所述的高速差分驅(qū)動(dòng)電路的版圖結(jié)構(gòu),其特征在于:所述電源線(I)覆蓋在驅(qū)動(dòng)電路的上方,電源線(I)與驅(qū)動(dòng)信號(hào)線(2)垂直且不交疊。4.根據(jù)權(quán)利要求3所述的高速差分驅(qū)動(dòng)電路的版圖結(jié)構(gòu),其特征在于:每個(gè)驅(qū)動(dòng)單元的漏極D或源極S與驅(qū)動(dòng)信號(hào)線連接。
【文檔編號(hào)】G06F17/50GK205486106SQ201521036124
【公開日】2016年8月17日
【申請(qǐng)日】2015年12月11日
【發(fā)明人】邵剛, 王晉, 田澤, 唐龍飛, 劉敏俠
【申請(qǐng)人】中國(guó)航空工業(yè)集團(tuán)公司西安航空計(jì)算技術(shù)研究所