亚洲狠狠干,亚洲国产福利精品一区二区,国产八区,激情文学亚洲色图

驅(qū)動器ic和光學(xué)打印頭的制作方法

文檔序號:6419257閱讀:311來源:國知局
專利名稱:驅(qū)動器ic和光學(xué)打印頭的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及適合于在靜電復(fù)印等中被用作光源的一種光學(xué)打印頭,并涉及用于這種光學(xué)打印頭的一種驅(qū)動器IC。
如在日本實用新型公開H6—48887中公布的,在傳統(tǒng)的光學(xué)打印頭中使用的一種發(fā)光裝置(陣列)中,對于以發(fā)光二極管形式的多個發(fā)光部分,在該裝置的前表面上提供了分離的電極-每一個發(fā)光部分一個電極,并在該裝置的后表面上提供了所有發(fā)光部分共同的一個公共電極。這使得無法進行裝置內(nèi)的時分驅(qū)動。在不能進行時分驅(qū)動的情況下,不可避免地要提供與發(fā)光部分相同數(shù)目的單獨的電極。因此,由于發(fā)光部分是以高密度形成的,單獨的電極要以相應(yīng)的高密度形成,且這使得難于把該裝置連接到一個驅(qū)動器IC。
為了解決這種問題,日本專利申請公開H6—163980提出了一種發(fā)光裝置,它允許在該裝置內(nèi)的時分驅(qū)動。具體地,形成在該發(fā)光裝置上的多個發(fā)光部分被分成m個組。另外,以這樣的方式設(shè)置了m個公共電極,即各個公共電極與屬于一個組的發(fā)光部分相連;且n個單獨的電極以這樣的方式提供,即各個單獨的電極與屬于不同的組的m個發(fā)光部分相連。因此,該發(fā)光裝置總共提供有m×n個發(fā)光部分。在這種發(fā)光裝置中,可以在時分的基礎(chǔ)上選擇m個公共電極中的一個,且這使得可以把單獨的電極的數(shù)目減小到傳統(tǒng)上要求的數(shù)目的1/m。這使得容易把該裝置連接到一個驅(qū)動器IC。
象這樣的一個發(fā)光裝置可用象傳統(tǒng)上使用的驅(qū)動器IC的一個驅(qū)動器IC來在時分的基礎(chǔ)上進行驅(qū)動。然而,在此情況下,需要單獨提供一個驅(qū)動電路以在時分基礎(chǔ)上選擇發(fā)光裝置的公共電極。因此,在發(fā)展為通用目的的使用而設(shè)計和適合于時分驅(qū)動的驅(qū)動器IC上已經(jīng)進行了努力。
考慮到上述的各點,本發(fā)明的申請人在日本專利申請公開H10—2226102中提出了一種驅(qū)動器IC。然而,在此公開中提出的設(shè)置要求額外的處理以改變輸入數(shù)據(jù)的順序,以適應(yīng)時分驅(qū)動,因此要求更為復(fù)雜的數(shù)據(jù)處理。
另外,在傳統(tǒng)的設(shè)置中,隨著組的數(shù)目的增大,用于選擇它們的控制信號線的數(shù)目相應(yīng)增大。這不可避免地增大了驅(qū)動器IC的終端的數(shù)目。
本發(fā)明的一個目的,是提供一種適合于驅(qū)動用于進行時分驅(qū)動的發(fā)光裝置的驅(qū)動器IC。
本發(fā)明的另一個目的,是減小為了一組一組地驅(qū)動一個發(fā)光裝置而設(shè)計的一種驅(qū)動器IC的終端的數(shù)目。
為了實現(xiàn)上述目的,根據(jù)本發(fā)明的一個方面,在具有用于經(jīng)n個輸出端輸出驅(qū)動信號的一個第一驅(qū)動器部分和用于有選擇地把m個選擇終端(其中m≥3)之一切換到一個預(yù)定電位的一個第二驅(qū)動器部分的一個驅(qū)動器IC中,該第一驅(qū)動器部分包括用于指定第二驅(qū)動器部分向其提供驅(qū)動信號的目的地的一個控制電路,且該控制電路根據(jù)從外界經(jīng)過數(shù)目少于m的信號線送來的控制信號而指定驅(qū)動信號被提供到的目的地。
根據(jù)本發(fā)明的另一個方面,在具有用于經(jīng)n個輸出端輸出驅(qū)動信號的一個第一驅(qū)動器部分和用于有選擇地把m個選擇端之一切換到一個預(yù)定電位的一個第二驅(qū)動器部分的一個驅(qū)動器IC中,第一驅(qū)動器部分包括用于存儲至少n×m個依次饋送給其的數(shù)據(jù)信號的一個數(shù)據(jù)信號存儲電路、用于選擇和以n個數(shù)據(jù)信號的批量的方式提取存儲在該數(shù)據(jù)信號存儲電路中的數(shù)據(jù)信號的一個數(shù)據(jù)選擇電路、以及用于根據(jù)數(shù)據(jù)選擇電路選定的數(shù)據(jù)信號而輸出驅(qū)動信號的一個驅(qū)動電路。
根據(jù)本發(fā)明的另一個方面,在由一個發(fā)光裝置和一個驅(qū)動器IC構(gòu)成的一個光學(xué)打印頭中,其中該發(fā)光裝置具有每一個都與m個發(fā)光二極管(其中m≥3)的第一電極相連的n個單獨的電極和分別與m個發(fā)光二極管的第二電極相連的m個公共電極,且該驅(qū)動器IC具有分別與這些單獨的電極相連的n個輸出端、用于經(jīng)這些輸出端輸出這些驅(qū)動信號的一個第一驅(qū)動部分、與這些公共電極分別相連的m個選擇端、以及用于有選擇地把這些選擇端之一切換到一個預(yù)定電位的一個第二驅(qū)動器部分,其中第一驅(qū)動器部分包括一個控制電路,該控制電路用于指定第二驅(qū)動器部分將要向其提供驅(qū)動信號的目的地,且該控制電路根據(jù)通過數(shù)目少于m的信號線而從外界饋送的控制信號來指定向其提供驅(qū)動信號的目的地。
根據(jù)本發(fā)明的另一個方面,在由一個發(fā)光裝置和一個驅(qū)動器IC構(gòu)成的一個光學(xué)打印頭中,其中該發(fā)光裝置具有每一個都與m個發(fā)光二極管(其中m≥3)的第一電極相連的n個單獨的電極和分別與m個發(fā)光二極管的第二電極相連的m個公共電極,且該驅(qū)動器IC具有分別與這些單獨的電極相連的n個輸出端、用于經(jīng)這些輸出端輸出這些驅(qū)動信號的一個第一驅(qū)動部分、與這些公共電極分別相連的m個選擇端、以及用于有選擇地把這些選擇端之一切換到一個預(yù)定電位的一個第二驅(qū)動器部分,該第一驅(qū)動器部分包括一個數(shù)據(jù)信號存儲電路,用于存儲依次饋送給它的至少n×m個數(shù)據(jù)信號;一個數(shù)據(jù)選擇電路,用于以n個數(shù)據(jù)信號的批量的方式選擇和提取存儲在該數(shù)據(jù)信號存儲電路中的數(shù)據(jù)信號;以及,一個驅(qū)動電路,用于根據(jù)數(shù)據(jù)選擇電路選定的數(shù)據(jù)信號輸出該驅(qū)動信號。


圖1是本發(fā)明的第一實施例的驅(qū)動器IC的電路框圖。
圖2是顯示第一實施例的一個主要部分的電路框圖。
圖3是顯示在第一實施例中的相關(guān)點處觀測到的波形的波形圖。
圖4是顯示圖2的一個主要部分的電路圖。
圖5是第一實施例的一個時序圖。
圖6是本發(fā)明的第一至第五實施例的光學(xué)打印頭的一個例子的一個主要部分的平面圖。
圖7是第一至第五實施例的光學(xué)打印頭的另一個例子的一個主要部分的平面圖。
圖8是圖7的剖視圖。
圖9是第一至第五實施例的光學(xué)打印頭的電路框圖。
圖10是第二至第五實施例的驅(qū)動器IC的電路框圖。
圖11是第二實施例的驅(qū)動器IC的一個主要部分的電路框圖。
圖12是顯示在第二實施例中在相關(guān)點處觀測的波形的波形圖。
圖13是顯示圖11的一個主要部分的電路圖。
圖14是第二實施例的時序圖。
圖15是第三實施例的驅(qū)動器IC的一個主要部分的電路框圖。
圖16是顯示在第三實施例中在相關(guān)點處觀測的波形的波形圖。
圖17是顯示圖15的一個主要部分的電路圖。
圖18是第三實施例的一個時序圖。
圖19是第四實施例的驅(qū)動器IC的一個主要部分的電路框圖。
圖20是顯示在第四實施例中在相關(guān)點處觀測到的波形的波形圖。
圖21是顯示第四實施例的一個主要部分的電路框圖。
圖22是第四實施例的時序圖。
圖23是第五實施例的驅(qū)動器IC的一個主要部分的電路框圖。
圖24是顯示第五實施例的一個主要部分的電路框圖。
圖25是第五實施例的時序圖。
圖26是本發(fā)明的第六實施例的一個主要部分的電路框圖。
圖27是顯示第六實施例的一個主要部分的電路框圖。
以下描述本發(fā)明的實施例。
第一實施例圖1是顯示本發(fā)明的第一實施例的驅(qū)動器IC的基本配置的電路框圖。圖2是圖1中所示的電路框圖的一個主要部分的電路框圖,特別是與多個輸出端DO1至DO96中的一個輸出端DO1有關(guān)的一個部分。首先,結(jié)合這些圖進行描述。
如圖1所示,驅(qū)動器IC1具有一個單獨的終端部分DO,它由用于驅(qū)動一個裝置(即用于后面描述的單獨的電極28)的多個(n個)輸出端DO1至DO96組成;一個第一驅(qū)動器部分2,它與各個輸出端DO1至DO96相連,用于把預(yù)定的電流輸出作為驅(qū)動信號饋送到輸出端DO1至DO96;一個公共終端部分CD,它由用于組選擇(即用于后面描述的公共電極27)的多個(m個)輸出端CD1至CD4組成;以及,一個第二驅(qū)動器部分3,它與各個輸出端CD1至CD4相連,用于有選擇地把這些輸出端CD1至CD4切換到電源電位之一,例如切換到地電位VSS。應(yīng)該理解的是,雖然以下的描述涉及到其中n=96且m=4的情況,本發(fā)明不限于任何具體數(shù)值的n和m。
第一驅(qū)動器部分2帶有一個數(shù)據(jù)信號存儲電路4,用于臨時存儲經(jīng)一個數(shù)據(jù)輸入端SI而依次饋送給它的串行輸入數(shù)據(jù)信號;一個驅(qū)動器電路5,用于根據(jù)從數(shù)據(jù)信號存儲電路4輸出的數(shù)據(jù)信號,把驅(qū)動信號輸出到各個輸出端DO1至DO96;一個電流源電路6,用于向驅(qū)動器電路5提供恒定電流;以及,一個時序控制電路7,用于把預(yù)定的時序信號饋送到第一和第二驅(qū)動器部分2和3中的各點。
數(shù)據(jù)信號存儲電路4具有一個n×m(384)位的移位寄存器8,它與一個時鐘信號CLK1相同步地取入經(jīng)數(shù)據(jù)輸入端SI串行輸入的數(shù)據(jù)信號并把它們經(jīng)一個數(shù)據(jù)輸出端SO串行輸出;以及,一個n×m(384)位的鎖存電路9,它根據(jù)一個裝載信號LOAD1而并行地取入移位寄存器8取入的數(shù)據(jù)信號。從移位寄存器8并行輸出的該n×m(384)數(shù)據(jù)信號還不通過鎖存電路9而被饋送到一個存儲電路10。
在其中例如各個數(shù)據(jù)信號由多個位組成的情況下,移位寄存器8、鎖存電路9、以及其他有關(guān)電路的配置可以被相應(yīng)地修正。例如,移位寄存器8可以被構(gòu)造成一個存儲器,其存取通過采用地址而得到控制。
驅(qū)動器電路5具有作為其主要組成部分的一個第一選擇電路11A,它以n個數(shù)據(jù)信號的批量的方式依次選擇和輸出從鎖存電路9輸出的n×m(384)數(shù)據(jù)信號;以及,一個n(96)位的第一驅(qū)動電路12A,它根據(jù)第一選擇電路11A的輸出,經(jīng)輸出端DO1至DO96,輸出恒定的電流。按照要求,除了這些基本部分之外,驅(qū)動器電路5進一步具有一個補償數(shù)據(jù)存儲電路10,用于存儲n×m(384)組的補償數(shù)據(jù),用于適應(yīng)輸出補償;一個用于補償數(shù)據(jù)的第二選擇電路11B,它以n組數(shù)據(jù)的批量的方式依次選擇和輸出從補償數(shù)據(jù)存儲電路10輸出的n×m(384)組補償數(shù)據(jù);以及,一個用于補償?shù)牡诙?qū)動電路12B,它以驅(qū)動信號的形式,輸出其值已經(jīng)根據(jù)用于補償數(shù)據(jù)的選擇電路11B的輸出而被增大或減小的電流。
在存儲電路10中存儲有光量補償數(shù)據(jù),該光量補償數(shù)據(jù)是預(yù)先計算出的,以使從各個發(fā)光部分26(見圖6)發(fā)射的光量均勻。存儲電路10是以一個S×n×m位的鎖存電路的形式構(gòu)造的,從而使每個由S位(例如3位)組成的n×m(384)組補償數(shù)據(jù)能夠被存儲在其中。補償數(shù)據(jù)至補償數(shù)據(jù)存儲電路10的寫入,是根據(jù)以n×m個信號的批量的方式從移位寄存器8平行饋送來的信號,而實現(xiàn)的。
補償數(shù)據(jù)至補償數(shù)據(jù)存儲電路10的寫入,可以預(yù)先進行;具體地,它可以在只有存儲電路10進入一種寫入使能狀態(tài)的情況下,通過重復(fù)存儲操作三次從而使各組補償數(shù)據(jù)的所有位都通過移位寄存器8而被存儲在其中,而得到實現(xiàn)。
如圖2所示,驅(qū)動電路12為一個輸出端DO1具有一組四個電流放大器12a至12d,這些放大器輸出不同的電流輸出;即,驅(qū)動電路12具有與構(gòu)成單獨的終端部分DO的輸出端相同數(shù)目的這種電流放大器組。四個電流放大器12a至12d-它們被饋送有來自電流源電路6的電流,分別受到控制,從而使它們的總輸出電流可在4mA的基電流附近的從約3至5mA的范圍內(nèi)變化。
選擇電路11是這樣的電路,即它用于以n組數(shù)據(jù)的批量即以多(m)個步驟的方式選擇和提取n×m組數(shù)據(jù)和存儲在鎖存電路9和補償數(shù)據(jù)存儲電路10中的補償數(shù)據(jù),從而實現(xiàn)時分驅(qū)動。選擇電路11由多個邏輯門電路組成,這些邏輯門電路的狀態(tài)即開放和關(guān)閉由包括在時序控制電路7中的一個選通脈沖控制信號發(fā)生電路14來控制。
如在圖3的波形圖中顯示的,選通脈沖控制信號發(fā)生電路14是用于產(chǎn)生內(nèi)部選通脈沖信號(STB1至STB4)的電路,該內(nèi)部選通脈沖信號被用來把由一個外部選通脈沖信號STB定義的周期分割成多個時期。如圖4所示,選通脈沖控制信號發(fā)生電路14由例如兩個觸發(fā)器FF1和FF2和一個計數(shù)器組成,該計數(shù)器由多(四)個結(jié)合在一起的邏輯門電路G1至G4組成。
具體地,JK觸發(fā)器FF1在其輸入端J和K接收一個電壓VDD1,它處于一個高電平(以下稱為H電平),并在其時鐘輸入端CL接收被倒相器35倒相之后的外部選通脈沖信號STB。觸發(fā)器FF1在其輸出端Q輸出一個信號QA,并在其輸出端Q輸出一個信號QA。JK觸發(fā)器FF2在其輸入端J和K接收信號QA,并在其時鐘輸入端CL接收選通脈沖信號STB。觸發(fā)器FF2在其輸出端Q輸出一個信號QB,并在其輸出端Q輸出一個信號QB。邏輯門電路G1對信號QA、信號QB、以及選通脈沖信號STB進行“與”運算,并輸出一個內(nèi)部選通脈沖信號STB1。邏輯門電路G2對信號QA、信號QB、以及選通脈沖信號STB進行“與”運算,并輸出一個內(nèi)部選通脈沖信號STB2。邏輯門電路G3對信號QA、信號QB、以及選通脈沖信號STB進行“與”運算,并輸出一個內(nèi)部選通脈沖信號STB3。邏輯門電路G4對信號QA、信號QB、以及選通脈沖信號STB進行“與”運算,并輸出一個內(nèi)部選通脈沖信號STB4。觸發(fā)器FF1和FF2在它們的復(fù)置輸入端R接收一個復(fù)置信號RESET。
以此方式,選通脈沖控制信號發(fā)生電路14根據(jù)單個的外部選通脈沖信號STB而產(chǎn)生四個內(nèi)部選通脈沖信號(STB1至STB4)。即,控制信號(外部選通脈沖信號)可通過數(shù)目少于內(nèi)部選通脈沖信號的信號線路而被饋送。這使得可以減小從外界接收控制信號所需的終端的數(shù)目,從而使得IC更小,并使得可以減小導(dǎo)線的數(shù)目,諸如為外部連接而接合的導(dǎo)線的數(shù)目。
選通脈沖控制信號發(fā)生電路14不僅可以通過采用復(fù)置信號RESET而被復(fù)置,而且還可以與對應(yīng)于一條線路的數(shù)據(jù)信號的輸入相同步地被復(fù)置。這是例如通過利用上述的裝載信號LOAD1而復(fù)置觸發(fā)器FF1和FF2,而得到實現(xiàn)的。
以下結(jié)合圖2,對于一個輸出端DO1,描述數(shù)據(jù)流。當(dāng)內(nèi)部選通脈沖信號STB1至STB4一個接著一個地變?yōu)镠電平時,設(shè)置在第一選擇電路11A中并與這些內(nèi)部選通脈沖信號STB1至STB4和鎖存電路9相連的四個“與”門電路一個接著一個地被打開。結(jié)果,存儲在鎖存電路9中的數(shù)據(jù)(與一個整個的IC1對應(yīng)的384組通/斷數(shù)據(jù))通過此時打開的該“與”門電路而被有選擇地輸出。在圖2所示的例子中,IC內(nèi)的第一至第四組數(shù)據(jù)被一個接著一個地被用來驅(qū)動驅(qū)動電路12。另一方面,以類似的方式,當(dāng)內(nèi)部選通脈沖信號STB1至STB4一個接著一個地轉(zhuǎn)為H電平時,設(shè)置在第二選擇電路11B中的四組三個的“與”門一組接著一組地被打開。結(jié)果,由三位的數(shù)據(jù)組所組成并存儲在補償數(shù)據(jù)存儲電路10中的的補償數(shù)據(jù),通過此時打開的“與”門電路,而被有選擇地輸出。補償數(shù)據(jù)存儲電路10的輸出被饋送到驅(qū)動電路12,因而它們與通過第一選擇電路11A從鎖存電路9饋送的數(shù)據(jù)相配合,而有選擇地激活三個電流放大器12b至12d。
以下描述第二驅(qū)動器部分3。第二驅(qū)動器部分3是用于有選擇地把輸出端CD1至CD4之一切換到地電位VSS的一個電路,并還被這樣地配置-即與內(nèi)部選通脈沖信號STB1至STB4時序同步地進行切換。然而,第二驅(qū)動器部分3可被這樣配置,即通過使用與選擇電路11進行的選擇的時序相同步的其他信號而進行切換。
圖6是光學(xué)打印頭20的一個例子的一個主要部分的平面圖。在此,作為驅(qū)動器IC1,采用了本發(fā)明的第一至第五實施例之一的驅(qū)動器IC。在此光學(xué)打印頭20中,多個(例如19個)發(fā)光裝置22在一個絕緣電路板21上被排列成一行,且在這些發(fā)光裝置的另一側(cè)且與其相鄰地,以這樣的方式排列了一行驅(qū)動器IC1-即它們與發(fā)光裝置22一一對應(yīng)。在此例子中,驅(qū)動器IC1被排列在發(fā)光裝置22的一側(cè);然而,在其中驅(qū)動器IC1被設(shè)置在發(fā)光裝置22的兩側(cè)上的情況下,它們以這樣的方式設(shè)置,即前者中的兩個與后者中的一個相對應(yīng)。在發(fā)光裝置22與驅(qū)動器IC1之間設(shè)置有用于把它們連接在一起的導(dǎo)線23。這種導(dǎo)線23,可通過利用金屬或其他與導(dǎo)線接合的導(dǎo)線的直接連接,或通過采用通過繼電圖案的導(dǎo)線接合導(dǎo)線的間接連接,甚至通過用各向異性導(dǎo)電粘合劑接合高密度柔性導(dǎo)線,而得到實現(xiàn)。
在電路板21中,用于信號傳送和用于電源的多個導(dǎo)線圖案24,沿著發(fā)光裝置22的排列方向,而得到形成。在驅(qū)動器IC1與導(dǎo)線圖案24之間,設(shè)置有與導(dǎo)線連接23類似的導(dǎo)線連接25。
發(fā)光裝置22具有沿著其長邊設(shè)置在其上表面的多個(m×n=384個)發(fā)光部分26。為了允許時分驅(qū)動,這些發(fā)光部分26彼此獨立地形成,并被分成多個(m個)組,從而使它們能夠在時分的基礎(chǔ)上一組一組地得到驅(qū)動。在所討論的例子中,發(fā)光部分26按照當(dāng)代表它們的排列順序的數(shù)被四除留下的余數(shù)而被分成四組,諸如第一、第五、第九、…發(fā)光部分屬于第一組,第二、第六、第十、…發(fā)光部分屬于第二組,第三、第七、第十一、…發(fā)光部分屬于第三組,且第四、第八、第十二、…發(fā)光部分屬于第四組。
另外,在發(fā)光裝置22中,提供了對于屬于第一組的發(fā)光部分26公共的一個公共電極27-1、對于屬于第二組的發(fā)光部分26公共的一個公共電極27-2、對屬于第三組的發(fā)光部分26公共的公共電極27-3、對屬于第四組的發(fā)光部分26公共的公共電極27-4、以及各自與四個相鄰的發(fā)光部分26相連的n個(96個)單獨的電極28。單獨的電極28與驅(qū)動器IC1的輸出端DO1至DO96分別相連,且公共電極27分別與其輸出端CD1、CD2、CD3和CD4相連。因此,通過一次選擇公共電極27中的一個并以一種適當(dāng)?shù)姆绞郊顔为毜碾姌ODO,可以在時分的基礎(chǔ)上使一個四分之一接著一個四分之一的發(fā)光部分26進行發(fā)光。
由于提供了總共L(19)個發(fā)光裝置22,整個頭20上的發(fā)光部分26的數(shù)目是L×m×n=19×4×96=7296個。
圖7是光學(xué)打印頭20的另一個例子的一個主要部分的平面圖。在此,如在圖6所示的光學(xué)打印頭中,作為驅(qū)動器IC1,也采用了本發(fā)明的第一至第五實施例之一的驅(qū)動器IC。圖8是這種光學(xué)打印頭20的一個主要部分的剖視圖。如此圖所示,一個光學(xué)打印頭20具有發(fā)光裝置22-其每一個都具有安裝在一個電路板21的上表面上的用于驅(qū)動這些發(fā)光裝置22的多個發(fā)光部分26和驅(qū)動器IC1。
發(fā)光裝置22,通過在半導(dǎo)體基底中有選擇地擴散P型和N型雜質(zhì)以形成一行作為發(fā)光部分26的多個PN結(jié),而得到形成。公共電極CD1至CD4和單獨的電極28被設(shè)置在發(fā)光裝置22的上表面上并沿著其相對的邊緣,從而夾著發(fā)光部分26。發(fā)光裝置22用諸如環(huán)氧樹脂的電絕緣粘合劑固定在驅(qū)動器IC1的上表面上。
驅(qū)動器IC1的形狀是矩形的,具有與發(fā)光裝置22近似相同的長度和比發(fā)光裝置22寬得足夠多的寬度,并包括了用于有選擇地驅(qū)動公共電極27-1、27-2、27-3和27-4的第二驅(qū)動器部分3(見圖1和10)和用于有選擇地驅(qū)動單獨的電極28的第一驅(qū)動器部分2(見圖1和10)。在驅(qū)動器IC1的上表面的中心,保證了用于設(shè)置發(fā)光裝置22的一個區(qū)。在該區(qū)的兩側(cè)上,設(shè)置了將要與發(fā)光裝置22導(dǎo)線接合的第一和第二行終端,且在這些行的終端的兩側(cè)上設(shè)置了用于與電路板21導(dǎo)線接合的第三和第四行終端。第一行終端由與發(fā)光裝置22的單獨的電極28對應(yīng)的多個終端DO組成,且第二行終端由與發(fā)光裝置22的公共電極27-1、27-2、27-3和27-4相應(yīng)的終端CD1、CD2、CD3和CD4組成。第三行終端由用于電源的終端VDD和VSS組成,且第四行終端由終端CLK1、STB以及用于顯示數(shù)據(jù)和時序信號傳送的其他終端組成。
驅(qū)動器IC1用諸如環(huán)氧樹脂的電絕緣粘合劑32固定在電路板21的上表面上。電路板21以具有形成在一個玻璃環(huán)氧板上的導(dǎo)電圖案的印刷電路板等的形式制成。在電路板21的上表面的中心,保證了一個用于設(shè)置驅(qū)動器IC1的區(qū),且在其兩側(cè)上,沿著電路板21的長邊形成有用于信號傳送的導(dǎo)線圖案和用于電源的導(dǎo)線圖案。
以下描述圖7和8中所示的光學(xué)打印頭20的制造過程。首先,用絕緣粘合劑31把發(fā)光裝置22固定在驅(qū)動器IC1的上表面上,且隨后利用導(dǎo)線W1和W2在它們之間設(shè)置導(dǎo)線連接,從而形成各自由安裝在一個發(fā)光裝置22上的一個驅(qū)動器IC1構(gòu)成的多個單元。在這些單元被固定到電路板21上之前,它們的特性得到測試,從而作為適當(dāng)運行的單元而被接受或被拒絕。只有被接受的單元被設(shè)置在電路板21的上表面上并用電絕緣粘合劑32固定在其上,且隨后在電路板21與驅(qū)動器IC1之間,通過利用導(dǎo)線W3和W4的導(dǎo)線接合,而設(shè)置導(dǎo)線連接。
以此方式,可以制作出一種光學(xué)打印頭,它具有沿著電路板21的長邊設(shè)置成一行的多個驅(qū)動器IC1并具有在這些驅(qū)動器IC1的頂部上設(shè)置成一行的多個發(fā)光裝置22。隨后,通過制作以這樣的方式工作的驅(qū)動器IC1,可以有選擇地導(dǎo)通發(fā)光部分26,即在一個時刻把發(fā)光裝置22的公共電極CD1至CD4保持在一個低電平(以下稱為L電平)且以一種適當(dāng)?shù)姆绞桨岩粋€預(yù)定電壓加到單獨的電極28上。
在此配置下,把驅(qū)動器IC1和電路板21連接在一起的導(dǎo)線接合在驅(qū)動器IC1的兩側(cè)上得到進行。與其中導(dǎo)線接合只在一側(cè)上進行的情況相比,這有助于縮短導(dǎo)線W的長度并減小短路的危險,并減小導(dǎo)線接合密度從而提高導(dǎo)線接合的效率。這又有助于增大電路板21和驅(qū)動器IC1上的導(dǎo)線圖案和終端設(shè)置的設(shè)計的靈活性。
另外,隨著在光學(xué)打印頭20中尋求越來越高的分辨率,發(fā)光部分26的尺寸一直在減小。且這使發(fā)光部分26中的光發(fā)射故障的可能性持續(xù)地增大,從而造成半導(dǎo)體基底的晶體的不規(guī)則,特別是在一個預(yù)定的激勵時期之后產(chǎn)生發(fā)光亮度的降低。通過形成各自包括安裝在一個驅(qū)動器IC1上的發(fā)光裝置22的單元并隨后使這些單元如上所述地預(yù)先受到激勵測試,可以預(yù)先探測這種發(fā)光故障從而大大減小光學(xué)打印頭20中發(fā)生故障的可能性。這使得光學(xué)打印頭20可被用于更高的分辨率。然而,應(yīng)該理解的是,體現(xiàn)本發(fā)明的光學(xué)打印頭20能夠以在此描述的方式以外的任何其他方式制造;例如,它們可以通過在驅(qū)動器IC1的上表面上依次設(shè)置并隨后固定多個發(fā)光裝置22,并隨后在這些發(fā)光裝置22、驅(qū)動器IC1與電路板21之間之間進行導(dǎo)線接合,而被制成。
另外,陰極和陽極電極被形成在發(fā)光裝置22的上表面上,且驅(qū)動器IC1與發(fā)光裝置22之間的導(dǎo)線接合在發(fā)光裝置22的表面上進行。與其中發(fā)光裝置被設(shè)置在單個的板形公共電極上的傳統(tǒng)作法相比,這有助于提高組裝的效率。
另外,可以比較自由地進行驅(qū)動器IC1上的終端設(shè)置和電路板21上的導(dǎo)線設(shè)置。例如,可以減小驅(qū)動器IC1的電源端VDD與發(fā)光裝置22的輸出端DO之間的距離,從而減小這些端之間的電源損耗。
另外,安裝在驅(qū)動器IC1上的發(fā)光裝置22具有與驅(qū)動器IC1大體相同的熱膨脹系數(shù)。與其中具有與驅(qū)動器IC1大大不同的熱膨脹系數(shù)的發(fā)光裝置22被安裝到驅(qū)動器IC1上的情況相比,這有助于大大降低加在發(fā)光裝置22上的應(yīng)力(壓縮應(yīng)力)。
圖9是光學(xué)打印頭20的電路框圖。光學(xué)打印頭20具有設(shè)置成一行的19個發(fā)光裝置22。以#開始的數(shù)字是在整個光學(xué)打印頭20上設(shè)置的發(fā)光部分26的序號。單獨的電極28各自與屬于四個發(fā)光部分組成的組中的一組的所有發(fā)光部分26相連(連接到它們的陽極),且屬于各組的發(fā)光部分26的陰極分別與公共電極27-1、27-2、27-3和27-4相連。單獨的電極28被連接到驅(qū)動器IC1的單獨的終端DO1至DO96。公共電極27-1、27-2、27-3和27-4分別與輸出端CD1、CD2、CD3和CD4相連。第一驅(qū)動器IC1的數(shù)據(jù)輸入端SI與第二驅(qū)動器IC1的數(shù)據(jù)輸出端SO相連。類似地,第二至第十八驅(qū)動器IC1的數(shù)據(jù)輸入端SI分別與序號大1的驅(qū)動器IC1的數(shù)據(jù)輸出端SO相連。數(shù)據(jù)信號從外界饋送至第十九驅(qū)動器IC1的數(shù)據(jù)輸入端SI。各個驅(qū)動器IC1接收電源電壓VDD1、外部選通脈沖信號STB、裝載信號LOAD1、以及其他的信號。
以下結(jié)合圖1、2、5和9,描述上述光學(xué)打印頭20的操作,包括第一實施例的驅(qū)動器IC1的操作,圖9顯示了光學(xué)打印頭的電路配置的一個例子,且圖5顯示了一個時序圖。在以下描述中,假定將要存儲在存儲電路10中的補償數(shù)據(jù)已經(jīng)被存儲在那里。
首先,復(fù)置信號RESET得到饋送,以啟動相關(guān)的電路塊。隨后,一個設(shè)定信號SET被從L電平轉(zhuǎn)到H電平。這使得存儲電路10進入一種寫入禁止?fàn)顟B(tài)。
數(shù)據(jù)信號(7296個信號)被依次饋送到第十九驅(qū)動器IC1的數(shù)據(jù)輸入端SI,并被各驅(qū)動器IC1的移位寄存器8與時鐘信號CLK1同步地依次取入。
隨后,裝載信號LOAD1被保持在H電平一個預(yù)定時期。這使得保持在各個驅(qū)動器IC1的移位寄存器8中的n×m個數(shù)據(jù)信號得到輸入。在此,在裝載信號LOAD1的后沿,鎖存電路9得到選擇(鎖定),從而使移位寄存器8取入的n×m數(shù)據(jù)信號被饋送和存儲到鎖存電路9中。
在裝載信號LOAD1從H電平轉(zhuǎn)到L電平之后,表示發(fā)光時序的外部選通脈沖信號STB立即從H電平轉(zhuǎn)到L電平并保持在L電平一個預(yù)定時期,且同時只有從選通脈沖控制信號發(fā)生電路14輸出的內(nèi)部選通脈沖信號STB1從L電平轉(zhuǎn)到H電平。當(dāng)外部選通脈沖信號STB下一次從H電平轉(zhuǎn)到L電平時,只有內(nèi)部選通脈沖信號STB2轉(zhuǎn)到H電平。類似地,隨后,只有STB3,且隨后只有STB4,以一種每次一個的方式,轉(zhuǎn)到H電平。
當(dāng)內(nèi)部選通脈沖信號STB1至STB4以這樣的方式切換時,選擇電路11從存儲在鎖存電路9和存儲電路10的數(shù)據(jù)信號中選出以進行輸出的數(shù)據(jù)信號的位置被依次切換。內(nèi)部選通脈沖信號STB1選擇第一、第五、…以及第7293組數(shù)據(jù)。內(nèi)部選通脈沖信號STB2選擇第二、第六、…以及第7294組數(shù)據(jù)。內(nèi)部選通脈沖信號STB3選擇第三、第七、…以及第7295組數(shù)據(jù)。內(nèi)部選通脈沖信號STB4選擇第四、第八、…以及第7296組數(shù)據(jù)。
這些組數(shù)據(jù)(按照需要加有由三位數(shù)據(jù)組組成的補償數(shù)據(jù))被饋送到驅(qū)動電路12。根據(jù)這些數(shù)據(jù)信號和加到其上的補償數(shù)據(jù),驅(qū)動電路12有選擇地激活四電流放大器12a至12d,從而使它們的輸出電流經(jīng)輸出端DO而被提供到發(fā)光裝置22的各個單獨的電極28(單獨的電極28在圖9中得到顯示)。
現(xiàn)在,可以根據(jù)這些數(shù)據(jù)信號或補償數(shù)據(jù)向所有發(fā)光裝置22的單獨的電極28提供電流。然而,在此例中,由于只有四分之一的發(fā)光部分26經(jīng)過公共電極27而被接地,有選擇地,每四個發(fā)光部分26中只有一個發(fā)光。
如此選定的發(fā)光部分26發(fā)光的時期,等于外部選通脈沖信號STB保持在L電平的預(yù)定時期。因此,通過控制外部選通脈沖信號STB被保持在L電平的時期,可以容易地控制其中發(fā)光部分26發(fā)光的時期。
通過如上所述地通過時分驅(qū)動而使與一行對應(yīng)的四分之一發(fā)光部分一個四分之一接著一個四分之一地發(fā)光,并通過反復(fù)地進行這種操作,可以實現(xiàn)一幀的曝光。
在上述配置中,用于準(zhǔn)備好在各個裝置中進行時分驅(qū)動的、用于驅(qū)動發(fā)光裝置22的驅(qū)動器IC1,包括第二驅(qū)動器部分3,該第二驅(qū)動器部分3與一組一組驅(qū)動的時序同步地進行工作,且這些驅(qū)動器IC1實現(xiàn)了相應(yīng)的發(fā)光裝置22的時分驅(qū)動。這使得可以分布負載。因此,加在第二驅(qū)動器部分3上的最大負荷可根據(jù)屬于該組相應(yīng)的發(fā)光裝置22的發(fā)光部分26的數(shù)目而得到確定。結(jié)果,與如同傳統(tǒng)動態(tài)驅(qū)動方法的、其中用專用于時分驅(qū)動的IC實現(xiàn)時分驅(qū)動的情況相比,可以大大減小加到時分驅(qū)動的電路上的負荷。另外,驅(qū)動器IC1的第二驅(qū)動器部分3能夠以控制小電流的小型電路的形式設(shè)置,因而可以以與傳統(tǒng)IC類似的形狀制作驅(qū)動器IC1,以進行靜態(tài)驅(qū)動從而減小整個電路。
另外,這種配置,雖然允許時分驅(qū)動,也允許依次的數(shù)據(jù)輸入,如靜態(tài)方法那樣。這消除了如在傳統(tǒng)動態(tài)驅(qū)動中那樣對重組數(shù)據(jù)的電路的需要。另外,即使時分驅(qū)動中采用的分割的數(shù)目增大了,用于時分驅(qū)動的時序信號(內(nèi)部選通脈沖信號)通過數(shù)目少于分割數(shù)目的若干信號線而得到饋送。這使得可以減小IC的終端的數(shù)目及其組裝步驟的數(shù)目。
另外,驅(qū)動器IC1可存儲所有補償數(shù)據(jù)并選擇其中的具體的組以用于輸出。這使得當(dāng)利用補償數(shù)據(jù)進行時分驅(qū)動時容易根據(jù)存儲的補償數(shù)據(jù)校正輸出。
發(fā)光裝置22除了被設(shè)置成一行之外,還可以以任何其他的方式設(shè)置;例如,它們可以被設(shè)置成之字形,或者被設(shè)置成兩或更多行。驅(qū)動器IC1不一定要被設(shè)置在發(fā)光裝置22的一側(cè),而是可以被設(shè)置在發(fā)光裝置22的兩側(cè)上。
本發(fā)明適合于這樣的光學(xué)打印頭,即其中如上所述地一個發(fā)光裝置和用于驅(qū)動它的一或多個IC形成了一個單元,且多個這樣的單元沿著與發(fā)光部分的排列方向相同的方向設(shè)置。然而,本發(fā)明也可被應(yīng)用于采用這樣的單元作為其基本構(gòu)造塊的光學(xué)打印頭和類似的打印裝置。
另外,本發(fā)明還可被應(yīng)用于這樣的情況,即其中一個驅(qū)動器IC和被它驅(qū)動的多種發(fā)光裝置形成了一個單元且提供了一個或多個這樣的單元。
在此實施例中,IC1的驅(qū)動電路12的數(shù)目(n)小于IC1驅(qū)動的發(fā)光裝置22的發(fā)光部分26的數(shù)目(4×n)。由于驅(qū)動電路12占據(jù)了驅(qū)動器IC1的面積的50%或更多,可以減小驅(qū)動器IC1的面積。
第二實施例以下描述本發(fā)明的第二實施例。圖10是第二至第五實施例的驅(qū)動器IC的基本配置的電路框圖。圖10的配置與圖1的配置的不同,僅在于時序控制電路7向第一選擇電路11A、第二選擇電路11B和第二驅(qū)動器部分3饋送分割時序信號DIV1至DIV4(如下所述);因而,在圖10中,與圖1中的相同的電路塊用相同的標(biāo)號表示,且不再重復(fù)對它們的描述。圖11是第二實施例的驅(qū)動器IC1的一個主要部分的電路框圖,該主要部分具體地是從圖10的電路框圖提取出來的與多個輸出端DO1至DO96中的一個輸出端DO1相關(guān)的一個部分。包括在時序控制電路7中的一個選擇控制信號發(fā)生電路30控制著選擇電路11的選通電路的打開/閉合,并把分割時序信號DIV1至DIV4饋送到第二驅(qū)動器部分3。鎖存電路9,根據(jù)從選擇控制信號發(fā)生電路30饋送到它的一個裝載信號LOADt,并行地取入移位寄存器8取入的數(shù)據(jù)信號。在其他方面,圖11所示的配置與圖2所示的相同;因此,在圖11中,與圖2中相同的電路塊用相同的標(biāo)號表示,且不再重復(fù)對它們的描述。
如圖12的波形圖所示,選擇控制信號發(fā)生電路30是用于產(chǎn)生分割時序信號(DIV1至DIV4)的電路,該分割時序信號被用來把由代表存儲時序的裝載信號LOADt限定的時期分割成多個時期。如圖13所示,選擇控制信號發(fā)生電路30由例如兩個觸發(fā)器FF1和FF2、由多個(四個)結(jié)合在一起的邏輯門電路G1至G4組成的一個計數(shù)器、以及一個邏輯門電路G5組成。邏輯門電路G5被用來分離裝載信號LOADt。在此,控制信號LOAD1是具有迭加在裝載信號LOADt上的分割時序信號(DIV1至DIV4)的一個信號-該裝載信號LOADt限定了數(shù)據(jù)信號被存儲到數(shù)據(jù)信號存儲電路4中的時序,且該控制信號LOAD1從外界通過與饋送限定發(fā)光時期的控制信號(選通脈沖信號)的信號線相分離的一條信號線被饋送進來。
具體地,JK觸發(fā)器FF1在其輸入端J和K接收一個供應(yīng)電壓VDD1-該電壓處于H電平,在其時鐘輸入端CL接收控制信號(LOAD1),并在其復(fù)置輸入端R接收一個復(fù)置信號RESET。觸發(fā)器FF1在其輸出端Q輸出一個信號QA,并在其輸出端Q輸出一個信號QA。JK觸發(fā)器FF2在其輸入端J和K接收信號QA、在其時鐘輸入端CL接收控制信號(LOAD1),并在其復(fù)置輸入端R接收復(fù)置信號RESET。觸發(fā)器FF2在其輸出端Q輸出一個信號QB,并在其輸出端Q輸出一個信號QB。邏輯門電路G1對信號QA和信號QB進行“與”操作,并輸出分割時序信號DIV1。邏輯門電路G2對信號QA和信號QB進行“與”操作,并輸出分割時序信號DIV2。邏輯門電路G3對信號QA和信號QB進行“與”運算,并輸出分割時序信號DIV3。邏輯門電路G4對信號QA和信號QB進行“與”運算,并輸出分割時序信號DIV4。邏輯門電路G5對控制信號(LOAD1)、信號QA、以及信號QB進行“與”運算,并輸出裝載信號LOADt。
以此方式,選擇控制信號發(fā)生電路30根據(jù)單個的控制信號(LOAD1)產(chǎn)生四個分割時序信號(DIV1至DIV4)。與如上述第一實施例中那樣其中分割時序信號是利用限定發(fā)光時期的控制信號(選通脈沖信號STB)的情況相比,這有助于增大利用選通脈沖信號STB(即發(fā)光時期的調(diào)節(jié))而實現(xiàn)的控制的靈活性。另外,控制信號(LOAD1)可通過數(shù)目少于分割時序信號的信號線而被饋入。這使得可以減小從外界接收控制信號所需的終端的數(shù)目,從而使IC更小,并可以減小用于外部連接的導(dǎo)線的數(shù)目(諸如導(dǎo)線接合的導(dǎo)線的數(shù)目)。
在圖13中,選擇控制信號發(fā)生電路30被顯示為被從外界饋送的復(fù)置信號RESET所復(fù)置;然而,它可以與對應(yīng)于一條線路的數(shù)據(jù)信號的輸入相同步地得到復(fù)置。這是例如通過用與上述裝載信號LOADt同步的一個信號對觸發(fā)器FF1和FF2進行復(fù)置而得到實現(xiàn)的。
以下結(jié)合圖11,結(jié)合一個輸出端DO1來描述數(shù)據(jù)流。當(dāng)分割時序信號DIV1至DIV4一個接著一個轉(zhuǎn)到H電平時,在與這些分割時序信號DIV1至DIV4相連的四個“與”門電路中,只有與此時處于H電平的分割時序信號相連的一個得到選擇,且該“與”門電路被一個內(nèi)部選通脈沖信號STB所打開。結(jié)果,存儲在鎖存電路9中的數(shù)據(jù)(與一個整個的IC1對應(yīng)的384組通/斷數(shù)據(jù))在內(nèi)部選通脈沖信號STB處于H電平時被有選擇地通過“與”門電路進行輸出。在圖11所示的例子中,當(dāng)分割時序信號DIV1至DIV4一個接著一個地轉(zhuǎn)到H電平時,該IC中的第一至第四組數(shù)據(jù)一個接著一個地被用來驅(qū)動驅(qū)動電路12。另一方面,以一種類似的方式,當(dāng)分割時序信號DIV1至DIV4一個接著一個地轉(zhuǎn)到H電平時,四個三個“與”門的組被打開,且因而一組接著一組地得到選擇。結(jié)果,存儲在補償數(shù)據(jù)存儲電路10中的由三位數(shù)據(jù)的組構(gòu)成的補償數(shù)據(jù),在內(nèi)部選通脈沖信號STB處于H電平的同時,通過這些“與”門電路而被有選擇地輸出。補償數(shù)據(jù)存儲電路10的這些輸出被饋送到驅(qū)動電路12,在那里它們有選擇地激活三個電流放大器12b至12d。
以下描述第二驅(qū)動器部分3。第二驅(qū)動器部分3是用于有選擇地把輸出端CD1至CD4中的一個切換到地電位VSS的一個電路,并被適當(dāng)?shù)嘏渲靡员阋耘c分割時序信號DIV1至DIV4同步的時序進行這種切換。然而,第二驅(qū)動器部分3也可以被這樣配置,即利用與選擇電路11進行的選擇的時序同步的其他信號進行這種切換。
以下,結(jié)合圖9和14以及10和11,描述包括以上描述的驅(qū)動器IC1的操作的光學(xué)打印頭20的操作,圖9顯示了光學(xué)打印頭的電路配置的一個例子,且圖14顯示了一個時序圖。在以下描述中,假定將要存儲在存儲電路10中的補償數(shù)據(jù)已經(jīng)被存儲在那里。
首先,復(fù)置信號RESET被饋入,以啟動相關(guān)的電路塊。隨后,一個設(shè)定信號SET從L電平被轉(zhuǎn)到H電平。這使存儲電路10進入一種寫入禁止?fàn)顟B(tài)。
數(shù)據(jù)信號(7296個信號)被依次饋送到第十九驅(qū)動器IC1的輸入端SI,并被各個驅(qū)動器IC1的移位寄存器8與時鐘信號CLK1同步地取入。
隨后,根據(jù)控制信號LOAD1而產(chǎn)生的裝載信號LOADt被保持在H電平一個預(yù)定時期。這使得保持在各驅(qū)動器IC1的移位寄存器8中的n×m個數(shù)據(jù)信號得到輸入。在此,在裝載信號LOADt的后沿,鎖存電路9得到選擇(鎖定),從而使移位寄存器8取入的n×m個數(shù)據(jù)信號被饋送和存儲在鎖存電路9中。
另一方面,在裝載信號LOAD1從L電平轉(zhuǎn)到H電平之后,分割時序信號DIV1立即從L電平上升到H電平,以保持在H電平直到控制信號LOAD1下一次從L電平上升到H電平。當(dāng)控制信號LOAD下一次轉(zhuǎn)到H電平時,只有分割時序信號DIV2轉(zhuǎn)到H電平。類似地,隨后,在一次一個的基礎(chǔ)上,只有分割時序信號DIV3且隨后只有DIV4轉(zhuǎn)到H電平。
當(dāng)分割時序信號DIV1至DIV4以此方式被切換時,選擇電路11從存儲在鎖存電路9和存儲電路10中的數(shù)據(jù)信號中選出以進行輸出的數(shù)據(jù)信號的位置被依次切換。分割時序信號DIV1選擇第一、第五、…以及第7293組數(shù)據(jù)。分割時序信號DIV2選擇第二、第六、…以及第7294組數(shù)據(jù)。分割時序信號DIV3選擇第三、第七、…以及第7295組數(shù)據(jù)。分割時序信號DIV4選擇第四、第八、…以及第7296組數(shù)據(jù)。
在其中分割時序信號DIV1至DIV4中的任何一個被保持在H電平的時期中,內(nèi)部選通脈沖信號STB(它表示發(fā)光時期)被保持在H電平一個預(yù)定時期。當(dāng)內(nèi)部選通脈沖信號STB被保持在H電平時,上述數(shù)據(jù)(由三位數(shù)據(jù)組構(gòu)成的補償數(shù)據(jù)按照需要被加到其上)被饋送到驅(qū)動電路12。根據(jù)加到其上的數(shù)據(jù)信號和補償數(shù)據(jù),驅(qū)動電路12有選擇地激活四個電流放大器12a至12d,從而使它們的輸出電流經(jīng)輸出端DO而被提供給發(fā)光裝置22的各個單獨的電極28。在此,作為外部選通脈沖信號STB,除了在如圖14所示的有效時期中被保持在一個電平(在此例中是L電平)上的一個信號,還可以采用一或多個交替的脈沖信號-這些信號通過以短間隔在L和H電平之間進行交替而表示了有效時期。
現(xiàn)在,可以根據(jù)這些數(shù)據(jù)信號或補償數(shù)據(jù)向所有發(fā)光裝置22的單獨的電極28(這些單獨的電極28在圖9中顯示)提供電流。然而,在此例中,由于只有四分之一的發(fā)光部分26經(jīng)公共電極27接地,所以有選擇地只有每四分之一的發(fā)光部分26發(fā)光。
如此選出的發(fā)光部分26發(fā)光的時期等于外部選通脈沖信號STB保持在L電平的預(yù)定時期。因此,通過控制外部選通脈沖信號STB被保持在L電平的時期,可以控制發(fā)光部分26發(fā)光的時期。
通過借助上述時分驅(qū)動而使與一行對應(yīng)的一個四分之一發(fā)光部分接著一個四分之一的發(fā)光部分進行發(fā)光,并重復(fù)進行這種操作,可以實現(xiàn)一幀的曝光。
通過以迭加在用于以這種方式控制數(shù)據(jù)存儲時序的信號LOADt上的形式來饋送分割時序信號DIV1至DIV4,可以通過與饋送選通脈沖信號STB以控制驅(qū)動電路12的工作時期的信號線路相分離的信號線,饋送用于時分驅(qū)動的時序信號。這有助于簡化采用選通脈沖信號的控制。具體地,通過把用于選通脈沖信號的信號線專用于這種信號,可以簡化用于通過調(diào)節(jié)選通脈沖信號的周期而調(diào)節(jié)打印圖象的密度的數(shù)據(jù)處理。另外,它有助于在其中選通脈沖信號的周期變化的情況下,或者在多種類型的具有不同周期的脈沖被結(jié)合起來而作為選通脈沖信號使用的情況下,保持選通脈沖信號的獨立,以通過控制打印周期而控制漸變。
在此實施例中,通過以迭加在裝載信號LOADt上的形式饋送分割時序信號DIV1至DIV4,分割時序信號DIV1至DIV4通過與用于饋送外部選通脈沖信號STB的信號線相分離的信號線而得到饋送。或者,可以通過與用于饋送外部選通脈沖信號STB和裝載信號LOADt的信號線相分離的信號線,而饋送分割時序信號DIV1至DIV4。
第三實施例以下描述本發(fā)明的第三實施例。圖15是第三實施例的一個主要部分的電路框圖,具體地該主要部分是從圖10中取出的、與多個輸出端DO1至DO96中的一個輸出端DO1有關(guān)的一個部分。第三實施例與圖11所示的上述第二實施例的不同,在于它采用了一種專用的信號(控制信號DIVSEL)作為饋送到選擇控制信號發(fā)生電路30的控制信號。在其他方面,圖15所示的配置與圖11所示的相同,因此,也出現(xiàn)在圖11中的電路塊在圖15中用相同的標(biāo)號表示,且不再重復(fù)對其的描述。
圖16是波形圖,顯示了選擇控制信號發(fā)生電路30的操作??刂菩盘朌IVSEL具有與顯示上述第二實施例的圖12所示的控制信號LOAD1大體相同的時序。在此實施例中,控制信號LOAD1不被用來產(chǎn)生分割時序信號DIV1至DIV4,而用來提供鎖存電路9和補償數(shù)據(jù)存儲電路10取入數(shù)據(jù)的時序。
圖17是顯示選擇控制信號發(fā)生電路30的配置的一個例子的電路圖。如圖16所示,選擇控制信號發(fā)生電路30是用于產(chǎn)生用來把控制信號DIVSEL限定的時期分割成多個時期的分割時序信號(DIV1至DIV4)的一個電路,并由兩個觸發(fā)器FF1和FF2和由結(jié)合在一起的多個(四個)邏輯門電路G1至G4組成的一個計數(shù)器組成。
具體地,JK觸發(fā)器FF1在其輸入端J和K接收一個電源電壓VDD1-該電壓處于H電平,在其時鐘輸入端CL接收控制信號(DIVSEL),并在其復(fù)置輸入端R接收控制信號LOAD1。觸發(fā)器FF1在其輸出端Q輸出一個信號QA,并在其輸出端Q輸出一個信號QA。JK觸發(fā)器FF2在其輸入端J和K接收一個信號QA,在其時鐘輸入端CL接收控制信號(DIVSEL),并在其復(fù)置輸入端R接收控制信號LOAD1。觸發(fā)器FF2在其輸出端Q輸出一個信號QB,并在其輸出端Q輸出一個信號QB。邏輯門電路G1對信號QA和信號QB進行“與”運算,并輸出分割時序信號DIV1。邏輯門電路G2對信號QA和信號QB進行“與”運算,并輸出分割時序信號DIV2。邏輯門電路G3對信號QA和信號QB進行“與”運算,并輸出分割時序信號DIV3。邏輯門電路G4對信號QA和信號QB進行“與”運算,并輸出分割時序信號DIV4。
以此方式,選擇控制信號發(fā)生電路30根據(jù)一個單個的控制信號(DIVSEL)產(chǎn)生四個分割時序信號(DIV1至DIV4)。因此,該控制信號(DIVSEL)能夠通過數(shù)目少于分割時序信號的信號線而被饋送。這使得可以減小從外界接收控制信號所需的終端的數(shù)目,從而使IC更小,并還使得可以減小用于外部連接的導(dǎo)線的數(shù)目,諸如接合導(dǎo)線的數(shù)目。
以下結(jié)合圖10和15以及圖9和圖18來描述包括上述驅(qū)動器IC1的操作的光學(xué)打印頭20的操作;圖9顯示了光學(xué)打印頭20的電路配置的一個例子,且圖18顯示了一個時序圖。在以下描述中,假定將要被存儲在存儲電路10中的數(shù)據(jù)已經(jīng)被存儲在那里。
數(shù)據(jù)信號(7296個信號)被依次饋送到第十九驅(qū)動器IC1的數(shù)據(jù)輸入端SI,并依次被各個驅(qū)動器IC1的移位寄存器8與時鐘信號CLK1同步地取入。
隨后,在裝載信號LOAD1的后沿,鎖存電路9得到選擇(鎖定),從而使移位寄存器8取入的n×m數(shù)據(jù)信號被饋送和存儲在鎖存電路9中。
另一方面,在裝載信號LOAD1的后沿之后,控制信號DIVSEL立即被保持在H電平一個預(yù)定時期,從而使分割時序信號DIV1從L電平轉(zhuǎn)到H電平以保持在H電平直到控制信號DIVSEL下一次從L電平上升到H電平。當(dāng)控制信號DIVSEL下一次上升到H電平時,只有分割時序信號DIV2轉(zhuǎn)到H電平。類似地,隨后,在一次一個的基礎(chǔ)上,只有分割時序信號DIV3且隨后只有DIV4轉(zhuǎn)到H電平。
當(dāng)分割時序信號DIV1至DIV4以這樣的方式被切換時,選擇電路11從存儲在鎖存電路9和存儲電路10中的數(shù)據(jù)信號中選出的用于輸出的數(shù)據(jù)信號的位置被依次切換。分割時序信號DIV1選擇第一、第五、…以及第7293組數(shù)據(jù)。分割時序信號DIV2選擇第二、第六、以及第7294組數(shù)據(jù)。分割時序信號DIV3選擇第三、第七、…以及第7295組數(shù)據(jù)。分割時序信號DIV4選擇第四、第八、…以及第7296組數(shù)據(jù)。
在其中分割時序信號DIV1至DIV4中的任何一個被保持在H電平的時期中,表示發(fā)光時期的內(nèi)部選通脈沖信號STB被保持在H電平一個預(yù)定時期。當(dāng)內(nèi)部選通脈沖信號STB被保持在H電平時,上述的數(shù)據(jù)(其上根據(jù)需要而添加了由三位數(shù)據(jù)組組成的補償數(shù)據(jù))被饋送到驅(qū)動電路12。根據(jù)加到其上的數(shù)據(jù)信號和補償數(shù)據(jù),驅(qū)動電路12有選擇地激活四個電流放大器12a至12d,從而使它們的輸出電流經(jīng)過輸出端DO而被提供至發(fā)光裝置22的各個單獨的電極28。在此,作為外部選通脈沖信號STB,除了在圖15所示的有效時期中被保持在一個電平(在此例中是L電平)上的一個信號之外,還可以采用通過以短間隔在L和H電平之間交替而表示有效時期的一或多個交替的脈沖信號。
現(xiàn)在,可以根據(jù)該數(shù)據(jù)信號或補償數(shù)據(jù)向所有發(fā)光裝置22的單獨的電極28(如圖9中所示的電極28)提供電流。然而,在此例中,由于只有四分之一的發(fā)光部分26經(jīng)過公共電極27而接地,有選擇地每次只有四分之一的發(fā)光部分26發(fā)光。
如此選出的發(fā)光部分26發(fā)光的時期,等于外部選通脈沖信號STB保持在L電平的該預(yù)定時期。因此,通過控制其中外部選通脈沖信號STB被保持在L電平的時期,可以控制發(fā)光部分26發(fā)光的時期。
通過借助如上所述的時分驅(qū)動而使與一行對應(yīng)的四分之一的發(fā)光部分一個四分之一接著一個四分之一地發(fā)光,并重復(fù)這種操作,可以實現(xiàn)一幀的曝光。
象在本實施例中采用一種專用信號來產(chǎn)生時序分割信號DIV1至DIV4,要求提供額外的、專用于該信號的一個終端和一條信號線,但與其中象在上述第一實施例中內(nèi)部選通脈沖信號STB1至STB4根據(jù)外部選通脈沖信號STB而得到產(chǎn)生的情況或其中象在上述第二實施例中那樣分割時序信號DIV1至DIV4根據(jù)裝載信號LOAD1(用于提供存儲電路4的存儲時序)而得到產(chǎn)生的情況相比,這有助于減小或消除對其他控制信號的限制。這保證了執(zhí)行更為基本的控制的可靠性。
第四實施例以下描述本發(fā)明的第四實施例。圖19是第四實施例的驅(qū)動器IC的電路框圖。驅(qū)動器IC1具有一個分離終端部分DO,它由多個(n個)用于驅(qū)動一個裝置的輸出端DO1至DO96組成;一個第一驅(qū)動器部分41,它與各個輸出端DO1至DO96相連,用于把作為驅(qū)動信號的預(yù)定電流輸出饋送到這些輸出端DO1至DO96;一個公共終端部分CD,它由用于組選擇的多個(m個)輸出端CD1至CD4組成;以及,一個第二驅(qū)動器部分49,它連接到各個輸出端CD1至CD4,用于有選擇地把這些輸出端CD1至CD4切換到多個電源電位之一,例如切換到接地電位VSS。應(yīng)該理解的是,雖然以下的描述涉及其中n=96且m=4的一種情況,但本發(fā)明不限于任何具體數(shù)目的n和m。
第一驅(qū)動器部分41具有一個數(shù)據(jù)信號存儲電路54,用于臨時存儲經(jīng)一個數(shù)據(jù)輸入端SI而依次饋送給它的串行輸入數(shù)據(jù)信號;一個驅(qū)動器電路55,用于根據(jù)從數(shù)據(jù)信號存儲電路54輸出的數(shù)據(jù)信號,在多個步驟中,把驅(qū)動信號輸出到各個輸出端DO1至DO96;一個電流源電路46,用于向驅(qū)動器電路55提供恒定的電流;以及,一個分割電路48,用于向第二驅(qū)動器部分49饋送預(yù)定的時序信號。
數(shù)據(jù)信號存儲電路54具有一個n(96)位型的移位寄存器43,它與一個時鐘信號CLK1同步地取入經(jīng)數(shù)據(jù)輸入端SI串行輸入的數(shù)據(jù)信號并經(jīng)一個數(shù)據(jù)輸出端SO串行輸出它們;以及,一個n(96)位型的鎖存電路44,它根據(jù)一種裝載信號LOAD1而并行取入移位寄存器43取入的數(shù)據(jù)信號。
在其中例如各個數(shù)據(jù)信號由多個位組成的情況下,移位寄存器43、鎖存電路44、以及其他有關(guān)電路的配置可以被相應(yīng)修正。例如,移位寄存器43可以被做成一種存儲器,其存取通過采用地址而得到控制。
驅(qū)動器電路55具有一個邏輯門電路45,它由n(96)個“與”門電路組成,數(shù)據(jù)信號和一種選通脈沖信號STB被饋送到這些“與”門電路,邏輯門電路45通過采用該選通脈沖信號而控制從鎖存電路44輸出的n(96)個數(shù)據(jù)信號被允許通過的時期;以及,一個n(96)位型的驅(qū)動電路47,它根據(jù)這些邏輯門電路45的輸出而經(jīng)輸出端DO1至DO96輸出恒定的電流。驅(qū)動電路47帶有電流放大器(未顯示),每一個電流放大器用于一個輸出端DO。這些電流放大器每一個都被提供有來自一個電流源電路46的一個電流,并當(dāng)被饋送有通過相應(yīng)的邏輯門電路45的一個“ON”(“導(dǎo)通”)數(shù)據(jù)信號時輸出一個4mA的電流。
圖21是分割電路48的電路圖。分割電路48的配置方式與第三實施例的驅(qū)動器IC1的選擇控制信號發(fā)生電路30(圖17)的配置方式相同,只是觸發(fā)器FF1和FF2在它們的復(fù)置輸入端R接收來自外界的一個復(fù)置信號RESET;因而,在圖20中,也出現(xiàn)在圖17中的電路塊用相同的標(biāo)號表示,且不再重復(fù)對它們的描述。
圖20是顯示分割電路48的操作的波形圖。在用復(fù)置信號RESET進行復(fù)置之后,分割電路48在控制信號DIVSEL的上升沿只把分割時序信號DIV1轉(zhuǎn)到H電平并將其保持在H電平直到控制信號DIVSEL下一次上升。當(dāng)控制信號DIVSEL下一次上升時,分割電路48只把分割時序信號DIV2轉(zhuǎn)到H電平。類似地,隨后,在一次一個的基礎(chǔ)上,分割電路48只把分割時序信號DIV3且隨后只把DIV4轉(zhuǎn)到H電平。
以下,結(jié)合圖19、圖9以及圖22,來描述光學(xué)打印頭20的操作-包括上述驅(qū)動器IC1的操作,其中圖9顯示了光學(xué)打印頭的電路配置的一個例子,且圖22顯示了一個時序圖。
首先,復(fù)置信號RESET得到饋送以啟動相關(guān)的電路塊。隨后,1824個數(shù)據(jù)信號(#1、#5、#9、…以及#7293)被依次饋送到第十九驅(qū)動器IC1的數(shù)據(jù)輸入端SI,并被各個驅(qū)動器IC1的移位寄存器43與時鐘信號CLK1同步地依次取入。
隨后,控制信號LOAD1被保持在H電平一個預(yù)定時期。這使得被保持在各個驅(qū)動器IC1的移位寄存器43中的n個數(shù)據(jù)信號被輸入。在此,在控制信號LOAD1的后沿,鎖存電路44得到選擇(鎖定),從而使移位寄存器43所取入的n個數(shù)據(jù)信號被饋送和存儲到鎖存電路44中。在此之后,控制信號DIVSEL立即從L電平上升到H電平,且在過去了一個預(yù)定時期之后。當(dāng)控制信號DIVSEL上升時,時序控制電路48只把分割時序信號DIV1轉(zhuǎn)到H電平。
隨后,選通脈沖信號STB被保持在H電平一個預(yù)定時期。當(dāng)選通脈沖信號STB被保持在H電平時,上述的數(shù)據(jù)被饋送到驅(qū)動電路47。根據(jù)這些數(shù)據(jù)信號,驅(qū)動電路47激活電流放大器(未顯示),從而使它們的輸出電流經(jīng)輸出端DO而被提供到發(fā)光裝置22的各個單獨的電極28。在此,作為選通脈沖信號STB,除了如圖21所示的在有效時期中被保持在一個電平(在此例中是H電平)上的一個信號之外,還可以采用通過以短間隔在L和H電平之間交替的而表示有效時期的一或多個交替脈沖信號。
在控制信號LOAD1下降且鎖存電路44如上所述地選擇1824個數(shù)據(jù)信號(#1、#5、#9、…以及#7293)之后,隨后1824個數(shù)據(jù)信號(#2、#6、#10、以及#7294)與時鐘信號CLK1同步地被依次饋送到第十九驅(qū)動器IC1的數(shù)據(jù)輸入端SI。這1824個數(shù)據(jù)信號(#2、#6、#10、…以及#7294)隨后被移位寄存器43與時鐘信號CLK1同步地取入。
隨后,控制信號LOAD1被保持在H電平一個預(yù)定時期。這使得被保持在各個驅(qū)動器IC1的移位寄存器43中的n個數(shù)據(jù)信號被輸入。在此,在控制信號LOAD1的后沿,被移位寄存器43取入的n個數(shù)據(jù)信號被饋送和存儲在鎖存電路44中。在此之后,控制信號DIVSEL立即從L電平上升到H電平,且在一個預(yù)定時期過去之后,返回到L電平。當(dāng)控制信號DIVSEL上升時,時序控制電路48只把分割時序信號DIV2轉(zhuǎn)到H電平。
隨后,選通脈沖信號STB被保持在H電平一個預(yù)定時期。當(dāng)選通脈沖信號STB被保持在H電平該預(yù)定時期時,上述數(shù)據(jù)被饋送到驅(qū)動電路47。根據(jù)該數(shù)據(jù)信號,驅(qū)動電路47激活電流放大器(未顯示),從而使它們的輸出電流經(jīng)輸出端DO而被提供到發(fā)光裝置22的各個單獨的電極28。
在控制信號LOAD1下降且鎖存電路44如上所述地選擇了1824個數(shù)據(jù)信號(#2、#6、#10、…以及#7294)之后,1824個數(shù)據(jù)信號(#3、#7、#11、…以及#7295)與時鐘信號CLK1同步地被依次饋送到第十九驅(qū)動器IC1。這1824個數(shù)據(jù)信號(#3、#7、#11、…以及#7295)隨后被移位寄存器43與時鐘信號CLK1同步地依次取入。
隨后,控制信號LOAD1被保持在H電平一個預(yù)定時期。這使得被保持在各個驅(qū)動器IC1的移位寄存器43中的n個數(shù)據(jù)信號被輸入。在此,在控制信號LOAD1的后沿,被移位寄存器43取入的n個數(shù)據(jù)信號被饋送到并存儲在鎖存電路44中。在此之后,控制信號DIVSEL立即從L電平上升到H電平,并在過去了一個預(yù)定時間之后返回到L電平。當(dāng)控制信號DIVSEL上升時,時序控制電路48只把分割時序信號DIV3轉(zhuǎn)到H電平。
隨后,選通脈沖信號STB被保持在H電平一個預(yù)定時期。當(dāng)選通脈沖信號STB被保持在H電平該預(yù)定時期時,上述數(shù)據(jù)被饋送到驅(qū)動電路47。根據(jù)該數(shù)據(jù)信號,驅(qū)動電路47激活電流放大器(未顯示),從而使它們的輸出電流經(jīng)輸出端DO被提供給發(fā)光裝置22的各個單獨的電極28。
在控制信號LOAD1下降且鎖存電路44如上所述地選擇了1824個數(shù)據(jù)信號(#3、#7、#11、…以及#7295)之后,隨后1824個數(shù)據(jù)信號(#4、#8、#12、…以及#7296)與時鐘信號CLK1同步地被依次饋送到第十九驅(qū)動器IC1的數(shù)據(jù)輸入端SI。這1824個數(shù)據(jù)信號(#4、#8、#12、…以及#7296)隨后與時鐘信號CLK1同步地被移位寄存器43取入。
隨后,控制信號LOAD1被保持在H電平一個預(yù)定時期。這使得被保持在各個驅(qū)動器IC1的移位寄存器43中的n個數(shù)據(jù)信號被輸入。在此,在控制信號LOAD1的后沿,被移位寄存器43取入的n個數(shù)據(jù)信號被饋送到并存儲在鎖存電路44中。在此之后,控制信號DIVSEL立即從L電平上升到H電平,且在過去了一個預(yù)定時間之后,返回到L電平。當(dāng)控制信號DIVSEL上升時,時序控制電路48只把分割時序信號DIV4轉(zhuǎn)到H電平。
隨后,選通脈沖信號STB被保持在H電平一個預(yù)定時期。當(dāng)選通脈沖信號STB被保持在H電平該預(yù)定時期時,上述數(shù)據(jù)被饋送到驅(qū)動電路47。根據(jù)該數(shù)據(jù)信號,驅(qū)動電路47激活電流放大器(未顯示),從而使它們的輸出電流經(jīng)輸出端DO而被提供給發(fā)光裝置22的各個單獨的電極28。
在控制信號LOAD1下降且鎖存電路44如上所述地選擇了1824個數(shù)據(jù)信號(#4、#8、#12、…以及#7296)之后,隨后,從下一條線路,1824個數(shù)據(jù)信號(#1、#5、#9、…以及#7293)與時鐘信號CLK1同步地被依次饋送到第十九驅(qū)動器IC1的數(shù)據(jù)輸入端SI。隨后,驅(qū)動器IC1對第二和隨后的線路重復(fù)與對第一條線路的數(shù)據(jù)所執(zhí)行的操作相同的操作。通過以此方式對每一條線路執(zhí)行有選擇的發(fā)光,并重復(fù)執(zhí)行這種操作,可以實現(xiàn)一幀的曝光。
如上所述,即使時分驅(qū)動中采用的分割的數(shù)目增大,用于時分驅(qū)動的時序信號也能夠通過數(shù)目少于分割數(shù)目的控制信號信號線而得到饋送。這使得可以減小IC的終端的數(shù)目及其組裝步驟數(shù)目。
第五實施例以下描述本發(fā)明的第五實施例。圖23是第五實施例的驅(qū)動器IC的電路框圖。此實施例的驅(qū)動器IC1接收兩個控制信號DIVSEL1和DIVSEL2,而不是第四實施例中采用的控制信號DIVSEL,且相應(yīng)地分割電路48具有與上述第四實施例的驅(qū)動器IC1(圖19)的分割電路48不同的內(nèi)部配置。在其他方面,第五實施例的配置與上述的第四實施例的配置相同;因此,在圖23中,與圖19中相同的電路塊用相同的標(biāo)號表示,且不再重復(fù)對它們的描述。
圖24是分割電路48的電路圖。一個邏輯門電路G1對控制信號DIVSEL1的倒相信號和控制信號DIVSEL2的倒相信號進行“與”運算,以輸出分割時序信號DIV1。一個邏輯門電路G2對控制信號DIVSEL1和控制信號DIVSEL2的倒相信號進行“與”運算,以輸出分割時序信號DIV2。一個邏輯門電路G3對控制信號DIVSEL1的倒相信號和控制信號DIVSEL2進行“與”運算,以輸出分割時序信號DIV3。一個邏輯門電路G4對控制信號DIVSEL1和控制信號DIVSEL2進行“與”運算,以輸出分割時序信號DIV4。
如表1所示,當(dāng)控制信號DIVSEL1處于H電平且控制信號DIVSEL2處于H電平時,分割電路48只把分割時序信號DIV4轉(zhuǎn)到H電平并同時把其他分割時序信號DIV1至DIV3保持在L電平。當(dāng)控制信號DIVSEL1處于L電平且控制信號DIVSEL2處于H電平時,分割電路48只把分割時序信號DIV3轉(zhuǎn)到到H電平并同時把其他分割時序信號DIV1、DIV2和DIV4保持在L電平。當(dāng)控制信號DIVSEL1處于H電平且控制信號DIVSEL2處于L電平時,分割電路48只把分割時序信號DIV2轉(zhuǎn)到H電平并同時把其他分割時序信號DIV1、DIV3和DIV4保持在L電平。當(dāng)控制信號DIVSEL1處于L電平且控制信號DIVSEL2處于L電平時,分割電路48只把分割時序信號DIV1轉(zhuǎn)到H電平并同時把其他分割時序信號DIV2至DIV4保持在L電平。因此,通過給予控制信號DIVSEL1和DIVSEL2適當(dāng)?shù)碾娖剑梢钥刂品指顣r序信號DIV1至DIV4,從而自由選擇所希望的組。
表1DIVSEL1 DIVSEL2 選定HH DIV4LH DIV3HL DIV2LL DIV1以下結(jié)合圖23、圖9以及圖25,描述當(dāng)按照分割時序信號DIV1至DIV4的順序依次選擇組時包括驅(qū)動器IC1的光學(xué)打印頭20的操作,其中圖9顯示了光學(xué)打印頭的電路配置的一個例子,且圖25顯示了一個時序圖。在復(fù)置信號RESET被送進以啟動相關(guān)的電路塊之后,如在第四實施例那樣,首先1824個數(shù)據(jù)信號(#1、#5、#9、…以及#7293)被依次饋送到第十九驅(qū)動器IC1的數(shù)據(jù)輸入端SI,并被各個驅(qū)動器IC1的移位寄存器43取入。
隨后,控制信號LOAD1使得被保持在各個驅(qū)動器IC1的移位寄存器43中的數(shù)據(jù)信號(#1、#5、#9、…以及#7293)被鎖存電路44鎖存。此時,控制信號DIVSEL1至DIVSEL2都被保持在L電平,且因而分割電路48只把分割時序信號DIV1轉(zhuǎn)到H電平,并同時把其他分割時序信號DIV2至DIV4保持在L電平。因此,當(dāng)選通脈沖信號STB被保持在H電平一個預(yù)定時期時,分割時序信號DIV1選擇相應(yīng)的組,且驅(qū)動器IC1驅(qū)動發(fā)光裝置22(發(fā)光裝置22在圖9中顯示)。同時1824個數(shù)據(jù)信號(#2、#6、#10、…以及#7294)被依次饋送第十九驅(qū)動器IC1的數(shù)據(jù)輸入端SI,并被各個驅(qū)動器IC1的移位寄存器43取入。
隨后,控制信號LOAD1使得保持在各個驅(qū)動器IC1的移位寄存器43中的數(shù)據(jù)信號(#2、#6、#10、…以及#7294)被鎖存電路44鎖存,且隨后選通脈沖信號STB使得這些數(shù)據(jù)信號被饋送到驅(qū)動電路47。此時,控制信號DIVSEL1已經(jīng)轉(zhuǎn)到H電平且控制信號DIVSEL2轉(zhuǎn)到了L電平;因此只有分割時序信號DIV2轉(zhuǎn)到H電平且其他分割時序信號DIV1、DIV3和DIV4仍然處于L電平。因此,分割時序信號DIV2選擇相應(yīng)的組,且驅(qū)動器IC1驅(qū)動發(fā)光裝置22。同時,1824個數(shù)據(jù)信號(#3、#7、#11、…以及#7295)被依次饋送到第十九驅(qū)動器IC1的數(shù)據(jù)輸入端SI,并被各個驅(qū)動器IC1的移位寄存器43取入。
隨后,控制信號LOAD1使得被保持在各個驅(qū)動器IC1的移位寄存器43中的數(shù)據(jù)信號(#3、#7、#11、…以及#7295)被鎖存電路44鎖存,且隨后選通脈沖信號STB使得這些數(shù)據(jù)信號被饋送到驅(qū)動電路47。此時,控制信號DIVSEL1已經(jīng)轉(zhuǎn)到L電平且控制信號DIVSEL2轉(zhuǎn)到了H電平;因此,只有分割時序信號DIV3轉(zhuǎn)到H電平且其他分割時序信號DIV1、DIV2和DIV4仍然處于L電平。因此,分割時序信號DIV3選擇相應(yīng)的組,且驅(qū)動器IC1驅(qū)動發(fā)光裝置22。同時,1824個數(shù)據(jù)信號(#4、#8、#12、…以及#7296)被依次饋送到第十九驅(qū)動器IC1的數(shù)據(jù)輸入端SI并被各個驅(qū)動器IC1的移位寄存器43取入。
隨后,控制信號LOAD1使得保持在各個驅(qū)動器IC1的移位寄存器43中的數(shù)據(jù)信號(#4、#8、#12、…以及#7296)被鎖存電路44鎖存,且隨后選通脈沖信號STB使得這些數(shù)據(jù)信號被饋送到驅(qū)動電路47。此時,控制信號DIVSEL1已經(jīng)轉(zhuǎn)到H電平且控制信號DIVSEL2轉(zhuǎn)到了H電平;因此只有分割時序信號DIV4轉(zhuǎn)到H電平且其他分割時序信號DIV1至DIV3仍然處于L電平。因此,分割時序信號DIV4選擇相應(yīng)的組,且驅(qū)動器IC1驅(qū)動發(fā)光裝置22。同時,1824個數(shù)據(jù)信號(#1、#5、#9、…以及#7293)被依次饋送到第十九驅(qū)動器IC1的數(shù)據(jù)輸入端SI,并被各個驅(qū)動器IC1的移位寄存器43取入。
隨后,驅(qū)動器IC1對于第二和隨后的線路重復(fù)進行與對于第一條線路的數(shù)據(jù)進行的操作相同的操作。通過以此方式對各行進行有選擇的光發(fā)射,并重復(fù)該過程,可以實現(xiàn)一個幀的曝光。
在此實施例中,根據(jù)兩個控制信號DIVSEL1和DIVSEL2而產(chǎn)生了四個分割時序信號DIV1至DIV4。這使得可以減小IC的終端的數(shù)目及其組裝步驟數(shù)目。另外,通過采用分割時序信號DIV1至DIV4選擇所希望的組,可以通過給予兩個控制信號DIVSEL1和DIVSEL2適當(dāng)?shù)碾娖浇M合,而得到實現(xiàn)。這使得可以自由地設(shè)定選擇的順序。
第六實施例以下描述本發(fā)明的第六實施例。圖26是顯示第六實施例的驅(qū)動器IC的基本配置的電路框圖。圖26所示的配置與圖10所示的配置的不同,在于移位寄存器8和鎖存電路9是n(96)型的且數(shù)據(jù)信號從鎖存電路9直接被饋送到第一驅(qū)動電路12A;因此,在圖26中,與圖10中相同的電路塊用相同的標(biāo)號表示,且不再重復(fù)對它們的描述。
圖27是圖26所示的電路框圖的一個主要部分的電路框圖,具體地說是與多個輸出端DO1至DO96中的一個輸出端DO1有關(guān)的一個部分。象在第五實施例(圖23)中的分割電路48一樣,包括在時序控制電路7中的分割電路48根據(jù)兩個控制信號DIVSEL1和DIVSEL2產(chǎn)生分割時序信號DIV1至DIV4。來自鎖存電路9的數(shù)據(jù)輸出,通過其打開/關(guān)閉受到選通脈沖信號STB的控制的一個“與”門電路,而被饋送到電流放大器12a。另外,如在第一實施例(圖2)中一樣,根據(jù)裝載信號LOAD1,鎖存電路9并行地取入被移位寄存器8取入的數(shù)據(jù)信號。另外,在移位寄存器8和補償數(shù)據(jù)存儲電路10之間,提供了一個選擇器電路56。該選擇器電路56受到分割時序信號DIV1至DIV4的控制,從而從把選擇器電路56連接到補償數(shù)據(jù)存儲電路10的四條信號線中選擇一條,作為通過其把從移位寄存器8輸出的數(shù)據(jù)饋送到補償數(shù)據(jù)存儲電路10的信號線。在其他方面,圖27的配置與圖11所示的配置相同;因此,在圖27中,與圖11中相同的這些電路塊用相同的標(biāo)號表示,且不再重復(fù)對它們的描述。如在第二實施例中一樣,補償數(shù)據(jù)存儲電路10能夠存儲n×m(384)組s位(例如3位)的數(shù)據(jù);即,它是s×n×m(1,152)位型存儲電路。
如上所述,該實施例的驅(qū)動器IC是第五實施例的驅(qū)動器IC的一種形式,它進一步包括如在第一至第三實施例的驅(qū)動器IC中提供的補償數(shù)據(jù)存儲電路10。結(jié)果,如在第一至第三實施例中那樣,用于輸出補償?shù)膎×m(384)個數(shù)據(jù)信號被存儲在補償數(shù)據(jù)存儲電路10中,且如在第五實施例那樣,根據(jù)從移位寄存器8一條線路四分之一接著一條線路四分之一地饋送的n(96)位數(shù)據(jù),選出把選擇器電路56連接到補償數(shù)據(jù)存儲電路10的信號線中的一條。隨后,根據(jù)該n(96)位數(shù)據(jù),補償數(shù)據(jù)存儲電路10把96個補償數(shù)據(jù)信號饋送第一驅(qū)動電路12A。
在此實施例中,如在第五實施例中那樣,分割電路48根據(jù)兩個控制信號DIVSEL1和DIVSEL2產(chǎn)生分割時序信號DIV1至DIV4,并將它們饋送到隨后的級中的電路。然而,分割電路48可以象在第四實施例中那樣被如此配置,即只根據(jù)控制信號DIVSEL1而產(chǎn)生分割時序信號DIV1至DIV4。這有助于減小從外界接收信號所需的終端的數(shù)目。
第一實施例中的選通脈沖控制電路14、第二和第三實施例中的選擇控制信號發(fā)生電路30、以及第四實施例中的分割電路48,均由觸發(fā)器FF1和FF2以及邏輯門電路G1至G4構(gòu)成。在這些電路中,即在選通脈沖控制電路14、選擇控制信號發(fā)生電路30、以及分割電路48中,觸發(fā)器FF1和FF2構(gòu)成了一個2位計數(shù)器電路,且邏輯門電路G1至G4構(gòu)成了根據(jù)該計數(shù)器電路的輸出而產(chǎn)生四個信號的一個解碼器。
以此方式,在第一至第四實施例中,選通脈沖控制電路14、選擇控制信號發(fā)生電路30、以及分割電路48,被構(gòu)造成為由一個2位計數(shù)器電路和利用該計數(shù)器電路的輸出而產(chǎn)生四個信號的一個解碼器構(gòu)成的一個電路。然而,這些電路的配置不限于這種具體的配置。例如,選通脈沖控制電路、選擇控制信號發(fā)生電路、以及分割電路均可以作為由一個由x位計數(shù)器電路和一個解碼器構(gòu)成的一個電路,而得到構(gòu)造,其中該x位計數(shù)器由x個觸發(fā)器組成,且該解碼器由根據(jù)該計數(shù)器電路的輸出而產(chǎn)生m個信號的m個邏輯門電路組成。在此情況下,x和m滿足關(guān)系x<m≤2x。
另一方面,在第五和第六實施例中,分割電路48是以由邏輯門電路G1至G4組成的2輸入4輸出解碼器的形式構(gòu)造的。然而,這種解碼器的配置不限于這種具體的配置。例如,該分割電路48可以按照x輸入m輸出解碼器的方式構(gòu)造。在此情況下,x和m滿足關(guān)系x<m≤2x。
工業(yè)實用性如上加,根據(jù)本發(fā)明,從外界饋送到驅(qū)動器IC以進行組選擇的控制信號的數(shù)目比組的數(shù)目少。這有助于減小驅(qū)動器IC的終端的數(shù)目。這又有助于減小導(dǎo)線連接所需的導(dǎo)線數(shù)目并減小了組裝步驟的數(shù)目。因此,可以改善組裝的效率并減少故障的產(chǎn)生。另外,可以使驅(qū)動器IC更小。
另外,根據(jù)本發(fā)明,補償數(shù)據(jù)信號得到存儲,從而能夠用借助相應(yīng)的補償數(shù)據(jù)信號進行了分別校正的數(shù)據(jù)信號來驅(qū)動發(fā)光裝置。這有助于減小發(fā)光裝置之間的工作工作變化。
另外,根據(jù)本發(fā)明,各個驅(qū)動器IC在一個數(shù)據(jù)信號存儲電路中存儲依次饋送給它的n×m個數(shù)據(jù)信號,以n個數(shù)據(jù)信號的批量的形式選擇和取出存儲在該數(shù)據(jù)信號存儲電路中的數(shù)據(jù)信號,并利用如此選出的數(shù)據(jù)信號,使與n個輸出端相連的一個驅(qū)動電路工作并使與n個選擇終端相連的一個第二驅(qū)動器部分同步。即使當(dāng)發(fā)光裝置以多個組的形式受到驅(qū)動時,這也消除了重新排列數(shù)據(jù)信號的需要,因而使得信號處理變得容易。
如上所述,本發(fā)明對于驅(qū)動器IC和光學(xué)打印頭是非常有用的。
權(quán)利要求
1.一種驅(qū)動器IC,用于向排列成一行的m×n個發(fā)光二極管提供驅(qū)動電流,該驅(qū)動器IC具有n個第一輸出端并具有m個第二輸出端(其中m≥3),該n個第一輸出端每一個都連接到m個發(fā)光二極管的第一電極,且該m個第二輸出端每一個都連接到n個發(fā)光二極管的第二電極,該驅(qū)動器IC包括一個第一驅(qū)動器部分,用于經(jīng)該第一輸出端輸出驅(qū)動電流;一個第二驅(qū)動器部分,用于把第二輸出端中的一個保持在一個預(yù)定的電位,從而激活與第二輸出端中的所述一個相連的發(fā)光二極管;以及一個控制電路,用于向第二驅(qū)動器部分饋送用于指定第二輸出端之一的指定信號,其中該控制電路,根據(jù)從外界經(jīng)過數(shù)目少于m個的信號線饋送給它的控制信號,輸出該指定信號。
2.根據(jù)權(quán)利要求1的驅(qū)動器IC,其中該控制電路以這樣的方式控制第二驅(qū)動器部分,即排列成一行的發(fā)光二極管在指定信號被切換時依次被激活。
3.根據(jù)權(quán)利要求2的驅(qū)動器IC,其中該控制電路具有x條輸入信號線(其中x<m)和m條輸出線,指定信號通過這m條輸出線被饋送到第二驅(qū)動器部分。
4.根據(jù)權(quán)利要求1的驅(qū)動器IC,其中該控制電路由用于計數(shù)該控制信號中包括的脈沖的一個脈沖計數(shù)器電路和一個用于把從該脈沖計數(shù)器電路輸出的信號結(jié)合起來以把指定信號輸出到m條輸出線的一個邏輯電路組成,這些控制信號每一個都由脈沖串構(gòu)成。
5.根據(jù)權(quán)利要求1的驅(qū)動器IC,其中這些信號線專用這些控制信號。
6.根據(jù)權(quán)利要求1的驅(qū)動器IC,其中這些信號線由這些控制信號與其他信號共用。
7.根據(jù)權(quán)利要求1的驅(qū)動器IC,其中第一驅(qū)動器部分包括一個補償數(shù)據(jù)存儲電路,用于存儲分別用于發(fā)光二極管的補償數(shù)據(jù)。
8.用于向排列成一行的m×n個發(fā)光二極管提供驅(qū)動電流的一種驅(qū)動器IC,該驅(qū)動器IC具有各自與m個發(fā)光二極管(其中m≥3)相連的n個第一輸出端并具有各自與n個發(fā)光二極管的第二電極相連的m個第二輸出端,該驅(qū)動器IC包括一個第一驅(qū)動器部分,用于經(jīng)這些第一輸出端輸出驅(qū)動電流;以及一個第二驅(qū)動器部分,用于把第二輸出端中的一個保持在一個預(yù)定電位,從而激活與第二輸出端中的所述一個相連的發(fā)光二極管,其中該第一驅(qū)動器部分包括一個數(shù)據(jù)信號存儲電路,用于存儲依次饋送給它的至少n×m個數(shù)據(jù)信號;一個數(shù)據(jù)選擇電路,用于以n個數(shù)據(jù)信號的批量的方式選擇并提取存儲在該數(shù)據(jù)信號存儲電路中的數(shù)據(jù)信號;以及一個驅(qū)動電路,用于根據(jù)如此選出的數(shù)據(jù)信號輸出驅(qū)動電流。
9.根據(jù)權(quán)利要求8的驅(qū)動器IC,進一步包括一個控制電路,用于指定被第二驅(qū)動器部分保持在該預(yù)定電位的第二輸出端的所述一個并用于向數(shù)據(jù)選擇電路饋送用于以n個數(shù)據(jù)信號的批量的方式指定數(shù)據(jù)信號的指定信號。
10.根據(jù)權(quán)利要求8的驅(qū)動器IC,其中第一驅(qū)動器部分包括用于存儲分別用于發(fā)光二極管的補償數(shù)據(jù)的一個補償數(shù)據(jù)存儲電路,且該驅(qū)動電路根據(jù)這些數(shù)據(jù)信號和該補償數(shù)據(jù)輸出驅(qū)動電流。
11.一種光學(xué)打印頭,它包括具有m×n個發(fā)光元件的一個發(fā)光裝置和用于向該發(fā)光裝置的這些發(fā)光元件提供驅(qū)動電流的一個驅(qū)動器IC,其中該發(fā)光裝置具有各自與m個發(fā)光元件(其中m≥3)的第一電極相連的n個第一電極以及各自與n個發(fā)光元件的第二電極相連的m個第二電極,該驅(qū)動器IC包括n個第一輸出端,它們分別與發(fā)光裝置的這些第一電極相連;一個第一驅(qū)動器部分,用于經(jīng)第一輸出端輸出驅(qū)動電流;分別與發(fā)光裝置的這些第二電極相連的m個第二輸出端;一個第二驅(qū)動器部分,用于把這些第二輸出端中的一個保持在一個預(yù)定電位從而激活與第二輸出端中的所述一個相連的發(fā)光元件;以及一個控制電路,用于向該第二驅(qū)動器部分饋送用于指定第二輸出端中的一個的指定信號,且該控制電路根據(jù)通過數(shù)目少于m的信號線而饋送給它的控制信號來輸出這些指定信號。
12.根據(jù)權(quán)利要求11的光學(xué)打印頭,其中發(fā)光裝置被設(shè)置在驅(qū)動器IC上。
13.根據(jù)權(quán)利要求12的光學(xué)打印頭,其中發(fā)光裝置被設(shè)置在驅(qū)動器IC的一個上表面上且在它們之間夾有一個電絕緣層,且該發(fā)光裝置位于該驅(qū)動器IC的中心。
14.一種光學(xué)打印頭,包括具有m×n個發(fā)光元件的一個發(fā)光裝置和用于向該發(fā)光裝置的這些發(fā)光元件提供驅(qū)動電流的一個驅(qū)動器IC,其中該發(fā)光裝置具有各自連接到m個發(fā)光元件(其中m≥3)的第一電極的n個第一電極和各自連接到n個發(fā)光元件的第二電極的m個第二電極,該驅(qū)動器IC包括分別連接到發(fā)光裝置的這些第一電極的n個第一輸出端;用于經(jīng)這些第一輸出端輸出驅(qū)動電流的一個第一驅(qū)動器部分;分別連接到發(fā)光裝置的這些第二電極的m個第二輸出端;以及一個第二驅(qū)動器部分,用于把第二輸出端中的一個保持在一個預(yù)定電位從而激活與第二輸出端中的所述一個相連的發(fā)光元件,且該第一驅(qū)動器部分包括一個數(shù)據(jù)信號存儲電路,用于存儲依次饋送給它的至少n×m個數(shù)據(jù)信號;一個數(shù)據(jù)選擇電路,用于以n個數(shù)據(jù)信號的批量的方式選擇并提取存儲在該數(shù)據(jù)信號存儲電路中的數(shù)據(jù)信號;以及一個驅(qū)動電路,用于根據(jù)如此提取的數(shù)據(jù)信號輸出驅(qū)動電流。
15.一種驅(qū)動器IC,包括用于驅(qū)動一個裝置的n個輸出端、與各個輸出端相連的一個第一驅(qū)動器部分、m個組選擇端、以及與各個組選擇端相連的一個第二驅(qū)動器部分,其中該第一驅(qū)動器部分包括一個數(shù)據(jù)信號存儲電路,用于存儲依次饋送給它的至少n×m個數(shù)據(jù)信號;一個數(shù)據(jù)選擇電路,用于根據(jù)從外界經(jīng)過信號線饋送給它的控制信號以n個數(shù)據(jù)信號的批量的方式選擇并提取存儲在該數(shù)據(jù)信號存儲電路中的數(shù)據(jù)信號;以及一個驅(qū)動電路,用于根據(jù)如此選出的數(shù)據(jù)信號輸出驅(qū)動電流,且其中第二驅(qū)動器部分被這樣配置,即與數(shù)據(jù)選擇電路以n個數(shù)據(jù)信號的批量的方式選擇數(shù)據(jù)信號的時序同步地依次切換m個組選擇端。
16.根據(jù)權(quán)利要求15的驅(qū)動器IC,進一步包括一個補償數(shù)據(jù)存儲電路,用于分別存儲用于n×m個數(shù)據(jù)信號的補償數(shù)據(jù)。
17.根據(jù)權(quán)利要求15的驅(qū)動器IC,其中驅(qū)動器IC是用于在時分基礎(chǔ)上以一組一組的方式驅(qū)動具有m組n個發(fā)光元件的組的發(fā)光裝置。
18.一種驅(qū)動器IC,它具有n個用于驅(qū)動一個裝置的輸出端、一個與各個輸出端相連的第一驅(qū)動器部分、m組選擇端、以及與各個組選擇端相連的一個第二驅(qū)動器部分,進一步包括一個時序控制電路,用于根據(jù)從外界饋送給它的數(shù)目少于m的控制信號而產(chǎn)生m個分割時序信號,其中該第一驅(qū)動器部分包括一個數(shù)據(jù)信號存儲電路,用于存儲依次饋送給它的至少n×m個數(shù)據(jù)信號;一個數(shù)據(jù)選擇電路,用于以n個數(shù)據(jù)信號的批量的方式根據(jù)該m個分割時序信號選擇并提取存儲在數(shù)據(jù)信號存儲電路中的數(shù)據(jù)信號;以及一個驅(qū)動電路,用于根據(jù)如此選出的數(shù)據(jù)信號輸出驅(qū)動電流,且其中該第二驅(qū)動器部分是這樣配置的,即與該數(shù)據(jù)選擇電路以n個數(shù)據(jù)信號的批量的方式選擇這些數(shù)據(jù)信號的時序同步地依次切換m個組選擇端。
19.根據(jù)權(quán)利要求18的驅(qū)動器IC,其中饋送到時序控制電路的控制信號通過這樣的信號線而被饋送到該時序控制電路,即這些信號線用于饋送用于控制這些數(shù)據(jù)信號被存儲在該數(shù)據(jù)信號存儲電路中的時序的信號。
20.根據(jù)權(quán)利要求18的驅(qū)動器IC,其中饋送到該時序控制電路的控制信號通過專用于該控制信號的信號線而被饋送到該時序控制電路。
21.根據(jù)權(quán)利要求18的驅(qū)動器IC,進一步包括一種補償數(shù)據(jù)存儲電路,用于分別存儲用于n×m個數(shù)據(jù)信號的補償數(shù)據(jù)。
22.根據(jù)權(quán)利要求18的驅(qū)動器IC,其中該驅(qū)動器IC是用于在一種時分基礎(chǔ)上一組一組地驅(qū)動具有m組n個發(fā)光元件的組的驅(qū)動器IC。
全文摘要
一種驅(qū)動器IC包括用于向n個輸出端提供驅(qū)動信號的一個第一驅(qū)動器部分和用于有選擇地把m個選擇端(m≥3)切換到一個預(yù)定電位的一個第二驅(qū)動器部分。該第一驅(qū)動器部分包括用于產(chǎn)生時序信號的一個時序控制電路,該時序信號允許第二驅(qū)動器部分進行選擇切換。該時序控制電路根據(jù)從外界通過數(shù)目少于m的信號線饋送給它的控制信號產(chǎn)生該時序信號。
文檔編號G06K15/12GK1328503SQ99813741
公開日2001年12月26日 申請日期1999年11月22日 優(yōu)先權(quán)日1998年11月27日
發(fā)明者尾前充弘 申請人:三洋電機株式會社, 鳥取三洋電機株式會社
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1