亚洲狠狠干,亚洲国产福利精品一区二区,国产八区,激情文学亚洲色图

一種信號(hào)處理器的制造方法

文檔序號(hào):6520796閱讀:182來(lái)源:國(guó)知局
一種信號(hào)處理器的制造方法
【專利摘要】一種信號(hào)處理器,提供了一個(gè)開(kāi)關(guān)阻抗不敏感的信號(hào)處理器。根據(jù)本發(fā)明的信號(hào)處理器,通過(guò)在開(kāi)關(guān)和電路的處理器部分間增加一個(gè)獨(dú)立緩沖器,例如增益為1的放大器,克服了開(kāi)關(guān)阻抗的難題。緩沖器將開(kāi)關(guān)阻抗與信號(hào)處理器隔離開(kāi)。
【專利說(shuō)明】一種信號(hào)處理器
【技術(shù)領(lǐng)域】:
[0001]本發(fā)明涉及到信號(hào)處理。更特別的是,本發(fā)明涉及到提升DAC性能并減少其管芯所占空間。
【背景技術(shù)】:
[0002]特別的是,使用模擬開(kāi)關(guān)的高精度信號(hào)發(fā)生器面臨一個(gè)普遍的問(wèn)題。每一個(gè)模擬開(kāi)關(guān)包括一個(gè)電阻,大約50歐姆,這導(dǎo)致了對(duì)根據(jù)輸入信號(hào)的輸出信號(hào)精度產(chǎn)生影響。
[0003]為了更好地理解DAC上出現(xiàn)的這個(gè)問(wèn)題,下面對(duì)DAC做個(gè)簡(jiǎn)短介紹,然后將對(duì)DAC及上述問(wèn)題之間的關(guān)系進(jìn)行討論。
[0004]DAC將來(lái)自計(jì)算機(jī)或其他離散電路的二進(jìn)制信號(hào)轉(zhuǎn)化為相對(duì)應(yīng)的模擬電壓。DAC普遍用來(lái)驅(qū)動(dòng)模擬器件,例如測(cè)試儀、電機(jī)控制器或音頻電路。
[0005]二進(jìn)制加權(quán)電阻串DAC是最簡(jiǎn)單的將來(lái)自數(shù)字信號(hào)的數(shù)字二進(jìn)制信號(hào)轉(zhuǎn)化為模擬信號(hào)的方法。如圖1中所示的電路100,二進(jìn)制信號(hào)應(yīng)用于驅(qū)動(dòng)模擬開(kāi)關(guān)102、104、106和108的選通電路118上。當(dāng)二進(jìn)制信號(hào)0000加在開(kāi)關(guān)上,所有開(kāi)關(guān)都打開(kāi),因此沒(méi)有電壓加在運(yùn)算放大器122上。此時(shí),輸出就是O伏。當(dāng)二進(jìn)制信號(hào)0001加在開(kāi)關(guān)上,開(kāi)關(guān)102閉合,電阻110上獲得-10伏電壓。因?yàn)檫\(yùn)算放大器122的輸入端虛地,8000歐姆電阻110上就有10伏電壓。這就使得10伏/8000歐姆或者1.25毫安的信號(hào)流過(guò)800歐姆反饋電阻120。根據(jù)歐姆定律,電阻120上的電壓就會(huì)是800歐姆*1.25毫安,或是I伏。
[0006]當(dāng)二進(jìn)制信號(hào)變?yōu)?010,開(kāi)關(guān)102打開(kāi),開(kāi)關(guān)104閉合。這就使得2.5毫安(10伏/4000歐姆)的信號(hào)流過(guò)電阻120。電阻120上的電壓就變?yōu)?00歐姆*2.5毫安,或是2伏。二進(jìn)制信號(hào)0100將會(huì)在輸出端產(chǎn)生4伏的輸出,以此類推。
[0007]但是,因?yàn)殡娮枳柚狄蟮姆秶艽?,并且很難精確地制造,所以電阻串DAC對(duì)于分辨率需要超過(guò)4位的應(yīng)用不具有實(shí)用性。因此,在大多數(shù)應(yīng)用中,R-2R階梯式網(wǎng)絡(luò)成了DAC的選擇。
[0008]如圖2所示,R-2R階梯式網(wǎng)絡(luò)可以使用只有兩個(gè)不同阻值的電阻產(chǎn)生二進(jìn)制加權(quán)電壓,這些電阻按照被稱為二進(jìn)制階梯的網(wǎng)絡(luò)類型排列。在該電路中,一系列鎖存器240用于驅(qū)動(dòng)模擬開(kāi)關(guān)202、204、206和208。
[0009]R-2R階梯式網(wǎng)絡(luò)的工作方式為,當(dāng)一個(gè)獨(dú)立開(kāi)關(guān)閉合,R-2R階梯式網(wǎng)絡(luò)上的每一梯級(jí)傳送一個(gè)電流給虛地節(jié)點(diǎn)。因?yàn)殡娮?10,212,214,216,218,220,222和224的排列,由每一連續(xù)梯級(jí)傳送的電流進(jìn)行二進(jìn)制加權(quán)。因此,每一個(gè)沿著階梯的連續(xù)開(kāi)關(guān)在連接的時(shí)候會(huì)產(chǎn)生一個(gè)電流,進(jìn)而產(chǎn)生上述開(kāi)關(guān)一半的輸出電壓。
[0010]例如,當(dāng)二進(jìn)制信號(hào)0000傳遞到鎖存器240,這將打開(kāi)所有開(kāi)關(guān)并且斷開(kāi)來(lái)自輸出端的Vkef信號(hào),這使得運(yùn)算放大器230的輸出端電壓為O伏。二進(jìn)制信號(hào)0000將會(huì)閉合開(kāi)關(guān)202,并激活MSB (最高有效位)。根據(jù)歐姆定律,流過(guò)電阻210的電流將會(huì)在輸出端產(chǎn)生5伏的電壓。信號(hào)0100打開(kāi)開(kāi)關(guān)202并且閉合開(kāi)關(guān)201,在輸出端產(chǎn)生一個(gè)2.5伏的信號(hào)。[0011]設(shè)計(jì)在電阻串DAC上的二進(jìn)制階梯的主要優(yōu)點(diǎn)是其使用了只有兩個(gè)電阻值的電阻。因此,僅僅需要向階梯添加額外的級(jí)數(shù)就能處理幾乎任何位數(shù)的信號(hào)。
[0012]上面所提到的問(wèn)題影響二進(jìn)制階梯DAC對(duì)于模擬開(kāi)關(guān)202,204,206和208的阻抗。開(kāi)關(guān)組成了部分R-2R階梯,并且將合適的2R引腳連接到任一基于輸入數(shù)字代碼的參考電壓上。因?yàn)殚_(kāi)關(guān)與R-2R階梯網(wǎng)絡(luò)的2R部分串聯(lián),所以開(kāi)關(guān)阻抗影響了 R-2R階梯的電阻率。事實(shí)上,開(kāi)關(guān)的阻抗是加在階梯網(wǎng)絡(luò)的2R部分上的。電阻率的這一改變?cè)龃罅?DAC的微分非線性誤差(由連續(xù)數(shù)字輸入產(chǎn)生的模擬電壓的每一個(gè)單獨(dú)步驟中的誤差)和積分非線性誤差(溢出由數(shù)字輸入整體范圍產(chǎn)生的模擬值的整體范圍的誤差)。
[0013]微分和積分非線性誤差降低了 DAC的性能并且還有可能引起非單調(diào)性誤差。非單調(diào)性誤差發(fā)生在數(shù)字輸入代碼增加而DAC輸出沒(méi)有增加的時(shí)候。例如,在一個(gè)步進(jìn)馬達(dá)控制器中,非單調(diào)性誤差將會(huì)引起馬達(dá)在數(shù)字輸入增加的時(shí)候降壓而不是升壓。非單調(diào)性誤差對(duì)于許多高精度應(yīng)用是不可接受的條件。
[0014]開(kāi)關(guān)阻抗會(huì)引起非線性誤差,一個(gè)減少該誤差的常規(guī)方法為按比例調(diào)節(jié)開(kāi)關(guān)的尺寸,這樣,它們就會(huì)產(chǎn)生一個(gè)連續(xù)的壓降。但是,這會(huì)占用空間并且只能進(jìn)行一階工作,那樣的話,幾個(gè)二階影響就不能通過(guò)按比例調(diào)節(jié)來(lái)獲得補(bǔ)償。此外,因?yàn)殚_(kāi)關(guān)在兩個(gè)不同電壓間轉(zhuǎn)換,任何依賴于它們阻抗的電壓都會(huì)引入不協(xié)調(diào)因素。這些不協(xié)調(diào)因素會(huì)產(chǎn)生上述的誤差。
[0015]因此,提供一個(gè)用于信號(hào)處理器的不受模擬開(kāi)關(guān)阻抗影響的信號(hào)處理器是十分必要的。
[0016]提供一個(gè)使用用于階梯中不受開(kāi)關(guān)阻抗影響的R-2R階梯式電阻的數(shù)模轉(zhuǎn)換器也是十分必要的。

【發(fā)明內(nèi)容】
:
[0017]本發(fā)明提供了一個(gè)包括信號(hào)處理元件和模擬開(kāi)關(guān)的信號(hào)處理器。每一個(gè)模擬開(kāi)關(guān)都具有開(kāi)關(guān)阻抗,會(huì)影響信號(hào)處理器輸出信號(hào)的精度。信號(hào)處理器將開(kāi)關(guān)阻抗與帶有獨(dú)立緩沖器的處理器的信號(hào)處理元件隔離開(kāi)。
[0018]本發(fā)明的技術(shù)解決方案:
[0019]在本發(fā)明的一個(gè)可選實(shí)例中,還提供了 一個(gè)將數(shù)字信號(hào)轉(zhuǎn)化為不受開(kāi)關(guān)阻抗誤差影響的模擬信號(hào)的DAC。DAC較好地包括了最高有效位(MSB)DAC,一個(gè)復(fù)用器處理開(kāi)關(guān),一個(gè)用于將開(kāi)關(guān)和最低有效位(LSB)DAC隔離開(kāi)的緩沖器部分,以及一個(gè)LSB DAC0盡管輸出放大器可以很好得作為DAC的輸出級(jí),但是DAC可以在沒(méi)有任何輸出放大器的情況下起作用。
[0020]對(duì)比專利文獻(xiàn):CN201426150Y信號(hào)處理器200920147139.3【專利附圖】

【附圖說(shuō)明】:
[0021]本發(fā)明的上述以及其他目的和優(yōu)點(diǎn)在接下來(lái)有詳細(xì)的描述,并結(jié)合相關(guān)圖示,其中參考特性指的是全篇的元器件,其中:
[0022]圖1展示了一個(gè)常見(jiàn)的二進(jìn)制加權(quán)電阻串DAC的電路圖;
[0023]圖2展示了一個(gè)常見(jiàn)的R-2R階梯式網(wǎng)絡(luò)DAC的電路圖;[0024]圖3展示了一個(gè)根據(jù)本發(fā)明原理的信號(hào)處理器的電路圖;
[0025]圖4展示了一個(gè)根據(jù)本發(fā)明原理的DAC的電路圖。
【具體實(shí)施方式】:
[0026]概括地說(shuō),本發(fā)明闡述了一個(gè)將開(kāi)關(guān)和信號(hào)處理元件整合在一起的信號(hào)處理電路。部分需要處理的信號(hào)通過(guò)獨(dú)立開(kāi)關(guān)傳輸。因?yàn)殚_(kāi)關(guān)在需要處理信號(hào)的傳輸線上,如果有負(fù)載加在信號(hào)上,開(kāi)關(guān)的獨(dú)立阻抗可能會(huì)引起誤差。在許多應(yīng)用中,由開(kāi)關(guān)引起的誤差可能會(huì)降低輸出信號(hào)的精度。
[0027]為了解決由開(kāi)關(guān)提供的負(fù)載產(chǎn)生的問(wèn)題(開(kāi)關(guān)上的壓降干擾了信號(hào)的傳輸),本發(fā)明在每一個(gè)開(kāi)關(guān)和信號(hào)處理元件之間放置了緩沖器。緩沖器將開(kāi)關(guān)阻抗和信號(hào)處理元件的負(fù)載影響隔離開(kāi)。這有效地減少了開(kāi)關(guān)引起的誤差,并且有效地改善了根據(jù)輸入信號(hào)而來(lái)的輸出信號(hào)的精度。
[0028]本發(fā)明的原理可以很好地應(yīng)用于某些數(shù)模轉(zhuǎn)換器的信號(hào)處理中。R-2R階梯式網(wǎng)絡(luò)是一種現(xiàn)有技術(shù)中眾所周知的數(shù)模轉(zhuǎn)換器。就像上面所提到的,R-2R階梯式網(wǎng)絡(luò)使用一個(gè)精確的電阻式平衡來(lái)將數(shù)字信號(hào)轉(zhuǎn)換成模擬信號(hào)。在R-2R階梯式網(wǎng)絡(luò)中,數(shù)字信號(hào)中的每一個(gè)有效位,從最高有效位(MSB)到最低有效位(LSB),都被轉(zhuǎn)換成值為先前位信號(hào)一半的模擬電壓輸出。照這種方式,數(shù)字信號(hào)通過(guò)使用一個(gè)LSB可以被轉(zhuǎn)換成模擬信號(hào)。離散模擬輸出級(jí)DAC的數(shù)量就可以為2n,其中η為數(shù)字信號(hào)的位數(shù)。
[0029]就像上面所提到的,因?yàn)槊恳粋€(gè)開(kāi)關(guān)都具有一定的阻抗,這些阻抗增加了電路中2R分支的阻抗,所以R-2R網(wǎng)絡(luò)中使用的獨(dú)立模擬開(kāi)關(guān)的操作可能會(huì)擾亂階梯式網(wǎng)絡(luò)的精
確平衡。
[0030]一般來(lái)說(shuō),在一個(gè)根據(jù)本發(fā)明原理的DAC中,一個(gè)R-2R階梯式網(wǎng)絡(luò)DAC包括用來(lái)執(zhí)行數(shù)字信號(hào)的模擬開(kāi)關(guān)。本發(fā)明通過(guò)在獨(dú)立開(kāi)關(guān)和數(shù)模轉(zhuǎn)換器的每個(gè)2R部分間增加緩沖器,克服了開(kāi)關(guān)阻抗擾亂階梯式網(wǎng)絡(luò)電阻率的問(wèn)題,也就是說(shuō),一段組成開(kāi)關(guān)的部分,緩沖器和階梯的2R部分都在階梯式網(wǎng)絡(luò)內(nèi)。階梯中2R部分的每一個(gè)電阻由緩沖器輸出端的電壓驅(qū)動(dòng)。因此,開(kāi)關(guān)阻抗無(wú)論如何都不會(huì)成為R-2R階梯的一部分。這與傳統(tǒng)的R-2R階梯不同。傳統(tǒng)的R-2R階梯提供精確的數(shù)模轉(zhuǎn)換,開(kāi)關(guān)尺寸需要根據(jù)開(kāi)關(guān)所對(duì)應(yīng)的位信號(hào)按比例調(diào)節(jié),以此來(lái)提供合適的阻抗。
[0031]圖3展示了一個(gè)根據(jù)本發(fā)明原理的信號(hào)處理器。開(kāi)關(guān)元件310中的開(kāi)關(guān)312和314直接連在緩沖器元件320的緩沖器322和324上,兩者又依次連在輸出元件330中的信號(hào)處理元件332上。
[0032]當(dāng)開(kāi)關(guān)312和/或314變?yōu)閷?dǎo)通狀態(tài)來(lái)響應(yīng)控制信號(hào),輸入信號(hào)就會(huì)通過(guò)他們傳到緩沖器322和/或324。緩沖器將信號(hào)傳給信號(hào)處理元件332。緩沖器通過(guò)允許一個(gè)電壓信號(hào)通過(guò)并傳給信號(hào)處理元件332,同時(shí)不允許電流通過(guò)并傳給信號(hào)處理元件332,將來(lái)自信號(hào)處理元件332的開(kāi)關(guān)阻抗隔離。因此,由輸入信號(hào)到輸出信號(hào)的開(kāi)關(guān)阻抗的影響被消除或是大大減小。使用一個(gè)增益為1CM0S放大器或是其他現(xiàn)有技術(shù)中已知的合適的緩沖裝置,緩沖器可以很好地得到應(yīng)用。
[0033]圖4展示了一個(gè)根據(jù)本發(fā)明原理的DAC400的一個(gè)首選實(shí)例。DAC400是一個(gè)16位精確電壓輸出DAC的原理圖。完整的16位數(shù)據(jù)轉(zhuǎn)換器由兩個(gè)DAC部分組成,包括:一個(gè)4位MSB電阻串DAC400A,接收數(shù)字信號(hào)的4個(gè)最高有效位;一個(gè)12位LSB R-2R階梯式網(wǎng)絡(luò)DAC400C,接收數(shù)字信號(hào)的12個(gè)最低有效位。4位DAC400A很好地包括了電阻401-417和開(kāi)關(guān)418-434。緩沖器部分400B很好地包括了緩沖器463-476。12位DAC400C很好地包括了開(kāi)關(guān)435-462,緩沖器463-476和電阻477_499a。
[0034]組成一部分控制信號(hào)的4個(gè)MSB輸入(沒(méi)有畫出)通過(guò)編碼來(lái)驅(qū)動(dòng)由17個(gè)開(kāi)關(guān)(開(kāi)關(guān)418-434)組成的開(kāi)關(guān)組SWl。這些開(kāi)關(guān)連接在兩根信號(hào)線‘A’和‘B’上,信號(hào)線‘A’和‘B’交叉連接在由電阻401-417組成的電阻串中的一個(gè)電阻上。這些交叉連接在信號(hào)線A和B上的電阻由16位DAC400輸入的4個(gè)最高有效位所決定。這可以由現(xiàn)有技術(shù)中已知的選通電路來(lái)完成。這設(shè)置了信號(hào)線A和B的電壓,轉(zhuǎn)而設(shè)置了 12位DAC400C的高低電壓范圍。
[0035]由電阻401-417組成的電阻串在REHlI和REFLO之間起到分壓器的作用,是DAC400的電壓軌道。這些軌道可以很好地附在輸入引腳上,并且它們的值可以很好地由使用者設(shè)置。在圖4所示特別的實(shí)例中,最上面的電阻401的阻值是電阻串中其他16個(gè)電阻402-418阻值的8倍,為的是使穿過(guò)電阻的REHlI電壓減少三分之一。這樣做是為了保護(hù)DAC的內(nèi)部組件,因?yàn)槠洳灰欢ㄟm合完全的軌到軌的電壓漂移。
[0036]4位DAC400A的工作原理如下。如果代碼0000輸入到4個(gè)MSB上,這個(gè)代碼只會(huì)導(dǎo)通SWl底部的兩個(gè)開(kāi)關(guān)(開(kāi)關(guān)434和425),并且將接在底部電阻417也就是靠近REFLO的電阻兩端的信號(hào)線A和B連接。相反地,輸入到4個(gè)MSB上的代碼1111只導(dǎo)通SWl頂部的兩個(gè)開(kāi)關(guān)(開(kāi)關(guān)426和418),并且將接在電阻402兩端的信號(hào)線A和B連接。因此,4位DAC400A設(shè)置了 12位DAC400C的頂部和底部電壓范圍。這作為內(nèi)插式DAC結(jié)構(gòu)在現(xiàn)有技術(shù)中眾所周知。
[0037]12位DAC400C組成了包括14組開(kāi)關(guān)435-462的開(kāi)關(guān)組SW2,交替連接在信號(hào)線A、B以及14個(gè)用來(lái)驅(qū)動(dòng)R-2R階梯中合適電阻的增益為I緩沖器463-476上。該階梯按照電壓開(kāi)關(guān)的模式配置,因?yàn)檩敵龊芎玫伛詈显诹烁咦杩构?jié)點(diǎn)上(圖4中所示輸出放大器501提供高增益節(jié)點(diǎn),盡管其他結(jié)構(gòu)也有可能并且不超出本發(fā)明范圍。實(shí)際上,電路的輸出可以直接采用來(lái)自12位DAC400C的輸出。此外,增益電阻(未畫出)可以接在輸出放大器501上來(lái)增加16位DAC400的輸出漂移)。組成另外一部分控制信號(hào)的16位輸入(未畫出)的12個(gè)LSB,通過(guò)編碼來(lái)驅(qū)動(dòng)將緩沖器463-476連接在信號(hào)線A或B上的開(kāi)關(guān)組SW2。圖4所示R-2R階梯中的頂部?jī)晌缓芎玫馗鶕?jù)溫度編碼,并且與二進(jìn)制編碼截然相反。該部分更適宜需要三段而不是兩段,因?yàn)橐粋€(gè)兩位溫度編碼有三個(gè)明顯的跳變點(diǎn),表示一個(gè)兩位輸入的四種可能的值,即00、10、01、11。這些位不需要連續(xù)段間的電阻,因?yàn)樗鼈兲峁┻B續(xù)的權(quán)重信號(hào)而不是二進(jìn)制加權(quán)信號(hào)。DAC上任何數(shù)量的位信號(hào)都可以在沒(méi)有超出本發(fā)明范圍的情況下進(jìn)行溫度編碼。
[0038]12位DAC其余的10個(gè)LSB用來(lái)驅(qū)動(dòng)開(kāi)關(guān)組SW2中適當(dāng)?shù)拈_(kāi)關(guān)并且將適當(dāng)?shù)木彌_器輸入連接到信號(hào)線A或B上。最低端的部分502相當(dāng)于一個(gè)終止分支。不難發(fā)現(xiàn),這個(gè)終止分決定了其余部分的二進(jìn)制加權(quán)。
[0039]12位DAC400C的工作原理如下。一旦4位DAC400A在信號(hào)線A和B之間建立電壓差,開(kāi)關(guān)組SW2就可以很好地將數(shù)字信號(hào)傳給它們。例如,如果數(shù)字信號(hào)000000000001傳給12位DAC,只有由開(kāi)關(guān)459、460,緩沖器475和電阻489組成的分塊503會(huì)連接到信號(hào)A和B中電壓較高的上去(開(kāi)關(guān)461和462是可配置的,這樣分塊502就一直耦合在電壓較低的信號(hào)線上)。相反地,如果輸入數(shù)字信號(hào)111111111111,所有分塊(除了 502,因?yàn)樗冀K連在兩信號(hào)較低者上)都會(huì)連接在兩信號(hào)A或B中較高者上,從而對(duì)一個(gè)給定的輸入產(chǎn)生最高電壓給4位DAC400A。
[0040]緩沖器400B將12位DAC400C與開(kāi)關(guān)組SWl和SW2的開(kāi)關(guān)阻抗隔離開(kāi)。緩沖器400B大大降低或是消除了任何通過(guò)開(kāi)關(guān)組SWl和SW2中電阻的電流。
[0041]重要的是,通過(guò)2R電阻的電路由緩沖器463-476的輸出端電壓驅(qū)動(dòng)。因此,R-2R階梯就能充分地與來(lái)自開(kāi)關(guān)435-462阻抗的影響隔離。所以,這些開(kāi)關(guān)的尺寸可以大體一致,而不同于傳統(tǒng)的R-2R DAC0這簡(jiǎn)化了開(kāi)關(guān)的制造并且減小了其在實(shí)例中所需要的管芯尺寸。
[0042]獨(dú)立DAC的結(jié)構(gòu)可以利用溫度編碼分塊,例如分塊505,所有的二進(jìn)制分塊,例如轉(zhuǎn)換器504,或者兩者的任意組合。
[0043]由此可見(jiàn)本發(fā)明提供的信號(hào)處理器可以不受模擬開(kāi)關(guān)阻抗的影響,并且可以用于DAC的信號(hào)處理部分。根據(jù)本發(fā)明原則,人們會(huì)發(fā)現(xiàn),它還可以被應(yīng)用于其他的電路,為說(shuō)明起見(jiàn),本發(fā)明不受限制,只受本發(fā)明的權(quán)利要求所限制。
【權(quán)利要求】
1.一種信號(hào)處理器,其特征是:處理一個(gè)輸入信號(hào)并產(chǎn)生一個(gè)最終輸出信號(hào),上述信號(hào)處理器包含:一組耦合在一起接收第一控制信號(hào)的開(kāi)關(guān),每一個(gè)上述開(kāi)關(guān)產(chǎn)生一個(gè)中間輸出信號(hào)來(lái)響應(yīng)一部分上述第一控制信號(hào)和一部分上述輸入信號(hào);一個(gè)耦合在上述開(kāi)關(guān)上的處理電路,產(chǎn)生上述最終輸出信號(hào);一組緩沖器,每一個(gè)上述緩沖器都位于一個(gè)上述開(kāi)關(guān)和上述信號(hào)處理電路之間,每一個(gè)上述緩沖器都接收一個(gè)上述中間輸出信號(hào)并產(chǎn)生一個(gè)緩沖信號(hào)給處理電路,上述緩沖器將每一個(gè)上述開(kāi)關(guān)的阻抗與上述信號(hào)處理電路隔離開(kāi),這樣,上述信號(hào)處理電路就能充分獨(dú)立于上述阻抗而產(chǎn)生作用。
2.根據(jù)權(quán)利要求1所述的一種信號(hào)處理器,其特征是:上述信號(hào)處理器包括一個(gè)提供上述輸入信號(hào)的信號(hào)預(yù)處理元件;上述信號(hào)預(yù)處理元件包括一個(gè)數(shù)模轉(zhuǎn)換器,用于接收第二控制信號(hào),并且產(chǎn)生上述輸入信號(hào)給上述開(kāi)關(guān)來(lái)響應(yīng)上述第二控制信號(hào);上述信號(hào)預(yù)處理元件包含一個(gè)電阻串?dāng)?shù)模轉(zhuǎn)換器;上述信號(hào)處理器進(jìn)一步包括一個(gè)用于整理按預(yù)定排列的上述開(kāi)關(guān)的復(fù)用器。
3.根據(jù)權(quán)利要求1所述的一種信號(hào)處理器,其特征是:上述處理電路包括一個(gè)數(shù)模轉(zhuǎn)換器;上述數(shù)模轉(zhuǎn)換器是一個(gè)12位R-2R階梯式網(wǎng)絡(luò)轉(zhuǎn)換器;上述信號(hào)處理器包括一個(gè)向上述開(kāi)關(guān)提供上述輸入信號(hào)的信號(hào)預(yù)處理元件,上述信號(hào)預(yù)處理元件包括一個(gè)電阻串?dāng)?shù)模轉(zhuǎn)換器,上述處理電路包括一個(gè)12位R-2R階梯式網(wǎng)絡(luò)數(shù)模轉(zhuǎn)換器;上述緩沖器包含一個(gè)增益為I放大器。
4.根據(jù)權(quán)利要求1所述的一種信號(hào)處理器,其特征是:處理信號(hào)方法的步驟為:輸入一個(gè)輸入信號(hào);提供第一控制信號(hào);通過(guò)轉(zhuǎn)換一組開(kāi)關(guān)產(chǎn)生一組中間輸出信號(hào)來(lái)引導(dǎo)一部分上述輸入信號(hào),每一個(gè)經(jīng)過(guò)轉(zhuǎn)換的開(kāi)關(guān)都響應(yīng)一部分上述第一控制信號(hào);對(duì)每一個(gè)上述中間輸出信號(hào)進(jìn)行緩沖,以此產(chǎn)生一組緩沖信號(hào),這樣,上述緩沖信號(hào)就能充分獨(dú)立于每一個(gè)上述開(kāi)關(guān)的阻抗;在一個(gè)信號(hào)處理網(wǎng)絡(luò)中處理上述緩沖信號(hào),以此來(lái)獲得最終輸出信號(hào)。
5.根據(jù)權(quán)利要求4所述的一種信號(hào)處理器,其特征是:上述輸入過(guò)程包括將第二控制信號(hào)轉(zhuǎn)換成上述輸入信號(hào);上述輸入過(guò)程包括用電阻串?dāng)?shù)模轉(zhuǎn)換器將第二控制信號(hào)轉(zhuǎn)換成上述輸入信號(hào);上述緩沖過(guò)程包括使用增益為I放大器緩沖;上述處理過(guò)程包括使用一個(gè)包含數(shù)模轉(zhuǎn)換器的信號(hào)處理網(wǎng)絡(luò)來(lái)處理;上述處理過(guò)程包括使用一個(gè)包含R-2R階梯式網(wǎng)絡(luò)數(shù)模轉(zhuǎn)換器的信號(hào)處理網(wǎng)絡(luò)來(lái)處理。
6.根據(jù)權(quán)利要求1所述的一種信號(hào)處理器,其特征是:信號(hào)處理器包括:輸入一個(gè)輸入信號(hào)的端子;提供第一控制信號(hào)的端子;通過(guò)轉(zhuǎn)換一組開(kāi)關(guān)產(chǎn)生一組中間輸出信號(hào)來(lái)引導(dǎo)一部分上述輸入信號(hào)的端子,每個(gè)經(jīng)過(guò)轉(zhuǎn)換的開(kāi)關(guān)都響應(yīng)一部分上述第一控制信號(hào);對(duì)每一個(gè)上述中間輸出信號(hào)進(jìn)行緩沖以此產(chǎn)生一組緩沖信號(hào)的端子,這樣,上述緩沖信號(hào)就能有效獨(dú)立于每一個(gè)上述開(kāi)關(guān)的阻抗;在一個(gè)信號(hào)處理網(wǎng)絡(luò)中處理上述緩沖信號(hào)以此獲得最終輸出信號(hào)的端子。
【文檔編號(hào)】G06F12/04GK103645884SQ201310611289
【公開(kāi)日】2014年3月19日 申請(qǐng)日期:2013年11月26日 優(yōu)先權(quán)日:2013年11月26日
【發(fā)明者】不公告發(fā)明人 申請(qǐng)人:蘇州貝克微電子有限公司
網(wǎng)友詢問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1