亚洲狠狠干,亚洲国产福利精品一区二区,国产八区,激情文学亚洲色图

Arm處理器擴(kuò)展接口模塊的制作方法

文檔序號:6592108閱讀:299來源:國知局

專利名稱::Arm處理器擴(kuò)展接口模塊的制作方法
技術(shù)領(lǐng)域
:ARM處理器擴(kuò)展接口模塊
技術(shù)領(lǐng)域
:本實(shí)用新型涉及一種接口模塊,具體涉及一種用來擴(kuò)展ARM主板外圍功能的ARM處理器擴(kuò)展接口模塊。
背景技術(shù)
:ARM的全稱是AdvancedRISCMachines,1985年4月26日,第一個ARM原型在英國劍橋的Acorn計(jì)算機(jī)有限公司誕生,由美國加州SanJoseVLSI技術(shù)公司制造。ARM微處理器系列包括ARM7系列、ARM9系列、ARM9E系列、ARM10E系列、SecurCore系列等等。嵌入式產(chǎn)品的投資從2004年開始一直處于國內(nèi)VC投資項(xiàng)目前列,但是,當(dāng)前嵌入式行業(yè)由于應(yīng)用千差外別,沒有一個統(tǒng)一的標(biāo)準(zhǔn),因此也沒有像X86架構(gòu)處理器類似的PCI插槽接口。
實(shí)用新型內(nèi)容本實(shí)用新型的目的在于提供一ARM處理器擴(kuò)展接口模塊,該模塊可以用來擴(kuò)展ARM主板外圍功能。本實(shí)用新型解決現(xiàn)有技術(shù)問題所采用的技術(shù)方案為提供了一種ARM處理器擴(kuò)展接口模塊,所述ARM處理器擴(kuò)展接口模塊包括一號排針和二號排針,其中,所述一號排針中的第一管腳和第三管腳接5V電源、第二管腳接12V電源、第四管腳、第六管腳、第八管腳、第十管腳和第十二管腳接SPI信號、第五管腳和第七管腳接藍(lán)牙串口信號、第九管腳、第十一管腳、第十三管腳、第十五管腳、第十七管腳和第十九管腳接GPI0信號、第十四管腳和第十六管腳接I2C信號、第十八管腳和第二十管腳接地信號;所述二號排針中的第一管腳、第三管腳、第五管腳、第七管腳、第九管腳、第十一管腳、第十三管腳和第十五管腳接全功能串口信號、第二管腳接咪頭信號、第四管腳和第六管腳接音頻輸出信號、第八管腳、第十管腳和第十二管腳接鍵盤信號、第十四管腳、第十七管腳和第十九管腳接GPI0信號、第十六管腳接地信號、第十八管腳和第二十管腳接USB信號。根據(jù)本實(shí)用新型的一優(yōu)選技術(shù)方案所述一號排針和所述二號排針均為2X10管腳,2.54mm間距的BOX形排針。3[0022]根據(jù)本實(shí)用新型的一優(yōu)選技術(shù)方案所述一號排針和所述二號排針中第一管腳的間距為15mm。本實(shí)用新型技術(shù)方案中的ARM處理器擴(kuò)展接口模塊可以插到任意一個ARM處理器的主板上,通過適當(dāng)?shù)能浖{(diào)試,ARM處理器擴(kuò)展接口模塊板就可以通用,具有非常高的通用性和兼容性。圖1.本實(shí)用新型ARM處理器擴(kuò)展接口模塊中一號排針原理圖;圖2.本實(shí)用新型ARM處理器擴(kuò)展接口模塊中二號排針原理圖。具體實(shí)施方式以下結(jié)合附圖對本實(shí)用新型技術(shù)方案進(jìn)行重復(fù)說明請參閱圖1本實(shí)用新型ARM處理器擴(kuò)展接口模塊原理圖。如圖1所示,所述一號排針中的第一管腳和第三管腳接5V電源、第二管腳接12V電源、第四管腳、第六管腳、第八管腳、第十管腳和第十二管腳接SPI(SerialPeripheralinterface串行外圍設(shè)備接口)信號、第五管腳和第七管腳接藍(lán)牙串口信號、第九管腳、第十一管腳、第十三管腳、第十五管腳、第十七管腳和第十九管腳接GPICKgeneral-purposeI/Oport通用輸入輸出口)信號、第十四管腳和第十六管腳接I2C信號、第十八管腳和第二十管腳接地信號。所述一號排針各管腳的定義具體參見表一表一<table>tableseeoriginaldocumentpage4</column></row><table><table>tableseeoriginaldocumentpage5</column></row><table>請參閱圖2本實(shí)用新型ARM處理器擴(kuò)展接口模塊中二號排針原理圖。如圖2所示,所述二號排針中的第一管腳、第三管腳、第五管腳、第七管腳、第九管腳、第十一管腳、第十三管腳和第十五管腳接全功能串口信號、第二管腳接咪頭信號、第四管腳和第六管腳接音頻輸出信號、第八管腳、第十管腳和第十二管腳接鍵盤信號、第十四管腳、第十七管腳和第十九管腳接GPI0信號、第十六管腳接地信號、第十八管腳和第二十管腳接USB信號。所述一號排針各管腳的定義具體參見表二表二<table>tableseeoriginaldocumentpage5</column></row><table><table>tableseeoriginaldocumentpage6</column></row><table>本實(shí)用新型技術(shù)方案為一個擴(kuò)展接口模塊,通過模塊板實(shí)現(xiàn)系統(tǒng)功能的擴(kuò)展,在本實(shí)用新型的優(yōu)選技術(shù)方案中所述一號排針和所述二號排針均為2X10管腳,2.54mm間距的BOX形排針,所述一號排針和所述二號排針中第一管腳的間距為15mm。本實(shí)用新型技術(shù)方案中的ARM處理器擴(kuò)展接口模塊可以插到任意一個ARM處理器的主板上,通過適當(dāng)?shù)能浖{(diào)試,ARM處理器擴(kuò)展接口模塊板就可以通用,具有非常高的通用性和兼容性。[0048]以上內(nèi)容是結(jié)合具體的優(yōu)選技術(shù)方案對本實(shí)用新型所作的進(jìn)一步詳細(xì)說明,不能認(rèn)定本實(shí)用新型的具體實(shí)施只局限于這些說明。對于本實(shí)用新型所屬
技術(shù)領(lǐng)域
的普通技術(shù)人員來說,在不脫離本實(shí)用新型構(gòu)思的前提下,還可以做出若干簡單推演或替換,都應(yīng)當(dāng)視為屬于本實(shí)用新型的保護(hù)范圍。權(quán)利要求一種ARM處理器擴(kuò)展接口模塊,其特征在于所述ARM處理器擴(kuò)展接口模塊包括一號排針和二號排針,其中,所述一號排針中的第一管腳和第三管腳接5V電源、第二管腳接12V電源、第四管腳、第六管腳、第八管腳、第十管腳和第十二管腳接SPI信號、第五管腳和第七管腳接藍(lán)牙串口信號、第九管腳、第十一管腳、第十三管腳、第十五管腳、第十七管腳和第十九管腳接GPIO信號、第十四管腳和第十六管腳接I2C信號、第十八管腳和第二十管腳接地信號;所述二號排針中的第一管腳、第三管腳、第五管腳、第七管腳、第九管腳、第十一管腳、第十三管腳和第十五管腳接全功能串口信號、第二管腳接咪頭信號、第四管腳和第六管腳接音頻輸出信號、第八管腳、第十管腳和第十二管腳接鍵盤信號、第十四管腳、第十七管腳和第十九管腳接GPIO信號、第十六管腳接地信號、第十八管腳和第二十管腳接USB信號。2.根據(jù)權(quán)利要求1所述ARM處理器擴(kuò)展接口模塊,其特征在于所述一號排針和所述二號排針均為2X10管腳,2.54mm間距的BOX形排針。3.根據(jù)權(quán)利要求1所述ARM處理器擴(kuò)展接口模塊,其特征在于所述一號排針和所述二號排針中第一管腳的間距為15mm。專利摘要本實(shí)用新型技術(shù)方案涉及一種用來擴(kuò)展ARM主板外圍功能的ARM處理器擴(kuò)展接口模塊。所述ARM處理器擴(kuò)展接口模塊包括一號排針和二號排針,所述一號排針和所述二號排針均為2×10管腳,2.54mm間距的BOX形排針。本實(shí)用新型技術(shù)方案中的ARM處理器擴(kuò)展接口模塊可以插到任意一個ARM處理器的主板上,通過適當(dāng)?shù)能浖{(diào)試,ARM處理器擴(kuò)展接口模塊板就可以通用,具有非常高的通用性和兼容性。文檔編號G06F13/40GK201583948SQ20092029577公開日2010年9月15日申請日期2009年12月30日優(yōu)先權(quán)日2009年12月30日發(fā)明者王蜀君申請人:深圳市武耀博德信息技術(shù)有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
1