專利名稱:電器待機(jī)控制裝置的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及電子技術(shù),特別涉及家用電器的待機(jī)狀態(tài)的控制裝置。
背景技術(shù):
隨著現(xiàn)在家電產(chǎn)品對(duì)節(jié)能的要求越來(lái)越高,很多國(guó)家和地區(qū)都希望電視的待機(jī)功耗能夠盡量降低。雖然目前大多數(shù)的SCALER IC都自己提供待機(jī)模式從而減小待機(jī)狀態(tài)下的功耗,但是由于系統(tǒng)的復(fù)雜性,在待機(jī)狀態(tài)下有很多外圍的設(shè)備還需要處于在工作狀態(tài)下,如DDR、FLASH等,因此在這種情況下要使待機(jī)功耗仍然比較大。
實(shí)用新型內(nèi)容本實(shí)用新型所要解決的技術(shù)問題是,提供一種電器待機(jī)控制裝置,能夠極大的降低待機(jī)狀態(tài)下的功耗。
本實(shí)用新型解決所述技術(shù)問題采用的技術(shù)方案是,一種電器待機(jī)控制裝置,包括主機(jī)CPU、主機(jī)電源,還包括主機(jī)電源開關(guān)、待機(jī)CPU、實(shí)時(shí)時(shí)鐘和待機(jī)電源,所述待機(jī)電源為待機(jī)CPU和實(shí)時(shí)時(shí)鐘供電,所述待機(jī)CPU與主機(jī)CPU連接,還與主機(jī)電源開關(guān)連接。
所述主機(jī)CPU通過GPIO管腳與待機(jī)CPU連接。所述實(shí)時(shí)時(shí)鐘帶有時(shí)間寄存器,用于存儲(chǔ)設(shè)定的開機(jī)時(shí)間。所述待機(jī)CPU還與遙控接收電路、本機(jī)電源按鍵和電源指示燈連接。
本實(shí)用新型的有益效果是在待機(jī)的狀態(tài)下,待機(jī)CPU通過關(guān)閉整個(gè)SCALER IC系統(tǒng)部分的電源來(lái)減小待機(jī)狀態(tài)下的功率消耗,相當(dāng)于原來(lái)的系統(tǒng)在待機(jī)狀態(tài)下仍然處于未上電的狀態(tài)。因此此時(shí)只有待機(jī)CPU、實(shí)時(shí)時(shí)鐘在工作,而這兩者的功耗是很低的。這樣就能很容易的實(shí)現(xiàn)低功耗的要求。
圖1是本實(shí)用新型的結(jié)構(gòu)框圖。
具體實(shí)施方式
參見圖1。本實(shí)用新型的電器待機(jī)控制裝置,包括主機(jī)CPU、主機(jī)電源,還包括主機(jī)電源開關(guān)、待機(jī)CPU、實(shí)時(shí)時(shí)鐘和待機(jī)電源,所述待機(jī)電源為待機(jī)CPU和實(shí)時(shí)時(shí)鐘供電,所述待機(jī)CPU與主機(jī)CPU連接,還與主機(jī)電源開關(guān)連接。
所述主機(jī)CPU通過GPIO管腳與待機(jī)CPU連接。所述實(shí)時(shí)時(shí)鐘帶有時(shí)間寄存器,包括用于存儲(chǔ)系統(tǒng)時(shí)間的當(dāng)前時(shí)間寄存器與設(shè)定的開機(jī)時(shí)間的定時(shí)功能寄存器。所述待機(jī)CPU還與遙控接收電路、本機(jī)電源按鍵和電源指示燈連接。作為框圖的組成單元,單元內(nèi)的具體電路結(jié)構(gòu)皆為成熟的現(xiàn)有技術(shù),故本文不再贅述。
具體的說(shuō),以電視機(jī)為例,本實(shí)用新型由三個(gè)部分組成電視系統(tǒng)部分、待機(jī)CPU部分、實(shí)時(shí)時(shí)鐘部分。電視系統(tǒng)部分包括SCALERIC(主機(jī)CPU)、視頻解碼、ADC、遙控及按鍵等一套完善的電視系統(tǒng)。而電源可以看作兩個(gè)部分即待機(jī)電源和電視系統(tǒng)的電源(主機(jī)電源),后者是由待機(jī)CPU通過GPIO管腳用軟件來(lái)控制。
在用戶插上電源插座后,待機(jī)電源開始工作,提供待機(jī)CPU需要的正常工作電源。此時(shí)待機(jī)CPU檢測(cè)遙控接收電路或者本機(jī)電源鍵,檢測(cè)是否有遙控信號(hào)或者本機(jī)電源開機(jī)動(dòng)作,如果有,則通過軟件控制的GPIO管腳來(lái)將系統(tǒng)部分的電源打開,這樣系統(tǒng)就處于正常啟動(dòng)的狀態(tài)。
在電視系統(tǒng)啟動(dòng)后,主機(jī)CPU通過將一個(gè)GPIO置為高低電平來(lái)通知待機(jī)CPU系統(tǒng)當(dāng)前處于待機(jī)還是開機(jī)狀態(tài)。此時(shí)如果主CPU檢測(cè)到用戶有關(guān)機(jī)操作時(shí)(比如用戶按下POWER鍵或者有定時(shí)關(guān)機(jī),睡眠關(guān)機(jī),無(wú)信號(hào)關(guān)機(jī)等)就通過一個(gè)和待機(jī)CPU相連的GPIO管腳來(lái)通知它進(jìn)行關(guān)機(jī)操作。當(dāng)待機(jī)CPU接收到該命令后首先會(huì)檢測(cè)系統(tǒng)當(dāng)前是否處于開機(jī)狀態(tài),如果是則關(guān)斷原系統(tǒng)的電源,同時(shí)將電源指示燈LED置為待機(jī)下的顏色來(lái)模擬待機(jī)狀態(tài)。
如果用戶有定時(shí)開機(jī)的操作,可以在用戶進(jìn)行調(diào)節(jié)定時(shí)開機(jī)的時(shí)間時(shí),將該時(shí)間通過I2C總線寫入到實(shí)時(shí)時(shí)鐘的定時(shí)功能寄存器中,同時(shí)將用戶設(shè)置的系統(tǒng)時(shí)間寫入到實(shí)時(shí)時(shí)鐘的當(dāng)前時(shí)間寄存器中,在進(jìn)行關(guān)機(jī)操作時(shí),再將實(shí)時(shí)時(shí)鐘的定時(shí)中斷使能開關(guān)打開,這樣當(dāng)在待機(jī)狀態(tài)下的時(shí)候,如果定時(shí)的時(shí)間到后,并且使能開關(guān)打開狀態(tài)下,實(shí)時(shí)時(shí)鐘將通過和待機(jī)CPU相連的GPIO通知待機(jī)CPU執(zhí)行開機(jī)的動(dòng)作。當(dāng)待機(jī)CPU接收到定時(shí)開機(jī)的中斷后,檢測(cè)系統(tǒng)是否處于待機(jī)的狀態(tài),如果是則打開主機(jī)電源,引導(dǎo)主機(jī)開機(jī)。開機(jī)后主機(jī)CPU讀取實(shí)時(shí)時(shí)鐘中保存的當(dāng)前時(shí)間以及定時(shí)時(shí)間的信息,首先檢測(cè)這些信息是否有效,如果是無(wú)效的說(shuō)明系統(tǒng)并沒有進(jìn)行正常的關(guān)機(jī)操作,從而將所有的時(shí)間復(fù)位,相當(dāng)于用戶進(jìn)行的是斷電操作。如果有效,則將保存在NVRAM中的時(shí)間信息(該信息在關(guān)機(jī)操作前保存,記錄關(guān)機(jī)時(shí)的當(dāng)前時(shí)間,定時(shí)時(shí)間、睡眠時(shí)間、定時(shí)模式等)進(jìn)行驗(yàn)證,如果檢測(cè)到實(shí)時(shí)時(shí)鐘中的定時(shí)時(shí)間和保存的定時(shí)時(shí)間一致,說(shuō)明本次開機(jī)是從定時(shí)開機(jī)觸發(fā),則啟動(dòng)后還將進(jìn)行頻道轉(zhuǎn)換等操作。同時(shí)將實(shí)時(shí)時(shí)鐘的當(dāng)前時(shí)間和保存的當(dāng)前時(shí)間進(jìn)行差值比較來(lái)計(jì)算其他的如睡眠時(shí)間,定時(shí)關(guān)機(jī)時(shí)間等信息,從而保證用戶設(shè)置的完整性,實(shí)現(xiàn)真正的在主CPU完全斷電情況下模擬待機(jī)的功能。
權(quán)利要求1.電器待機(jī)控制裝置,包括主機(jī)CPU、主機(jī)電源,其特征在于,還包括主機(jī)電源開關(guān)、待機(jī)CPU、實(shí)時(shí)時(shí)鐘和待機(jī)電源,所述待機(jī)電源為待機(jī)CPU和實(shí)時(shí)時(shí)鐘供電,所述待機(jī)CPU與主機(jī)CPU連接,還與主機(jī)電源開關(guān)連接。
2.如權(quán)利要求1所述的電器待機(jī)控制裝置,其特征在于,所述主機(jī)CPU通過GPIO管腳與待機(jī)CPU連接。
3.如權(quán)利要求1所述的電器待機(jī)控制裝置,其特征在于,所述實(shí)時(shí)時(shí)鐘帶有時(shí)間寄存器,用于存儲(chǔ)系統(tǒng)時(shí)間與設(shè)定的開機(jī)時(shí)間。
4.如權(quán)利要求1所述的電器待機(jī)控制裝置,其特征在于,所述待機(jī)CPU還與遙控接收電路連接。
5.如權(quán)利要求1所述的電器待機(jī)控制裝置,其特征在于,所述待機(jī)CPU還與本機(jī)電源按鍵連接。
6.如以上任一權(quán)利要求所述的電器待機(jī)控制裝置,其特征在于,所述待機(jī)CPU還與電源指示燈連接。
專利摘要電器待機(jī)控制裝置,涉及電子技術(shù),特別涉及家用電器的待機(jī)狀態(tài)的控制裝置。本實(shí)用新型包括主機(jī)CPU、主機(jī)電源,其特征在于,還包括主機(jī)電源開關(guān)、待機(jī)CPU、實(shí)時(shí)時(shí)鐘和待機(jī)電源,所述待機(jī)電源為待機(jī)CPU和實(shí)時(shí)時(shí)鐘供電,所述待機(jī)CPU與主機(jī)CPU連接,還與主機(jī)電源開關(guān)連接。本實(shí)用新型的有益效果是在待機(jī)的狀態(tài)下,待機(jī)CPU通過關(guān)閉整個(gè)SCALER IC系統(tǒng)部分的電源來(lái)減小待機(jī)狀態(tài)下的功率消耗,相當(dāng)于原來(lái)的系統(tǒng)在待機(jī)狀態(tài)下仍然處于未上電的狀態(tài)。因此此時(shí)只有待機(jī)CPU、實(shí)時(shí)時(shí)鐘在工作,而這兩者的功耗是很低的。這樣就能很容易的實(shí)現(xiàn)低功耗的要求。
文檔編號(hào)G06F15/16GK2881771SQ20052003583
公開日2007年3月21日 申請(qǐng)日期2005年10月24日 優(yōu)先權(quán)日2005年10月24日
發(fā)明者高宏偉, 楊金煒, 陳玉峰 申請(qǐng)人:四川長(zhǎng)虹電器股份有限公司