專利名稱:數(shù)據(jù)儲(chǔ)存裝置的外接裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種用于外接數(shù)據(jù)儲(chǔ)存裝置的外接裝置,特別涉及一種具有一狀態(tài)指示燈并采用串行ATA(Serial Advanced Technology Attachment;SATA)接口規(guī)格的外接裝置。
背景技術(shù):
隨著計(jì)算機(jī)工作時(shí)鐘不斷提升,數(shù)據(jù)儲(chǔ)存裝置的規(guī)格也不斷翻新。傳統(tǒng)的平行ATA(Parallel ATA)儲(chǔ)存裝置,因?yàn)槠鋫鬏斔俣纫褵o(wú)法再突破,而有了串行ATA(Serial-ATA;SATA)的出現(xiàn)。串行ATA藉由高時(shí)鐘來(lái)達(dá)到更高的帶寬速度,而將傳輸速度大幅提升。串行ATA儲(chǔ)存裝置打破了儲(chǔ)存裝置傳輸?shù)钠款i,串行ATA規(guī)格制定初期的帶寬速度為1.5Gb/s,而其規(guī)格目前可達(dá)到的最高帶寬則為4X模式下的6Gb/s。由此可知,串行ATA規(guī)格的帶寬速度遠(yuǎn)高于傳統(tǒng)平行ATA的帶寬速度。
如同傳統(tǒng)的平行ATA儲(chǔ)存裝置一般,串行ATA儲(chǔ)存裝置也有外接裝置的需求,以方便使用者安裝及替換串行ATA儲(chǔ)存裝置。但是因?yàn)槟壳暗拇蠥TA的傳輸規(guī)格中,其并沒(méi)有任一接腳是用來(lái)傳遞讀寫狀態(tài)(Read/Write state)的信號(hào),所以在已知采用串行ATA傳輸接口的外接裝置中,也就沒(méi)有顯示儲(chǔ)存裝置讀寫狀態(tài)的燈號(hào)。如此一來(lái),因已知的串行ATA接口的外接裝置缺少顯示儲(chǔ)存裝置讀寫狀態(tài)的指示燈,使用者在使用過(guò)程中會(huì)無(wú)法得知儲(chǔ)存裝置目前的狀態(tài),而造成了使用者使用時(shí)的不便。
發(fā)明內(nèi)容
因此本發(fā)明的主要目的在于提供一種具有狀態(tài)指示燈的串行ATA儲(chǔ)存裝置的外接裝置,使用者可依據(jù)該狀態(tài)指示燈的燈號(hào)來(lái)判斷該串行ATA儲(chǔ)存裝置的運(yùn)轉(zhuǎn)情形,以解決上述串行ATA儲(chǔ)存裝置之外接裝置無(wú)法顯示讀寫狀態(tài)的問(wèn)題。
根據(jù)本發(fā)明,揭露了一種串行ATA(Serial Advanced TechnologyAttachment;SATA)規(guī)格的外接裝置,用來(lái)外接一數(shù)據(jù)儲(chǔ)存裝置。該數(shù)據(jù)儲(chǔ)存裝置包含有一數(shù)據(jù)傳輸接口用來(lái)傳遞一數(shù)據(jù)信號(hào),以及一數(shù)據(jù)儲(chǔ)存媒介用來(lái)儲(chǔ)存數(shù)據(jù)。該外接裝置包含有一串行ATA連接端口、一電源連接端口、一處理電路、一電源指示燈以及一狀態(tài)指示燈。該串行ATA連接端口連接該數(shù)據(jù)傳輸接口與一電子裝置,用來(lái)傳送該數(shù)據(jù)信號(hào)。該電源連接端口電連接該數(shù)據(jù)儲(chǔ)存裝置與一電源,用來(lái)接收該電源的電力供應(yīng),以供應(yīng)該數(shù)據(jù)儲(chǔ)存裝置所需的電力。該處理電路用來(lái)依據(jù)該數(shù)據(jù)信號(hào)來(lái)產(chǎn)生一狀態(tài)信號(hào)。該電源指示燈用來(lái)顯示該數(shù)據(jù)儲(chǔ)存裝置的電源供應(yīng)狀態(tài)。該狀態(tài)指示燈用來(lái)依據(jù)該狀態(tài)信號(hào)來(lái)顯示該數(shù)據(jù)儲(chǔ)存裝置的讀寫狀態(tài)。
本發(fā)明外接裝置的其中一項(xiàng)特點(diǎn)是該外接裝置的處理電路并聯(lián)于該串行ATA連接端口,用以依據(jù)該串行ATA連接端口所傳送的數(shù)據(jù)信號(hào),來(lái)產(chǎn)生讀寫信號(hào)以控制該狀態(tài)指示燈。
本發(fā)明外接裝置的另一項(xiàng)特點(diǎn)是該信號(hào)指示燈的裝設(shè)位置具多種的選擇性,例如可將該信號(hào)指示燈裝設(shè)在該外接裝置的殼體上、一信號(hào)連接在線或是該串行ATA連接端口的附近。
圖1為本發(fā)明第一實(shí)施例外接裝置連接至一電子裝置的示意圖。
圖2為圖1外接裝置的一串行ATA接頭的示意圖。
圖3為圖1外接裝置的功能方塊圖。
圖4為高頻數(shù)據(jù)信號(hào)與其經(jīng)圖3的處理電路處理后的讀寫狀態(tài)信號(hào)的時(shí)序圖。
圖5為本發(fā)明第二實(shí)施例外接裝置的功能方塊圖。
圖6為本發(fā)明第三實(shí)施例外接裝置的功能方塊圖。
附圖符號(hào)說(shuō)明10、70、80外接裝置11 串行ATA接頭12殼體14 串行ATA連接端口16電源連接端口18 電源指示燈20讀寫狀態(tài)指示燈 22 電路板24處理電路26 內(nèi)部信號(hào)連接線28內(nèi)部電源連接線 30 硬盤機(jī)
32數(shù)據(jù)傳輸接口 34 電源輸入端口36數(shù)據(jù)儲(chǔ)存媒介 38 馬達(dá)40信號(hào)連接線50 電源連接線60電子裝置具體實(shí)施方式
請(qǐng)參考圖1及圖2,圖1為本發(fā)明第一實(shí)施例外接裝置10連接至一電子裝置60的示意圖,圖2為圖1外接裝置10的一串行ATA接頭11的示意圖。外接裝置10包含有一串行ATA接頭11,串行ATA接頭11是連接于一信號(hào)連接線40和一電源連接線50,而外接裝置10則是藉由串行ATA接頭11、信號(hào)連接線40以及電源連接線50來(lái)與一電子裝置(例如個(gè)人計(jì)算機(jī))60相連,并傳送數(shù)據(jù)信號(hào)與電力至電子裝置60。串行ATA接頭11包含有一串行ATA連接端口14、一電源連接端口16,串行ATA連接端口14與信號(hào)連接線40連接,用以依據(jù)串行ATA的規(guī)格來(lái)傳遞數(shù)據(jù),而電源連接端口16與電源連接線50連接。電源連接線50所傳送的電力可以由電子裝置60或由一外部電源提供,以提供電力于外接裝置10及電子裝置60使用。此外,信號(hào)連接線40與電源連接線50可以是二條獨(dú)立的電纜或是結(jié)合成單一條電纜。
請(qǐng)參考圖3,圖3為圖1外接裝置10的功能方塊圖。在本實(shí)施例中,外接裝置10是用來(lái)裝設(shè)及外接一儲(chǔ)存裝置30,以存取儲(chǔ)存裝置30所儲(chǔ)存的數(shù)據(jù)。在本實(shí)施例中,儲(chǔ)存裝置30為一臺(tái)串行ATA硬盤機(jī),但須說(shuō)明的,本發(fā)明的外接裝置10所裝設(shè)的儲(chǔ)存裝置30并不以硬盤機(jī)為限。外接裝置10包含有一殼體12、一電路板22、一內(nèi)部信號(hào)連接線26以及一內(nèi)部電源連接線28。硬盤機(jī)30容置在殼體12之內(nèi),而在殼體12的表面則裝設(shè)有串行ATA連接端口14、電源連接端口16、一電源指示燈18以及一讀寫狀態(tài)指示燈20。硬盤機(jī)30包含有一數(shù)據(jù)傳輸接口32、一電源輸入端口34、一數(shù)據(jù)儲(chǔ)存媒介36以及一馬達(dá)38,其中數(shù)據(jù)傳輸接 32為一種符合串行ATA規(guī)格的接口而可與串行ATA連接端口14直接做數(shù)據(jù)的傳輸,而數(shù)據(jù)儲(chǔ)存媒介36是用來(lái)記錄數(shù)據(jù),馬達(dá)38則用來(lái)驅(qū)使數(shù)據(jù)儲(chǔ)存媒介36轉(zhuǎn)動(dòng)。電子裝置60經(jīng)由信號(hào)連接線40與串行ATA連接端口14相連,而串行ATA連接端口14則經(jīng)由一內(nèi)部信號(hào)連接線26連接至硬盤機(jī)30的數(shù)據(jù)傳輸接口32,如此一來(lái),數(shù)據(jù)信號(hào)可在電子裝置60與硬盤機(jī)30之間相互傳遞。此外,來(lái)自電子裝置60或外部電源的電力,經(jīng)由電源連接線50連接至電源連接端口16,而電源連接端口16則經(jīng)由內(nèi)部電源連接線28連接至硬盤機(jī)30的電源輸入端口34,以將電力供應(yīng)給硬盤機(jī)30使用。
請(qǐng)?jiān)賲⒖紙D3,外接裝置10另包含有一處理電路24,用來(lái)依據(jù)串行ATA連接端口14所傳遞的數(shù)據(jù)信號(hào)來(lái)產(chǎn)生一讀寫狀態(tài)信號(hào)St。在本實(shí)施例中,處理電路24為一積分電路,并設(shè)置于電路板22上,用來(lái)將數(shù)據(jù)信號(hào)進(jìn)行積分處理,以得到一個(gè)讀寫狀態(tài)信號(hào)St。當(dāng)然,處理電路24亦可以是其它種電路,例如處理電路24可以是一中央處理器(CPU)、一狀態(tài)機(jī)(statemachine),或是一脈寬調(diào)制(pulse-width modulation,PWM)電路,只需其可依據(jù)數(shù)據(jù)信號(hào)來(lái)產(chǎn)生一可以反應(yīng)當(dāng)時(shí)儲(chǔ)存裝置30的讀寫狀態(tài)的信號(hào)即可。此外,處理電路24是采用高阻抗并聯(lián)方式電連接至串行ATA連接端口14以及電源連接端口16,故處理電路24不但可以擷取正確的數(shù)據(jù)信號(hào)以進(jìn)行處理,而且因?yàn)樘幚黼娐?4具高阻抗,故其所造成的電壓衰減會(huì)很小。請(qǐng)參考圖4,圖4為高頻數(shù)據(jù)信號(hào)與其經(jīng)圖3的處理電路24積分處理后的讀寫狀態(tài)信號(hào)St的時(shí)序圖。數(shù)據(jù)信號(hào)因?yàn)槠漕l率太高,無(wú)法被用來(lái)顯示外接裝置10的讀寫狀態(tài),但是經(jīng)過(guò)處理電路24處理之后,則成為一個(gè)低頻的信號(hào),可以用來(lái)驅(qū)動(dòng)顯示燈號(hào)(例如發(fā)光二極管),以顯示外接裝置10的讀寫狀態(tài)。請(qǐng)?jiān)賲⒖紙D3,讀寫狀態(tài)信號(hào)St由處理電路24被傳送至讀寫狀態(tài)指示燈20,讀寫狀態(tài)指示燈20會(huì)依據(jù)讀寫狀態(tài)信號(hào)St的邏輯電壓改變其明滅狀態(tài),以顯示外接裝置10的讀寫狀態(tài)。另外,電源指示燈18是用來(lái)顯示硬盤機(jī)30的電力供應(yīng)狀況,當(dāng)電力經(jīng)由電源連接端口16被送至硬盤機(jī)30時(shí),電力亦會(huì)經(jīng)由電路板22傳送至電源指示燈18,此時(shí)電源指示燈18會(huì)亮起以顯示電源供應(yīng)狀況。
請(qǐng)參考圖5,圖5為本發(fā)明第二實(shí)施例外接裝置70的功能方塊圖。在本實(shí)施例中,外接裝置70同樣包含有一殼體12、一處理電路24、一內(nèi)部信號(hào)連接線26以及一內(nèi)部電源連接線28,而在殼體12的表面亦裝設(shè)有一串行ATA連接端口14、一電源連接端口16、一電源指示燈18以及一讀寫狀態(tài)指示燈20。本實(shí)施例中的硬盤機(jī)30與電子裝置60之間的數(shù)據(jù)傳送方式及傳送路徑與第一實(shí)施例相同,故于此不再多加贅述。但需特別注意的是,本實(shí)施例與第一實(shí)施例的不同處在于,本實(shí)施例中的讀寫狀態(tài)指示燈20是緊鄰串行ATA連接端口14裝設(shè),可讓使用者在插拔外接裝置10時(shí)可以同時(shí)看到讀寫狀態(tài)指示燈20,避免在數(shù)據(jù)傳輸時(shí)將外接裝置10拔除,而造成硬盤機(jī)30和電子裝置60中的數(shù)據(jù)損壞。
請(qǐng)參考圖6,圖6為本發(fā)明第三實(shí)施例外接裝置80的功能方塊圖。本實(shí)施例與前兩個(gè)實(shí)施例不同的地方在于其處理電路24與讀寫狀態(tài)指示燈20的設(shè)置位置。在本實(shí)施例中,處理電路24與讀寫狀態(tài)指示燈20是設(shè)置于信號(hào)連接線40上,而處理電路24與信號(hào)連接線40亦采用高阻抗并聯(lián)方式連接。如圖6中所示,處理電路24并聯(lián)至信號(hào)連接線40,并由信號(hào)連接線40中擷取數(shù)據(jù)信號(hào)來(lái)進(jìn)行處理,以產(chǎn)生讀寫狀態(tài)信號(hào)St。讀寫狀態(tài)信號(hào)St由積分電路24被傳送至讀寫狀態(tài)指示燈20,讀寫狀態(tài)指示燈20會(huì)依據(jù)讀寫狀態(tài)信號(hào)St的邏輯電壓改變其明滅狀態(tài),以顯示外接裝置80的讀寫狀態(tài)。在本實(shí)施例中,雖然處理電路24與讀寫狀態(tài)指示燈20是位于殼體12之外,但是因?yàn)樗性陔娮友b置60與外接裝置80之間傳遞的數(shù)據(jù)信號(hào),皆會(huì)透過(guò)信號(hào)連接線40,所以裝設(shè)于信號(hào)連接線40上的積分電路24與讀寫狀態(tài)指示燈20皆如前兩實(shí)施例一樣地正常運(yùn)作。
另外需說(shuō)明的是,本發(fā)明外接裝置所連接的儲(chǔ)存裝置其所采用的數(shù)據(jù)傳輸接口并不一定必須是串行ATA接口,例如儲(chǔ)存裝置的接口可以是一平行ATA接口,此時(shí)本發(fā)明之外接裝置即會(huì)包含有一用來(lái)將串行ATA信號(hào)轉(zhuǎn)換成平行ATA信號(hào)的轉(zhuǎn)換電路。同理,當(dāng)儲(chǔ)存裝置的接口為其它非串行ATA接口時(shí),本發(fā)明之外接裝置即會(huì)包含有一用來(lái)串行ATA信號(hào)轉(zhuǎn)換至適用于其它接口信號(hào)規(guī)格的轉(zhuǎn)換電路,以使外接裝置能兼容于所外接的儲(chǔ)存裝置。
相較于已知使用串行ATA接口的外接裝置,本發(fā)明之外接裝置具有可顯示外接裝置讀寫狀態(tài)的讀寫狀態(tài)指示燈,可讓使用者確認(rèn)外接裝置當(dāng)時(shí)的工作狀態(tài),避免因誤動(dòng)作而損壞外接裝置和個(gè)人計(jì)算機(jī)等設(shè)備。
以上所述僅為本發(fā)明的較佳實(shí)施例,凡依本發(fā)明申請(qǐng)專利范圍所做的均等變化與修飾,皆應(yīng)屬本發(fā)明專利的涵蓋范圍。
權(quán)利要求
1.一種串行ATA規(guī)格的外接裝置,用來(lái)外接一數(shù)據(jù)儲(chǔ)存裝置,該數(shù)據(jù)儲(chǔ)存裝置包含有一數(shù)據(jù)傳輸接口,用來(lái)傳遞一數(shù)據(jù)信號(hào);以及一數(shù)據(jù)儲(chǔ)存媒介,用來(lái)儲(chǔ)存數(shù)據(jù);該外接裝置包含有一串行ATA連接端口,電連接該數(shù)據(jù)傳輸接口與一電子裝置,用來(lái)依據(jù)串行ATA規(guī)格來(lái)傳送該數(shù)據(jù)信號(hào);一電源連接端口,電連接該數(shù)據(jù)儲(chǔ)存裝置與一電源,用來(lái)接收該電源的電力供應(yīng),以供應(yīng)該數(shù)據(jù)儲(chǔ)存裝置所需的電力;一處理電路,用來(lái)依據(jù)該數(shù)據(jù)信號(hào)來(lái)產(chǎn)生一狀態(tài)信號(hào);一電源指示燈,用來(lái)顯示該數(shù)據(jù)儲(chǔ)存裝置的電源供應(yīng)狀態(tài);以及一狀態(tài)指示燈,用來(lái)依據(jù)該狀態(tài)信號(hào)來(lái)顯示該數(shù)據(jù)儲(chǔ)存裝置的讀寫狀態(tài)。
2.如權(quán)利要求1所述的外接裝置,其中,該處理電路為一積分電路,用來(lái)積分該數(shù)據(jù)信號(hào),以產(chǎn)生該狀態(tài)信號(hào)。
3.如權(quán)利要求1所述的外接裝置,其中,該處理電路為一中央處理器。
4.如權(quán)利要求1所述的外接裝置,其中,該處理電路為一狀態(tài)機(jī)。
5.如權(quán)利要求1所述的外接裝置,其中,該處理電路為一脈寬調(diào)制電路。
6.如權(quán)利要求1所述的外接裝置,其中,該處理電路是設(shè)置在一電路板上。
7.如權(quán)利要求1所述的外接裝置,其中該處理電路是以高阻抗并聯(lián)方式電連接該串行ATA連接端口。
8.如權(quán)利要求1所述的外接裝置,其中,該狀態(tài)指示燈是鄰接該串行ATA連接端口。
9.如權(quán)利要求1所述的外接裝置,其中,該串行ATA連接端口借由一信號(hào)連接線電連接于該電子裝置,而該處理電路與該狀態(tài)指示燈是設(shè)置于該信號(hào)連接在線。
10.如權(quán)利要求1所述的外接裝置,其中,該電源是包含在該電子裝置內(nèi)。
11.如權(quán)利要求1所述的外接裝置,其中,該電源為一外部電源供應(yīng)器。
全文摘要
一種串行ATA規(guī)格的外接裝置,用來(lái)外接一數(shù)據(jù)儲(chǔ)存裝置。外接裝置包含有一串行ATA連接端口、一電源連接端口、一處理電路、一電源指示燈以及一狀態(tài)指示燈。串行ATA連接端口用來(lái)依據(jù)串行ATA的規(guī)格來(lái)傳送一數(shù)據(jù)信號(hào),電源連接端口電連接一電源,而處理電路用來(lái)依據(jù)數(shù)據(jù)信號(hào)來(lái)產(chǎn)生一狀態(tài)信號(hào)。電源指示燈用來(lái)顯示數(shù)據(jù)儲(chǔ)存裝置的電源供應(yīng)狀態(tài),而狀態(tài)指示燈則用來(lái)依據(jù)狀態(tài)信號(hào)來(lái)顯示數(shù)據(jù)儲(chǔ)存裝置的讀寫狀態(tài)。
文檔編號(hào)G06F11/32GK1696908SQ20041004453
公開(kāi)日2005年11月16日 申請(qǐng)日期2004年5月12日 優(yōu)先權(quán)日2004年5月12日
發(fā)明者王嘉仁 申請(qǐng)人:基準(zhǔn)電子股份有限公司