本發(fā)明是有關(guān)于一種音訊插頭偵測結(jié)構(gòu)及其方法,特別是一種使用時變訊號作為偵測訊號的音訊插頭偵測結(jié)構(gòu)及其方法。
背景技術(shù):
在音訊插頭,例如標(biāo)準(zhǔn)的三極或四極音訊插頭,插入相對應(yīng)的插座時,插座需要有偵測音訊插頭已插入的能力,以調(diào)整音源訊號輸出于適當(dāng)?shù)哪J健Q句話說,音源插座在音訊插頭未插入時,可使音源訊號的輸出維持在低輸出狀態(tài),而在偵測到音訊插頭插入時,才切換至標(biāo)準(zhǔn)的輸出狀態(tài),以降低耗電并節(jié)省成本。
為了達(dá)到偵測音訊插頭插入插座的狀態(tài),插座內(nèi)側(cè)可包含一個彈性導(dǎo)電接點,其連接一電源輸入。在音訊插頭未插入時,彈性導(dǎo)電接點與接地端為開路。在音訊插頭插入時,音訊插頭壓迫彈性導(dǎo)電接點使其接地而有電流流過。藉此電流的有無或相對應(yīng)電壓的改變便能偵測音訊插頭是否插入。然而,此種方式并無法分辨插入的是否確實是音訊插頭,舉例來說,當(dāng)手機(jī)吊飾或保護(hù)用的塑膠插頭插入時,同樣會壓迫彈性導(dǎo)電接點而造成誤判。
因此,目前典型的作法是在偵測音訊插頭的接點上設(shè)置偵測用的電路。請參閱圖1,其是為現(xiàn)行典型的音源插座結(jié)構(gòu)圖。圖中,音訊插頭20包含四個極點,分別為第一極點21、第二極點22、第三極點23及第四極點24,在插入插座10后,分別透過插座10上的第一接點11、第二接點12、第三接點13及第四接點14與音訊晶片30的左聲道輸出端HP_L、右聲道輸出端HP_R、接地端及麥克風(fēng)輸入端MIC_IN連接。在插座10內(nèi)側(cè)相對于第一接點11的位置設(shè)置有偵測接點15,其連接至前述偵測音訊插頭20的音訊晶片30的偵測端JD,其中包含有直流電壓源VDD以及音訊插頭偵測端JD。具體來說,在音訊插頭20未插入插座10前,偵測接點15與第一接點11間為開路,此時音訊插 頭偵測端輸入為相當(dāng)于直流電壓源VDD的高電壓。在音訊插頭20插入插座10后,偵測接點15與第一接點11透過極點21的金屬材質(zhì)形成短路,于是輸入偵測端JD的電壓便會跟著下降,藉此便可判定音訊插頭20已插入插座10。
然而,在前述的兩種偵測音訊插頭的結(jié)構(gòu)與方法中,插座內(nèi)皆須設(shè)置有專門用來偵測音訊插頭是否插入的接點,此會使整體電路占據(jù)較多空間,而使得整體電路或裝置結(jié)構(gòu)設(shè)計的彈性降低。此外,前述的結(jié)構(gòu)或方法皆需要固定的直流電壓源連接至偵測接點,因此會使得整體電路的耗電上升而增加成本。
發(fā)明內(nèi)容
有鑒于上述習(xí)知技藝的問題,本發(fā)明的目的就是在提供一種音訊插頭偵測結(jié)構(gòu)及其方法,使插座不需額外的接點就能偵測音訊插頭是否插入。
根據(jù)本發(fā)明的一目的,提出一種音訊插頭偵測結(jié)構(gòu),適用于對應(yīng)于音訊插頭的插座。音訊插頭偵測結(jié)構(gòu)包含復(fù)數(shù)個接點、時變訊號產(chǎn)生電路及比較電路。復(fù)數(shù)個接點設(shè)置于插座的插座內(nèi)側(cè),于音訊插頭插入插座時與音訊插頭的復(fù)數(shù)個極點一對一或多對一連接,各復(fù)數(shù)個接點分別連接于對應(yīng)于音訊插頭的復(fù)數(shù)個極點的功能電路或晶片接腳或者是接地端,復(fù)數(shù)個接點包含第一接點與第二接點,于音訊插頭插入插座時,第一接點與復(fù)數(shù)個極點的第一極點連接,第二接點與復(fù)數(shù)個極點中相異于第一極點的第二極點連接。時變訊號產(chǎn)生電路連接于第一接點,并輸出時變訊號。比較電路連接于第一接點而接收時變訊號,并將時變訊號與參考訊號做比較。當(dāng)音訊插頭插入插座時,時變訊號產(chǎn)生電路、第一接點、音訊插頭的內(nèi)部阻抗電路以及第二接點形成回路,比較電路則透過偵測時變訊號相對于參考訊號的改變,而輸出判斷音訊插頭插入的判斷訊號。
較佳地,時變訊號可為方波訊號,方波訊號的工作周期為可調(diào)變的。
較佳地,音訊插頭偵測結(jié)構(gòu)可進(jìn)一步包含時控電路。時控電路連接于比較電路的輸出端與時變訊號產(chǎn)生電路,其中時控電路控制工作周期,由時變訊號產(chǎn)生電路接收的回饋訊號而產(chǎn)生鎖存訊號,并根據(jù)鎖存訊號于時變訊號為高輸出時擷取比較電路輸出的判斷訊號。
較佳地,音訊插頭偵測結(jié)構(gòu)可進(jìn)一步包含第一開關(guān)與第二開關(guān)。第一開關(guān)包含第一端、第二端與第一控制端,第一端與第二端分別連接于第一 接點與時變訊號產(chǎn)生電路及比較電路之間,第一控制端連接于比較電路。第二開關(guān)包含一第三端、一第四端與一第二控制端,第三端與第四端分別連接于對應(yīng)第一極點的功能電路、晶片接腳或接地端與第一接點之間,第二控制端連接于比較電路。當(dāng)判斷訊號輸出經(jīng)過預(yù)定時間后,比較電路輸出切換訊號,第一開關(guān)根據(jù)切換訊號在第一端與第二端之間開路,第二開關(guān)根據(jù)切換訊號在第三端與第四端之間閉合。
較佳地,第一接點相對于其他該復(fù)數(shù)個接點,可設(shè)置于插座內(nèi)側(cè)的最內(nèi)側(cè)。
較佳地,第二接點可連接于接地端。
根據(jù)本發(fā)明的另一目的,提出一種音訊插頭偵測方法,適用于對應(yīng)于音訊插頭的插座。音訊插頭偵測方法包含:提供復(fù)數(shù)個接點于插座的插座內(nèi)側(cè),復(fù)數(shù)個接點于音訊插頭插入插座時與音訊插頭的復(fù)數(shù)個極點一對一或多對一連接,各復(fù)數(shù)個接點分別連接于對應(yīng)于音訊插頭的復(fù)數(shù)個極點的功能電路或晶片接腳或者是接地端,復(fù)數(shù)個接點包含第一接點與第二接點,于音訊插頭插入插座時,第一接點與復(fù)數(shù)個極點的第一極點連接,第二接點與復(fù)數(shù)個極點中相異于第一極點的第二極點連接;連接輸出時變訊號的時變訊號產(chǎn)生電路于第一接點;連接比較電路于第一接點與時變訊號產(chǎn)生電路而接收該時變訊號;藉由比較電路比較時變訊號與參考訊號;以及當(dāng)音訊插頭插入插座時,于時變訊號產(chǎn)生電路、第一接點、音訊插頭的內(nèi)部阻抗電路以及第二接點形成回路,并藉由比較電路比較時變訊號相對于參考訊號的改變,輸出判斷音訊插頭插入的判斷訊號。
較佳地,時變訊號可為方波訊號,方波訊號的工作周期為可調(diào)變的。
較佳地,音訊插頭偵測方法可進(jìn)一步包含:連接時控電路于比較電路的輸出端與時變訊號產(chǎn)生電路,其中時控電路控制工作周期,由時變訊號產(chǎn)生電路接收的回饋訊號而產(chǎn)生鎖存訊號,并根據(jù)鎖存訊號于時變訊號為高輸出時擷取比較電路輸出的判斷訊號。
較佳地,音訊插頭偵測方法可進(jìn)一步包含:分別連接第一開關(guān)的第一端與第二端于第一接點與時變訊號產(chǎn)生電路及比較電路之間;連接第一開關(guān)的第一控制端于比較電路;分別連接第二開關(guān)的第三端與第四端于對應(yīng) 第一極點的功能電路、晶片接腳或接地端與第一接點之間;連接第二開關(guān)的一第二控制端于該比較電路;以及當(dāng)判斷訊號輸出經(jīng)過預(yù)定時間后,藉由比較電路輸出切換訊號,第一開關(guān)根據(jù)切換訊號在第一端與第二端之間開路,第二開關(guān)根據(jù)切換訊號在第三端與第四端之間閉合。
較佳地,第一接點相對于其他復(fù)數(shù)個接點可設(shè)置于插座內(nèi)側(cè)的最內(nèi)側(cè)。
較佳地,第二接點可連接于接地端。
承上所述,依本發(fā)明的音訊插頭偵測結(jié)構(gòu),其可具有一或多個下述優(yōu)點:
(1)此音訊插頭偵測結(jié)構(gòu)可藉由利用時變訊號當(dāng)作偵測音訊插頭是否插入的訊號,藉此可使用音訊插頭內(nèi)部阻抗電路形成回路而不需額外專門用于偵測音訊插頭的接點。
(2)此音訊插頭偵測結(jié)構(gòu)可藉由使用可調(diào)變工作周期的方波訊號當(dāng)作偵測音訊插頭是否插入的訊號,藉此可最佳化偵測訊號的準(zhǔn)確度并降低電路的耗能。
(3)此音訊插頭偵測結(jié)構(gòu)可藉由被比較電路輸出的切換訊號控制的開關(guān)分隔用于偵測音訊插頭的電路及對應(yīng)于音訊插頭的功能電路(如左聲道輸出端、右聲道輸出端或麥克風(fēng)端等),藉此可避免兩種電路的訊號互相干擾。
附圖說明
圖1是為習(xí)知典型的音源插座結(jié)構(gòu)圖;
圖2是為本發(fā)明的第一實施例的音訊插頭偵測結(jié)構(gòu)示意圖;
圖3是為音訊插頭內(nèi)部阻抗電路的等效電路示意圖;
圖4是為本發(fā)明的第一比較實施例的音訊插頭偵測結(jié)構(gòu)示意圖;
圖5是為本發(fā)明的第二實施例的音訊插頭偵測結(jié)構(gòu)示意圖;
圖6是為本發(fā)明的第二實施例的音訊插頭偵測結(jié)構(gòu)各點訊號波形圖;
圖7是為本發(fā)明的第三實施例的音訊插頭偵測結(jié)構(gòu)示意圖;
圖8是為本發(fā)明的第四實施例的音訊插頭偵測方法的流程圖。
符號說明:
10:插座
11:第一接點
12:第二接點
13:第三接點
14:第四接點
15:偵測接點
20:音訊插頭
21:第一極點
22:第二極點
23:第三極點
24:第四極點
30:音訊晶片
40:比較電路
50:時變訊號產(chǎn)生電路
50’:訊號產(chǎn)生電路
60:時控電路
70:第一開關(guān)
71:第一端
72:第二端
73:第一控制端
80:第二開關(guān)
81:第三端
82:第四端
83:第二控制端
C1、C2:電容
DL:鎖存訊號
HP_L:左聲道輸出端
HP_R:右聲道輸出端
JD:偵測端
MIC_IN:麥克風(fēng)輸入端
S11、S12、S13、S14:步驟
VDD:直流訊號
VDD_JD:時變訊號
Vin:輸入訊號
Viu、Vou、Vii、Voi:訊號
Vt:參考訊號
Vo:判斷訊號
具體實施方式
為利貴審查員了解本發(fā)明的技術(shù)特徵、內(nèi)容與優(yōu)點及其所能達(dá)成的功效,茲將本發(fā)明配合附圖,并以實施例的表達(dá)形式詳細(xì)說明如下,而其中所使用的圖式,其主旨僅為示意及輔助說明書之用,未必為本發(fā)明實施后的真實比例與精準(zhǔn)配置,故不應(yīng)就所附的圖式的比例與配置關(guān)系局限本發(fā)明于實際實施上的專利范圍,合先敘明。
需注意的是,雖然「第一」、「第二」、「第三」等用語在文中用來描述各種元件,但這些被描述的元件不應(yīng)被此類用語所限制。此類用語僅用于從一個元件區(qū)分另一個元件。因此,以下所討論的「第一」元件皆能被寫作「第二」元件,而不偏離本發(fā)明之教示。
請參閱圖2,其是為本發(fā)明的第一實施例的音訊插頭偵測結(jié)構(gòu)示意圖。圖中,本發(fā)明的音訊插頭偵測結(jié)構(gòu)適用于對應(yīng)于音訊插頭20的插座10。本發(fā)明的音訊插頭偵測結(jié)構(gòu)包含復(fù)數(shù)個接點,分別為第一接點11、第二接點12、第三接點13及第四接點14、時變訊號產(chǎn)生電路50及比較電路40。復(fù)數(shù)個接點的第一接點11、第二接點12、第三接點13及第四接點14設(shè)置于插座10的插座內(nèi)側(cè),于音訊插頭20插入插座10時與音訊插頭20的復(fù)數(shù)個極點的第一極點21、第二極點22、第三極點23及第四極點24一對一或多對一連接,第一接點11、第二接點12、第三接點13及第四接點14分別連接于對應(yīng)于音訊插頭20的第一極點21、第二極點22、第三極點23及第四極點24的功能電路或晶片接腳或者是接地端,于音訊插頭20插入插座10時,第一接點11與第一 極點21連接,第三接點13與相異于第一極點21的第三極點23連接(此處第三接點13乃是對應(yīng)
技術(shù)實現(xiàn)要素:
部分中所描述的第二接點,第三極點23乃是對應(yīng)【發(fā)明內(nèi)容】部分中所描述的第二極點,合先敘明)。時變訊號產(chǎn)生電路50連接于第一接點11,并輸出時變訊號VDD_JD。比較電路40連接于第一接點11而接收時變訊號VDD_JD,并將時變訊號VDD_JD與參考訊號Vt做比較。當(dāng)音訊插頭20插入插座10時,時變訊號產(chǎn)生電路50、第一接點11、音訊插頭20的內(nèi)部阻抗電路以及第三接點13形成回路,比較電路40則透過偵測時變訊號VDD_JD相對于參考訊號Vt的改變,而輸出判斷音訊插頭20插入的判斷訊號Vo。
具體來說,本發(fā)明是將偵測音訊插頭20的接點(如圖1的偵測接點15)的功能合并至其他接點上,以簡化整體電路結(jié)構(gòu)。音訊插頭可為三極音訊插頭或四極音訊插頭,在圖2的實施例中的音訊插頭20為四極音訊插頭。若所插入的音訊插頭為三極音訊插頭,則插座10的接點13及14可能會對應(yīng)至音訊插頭的同一極點,此即為上述的插座接點與音訊插頭極點多對一連接。在圖2的實施例中,音訊插頭20的第一極點21、第二極點22、第三極點23及第四極點24在音訊插頭20正常插入時與插座10的第一接點11、第二接點12、第三接點13及第四接點14一對一連接。插座的第一接點11、第二接點12、第三接點13及第四接點14分別連接于對應(yīng)于音訊插頭20的第一極點21、第二極點22、第三極點23及第四極點24的功能電路或晶片接腳或者是接地端,舉例來說,音訊插頭20的第一極點21對應(yīng)于左聲道訊號,故插座10的第一接點11會與音訊晶片30的左聲道輸出端HP_L或與類似功能的電路連接。音訊插頭20的第二極點22對應(yīng)于右聲道訊號,故插座10的第二接點12會與音訊晶片30的右聲道輸出端HP_R或與類似功能的電路連接。同理,音訊插頭20的第三極點23及第四極點24可分別對應(yīng)于接地端及麥克風(fēng)訊號,故插座10的第三接點13及第四接點14會與相對應(yīng)的功能電路、晶片接腳或者是接地端連接。在此實施例中,插座10的第三接點13及第四接點14與電路其他部份的連接方式可與圖1的結(jié)構(gòu)類似,為使本發(fā)明之技術(shù)特征更加明顯,故未繪示于圖2中。
相較于圖1所揭露的結(jié)構(gòu),此實施例將圖1結(jié)構(gòu)中偵測接點15的功能合 并于第一接點11,因此,第一接點11除了原本連接的左聲道輸出端HP_L外,還連接了由時變訊號產(chǎn)生電路50與比較電路40組成的偵測電路。在此實施例中,當(dāng)音訊插頭20插入插座10時,偵測音訊插頭20是否插入的偵測訊號不再由音訊插頭20的同一第一極點21流過,而是會從第一極點21流入,通過第三極點23形成回路。換句話說,時變訊號產(chǎn)生電路50、第一接點11與第三接點13會通過音訊插頭20內(nèi)部的阻抗電路形成回路。請參閱圖3,其是為音訊插頭20內(nèi)部阻抗電路的等效電路示意圖。在此實施例中,偵測訊號會由音訊插頭20的第一極點21流至第三極點23。然而,由圖3中可知,第一極點21至第三極點23的內(nèi)部阻抗電路包含有電容成分(圖中以電容C2表示)。因此,若偵測訊號為直流訊號,因電容對于直流訊號的阻抗為無限大,故音訊插頭20的內(nèi)部阻抗電路對偵測訊號來說是開路。因此,本發(fā)明的音訊插頭偵測結(jié)構(gòu)所使用的偵測訊號為時變訊號產(chǎn)生電路50所產(chǎn)生的時變訊號VDD_JD。對時變訊號VDD_JD來說,電容為有限阻抗,因此音訊插頭20插入及未插入時所見的等效阻抗即有明顯變化。時變訊號產(chǎn)生電路50同時連接于比較電路40,于是,當(dāng)音訊插頭20插入插座10時,由比較電路40的輸入端輸入的輸入訊號Vin(即時變訊號VDD_JD在比較電路40的輸入端的偏壓)也會有明顯改變。比較電路40同時具有參考訊號Vt輸入,因此,比較電路40便能比較輸入訊號Vin對于參考訊號Vt的改變而輸出判定音訊插頭20插入的判斷訊號Vo。時變訊號產(chǎn)生電路50產(chǎn)生的時變訊號VDD_JD可為方波、三角波、弦波等,由于產(chǎn)生此類時變訊號的電路為習(xí)知技術(shù),故不在此贅述。比較電路40可單純?yōu)橐粋€電壓比較器,或是具有類似功能的電路或晶片。在此實施例中,雖然由時變訊號產(chǎn)生電路50及比較電路40組成的偵測電路是連接于第一接點11,但本發(fā)明并不限于此。舉例來說,偵測電路可連接于第二接點12,當(dāng)音訊插頭20插入插座10時,時變訊號產(chǎn)生電路50、第二接點12、音訊插頭20的內(nèi)部阻抗電路及第三接點13形成回路而使時變訊號產(chǎn)生電路50輸出給比較電路40的時變訊號VDD_JD發(fā)生改變。同時,連接于第一接點11與第二接點12的電阻器或其他電路結(jié)構(gòu)的阻抗值可由所要偵測的音訊插頭20的內(nèi)部阻抗電路對于時變訊號VDD_JD的阻抗值決定。
請參閱圖4,其是為本發(fā)明的第一比較實施例的音訊插頭偵測結(jié)構(gòu)示意 圖。圖中的結(jié)構(gòu)類似于本發(fā)明的音訊插頭偵測結(jié)構(gòu),但訊號產(chǎn)生電路50’所輸出的偵測訊號為直流訊號VDD。在音訊插頭20插入插座10前,比較電路40的輸入端(輸入訊號Vin輸入點)與接地端為開路。在音訊插頭20插入插座10后,雖然音訊插頭20的內(nèi)部阻抗電路連接了比較電路40的輸入端與接地端,但由于音訊插頭20的內(nèi)部阻抗電路包含了電容成分(圖中以電容C2表示),所以對直流訊號VDD來說,比較電路40的輸入端與接地端仍為開路。也就是說,比較電路40的輸入端所收到的輸入訊號Vin在音訊插頭20插入前后幾乎沒有差異,因而此第一比較實施例的音訊插頭偵測結(jié)構(gòu)不具偵測音訊插頭20是否插入插座10的功效。
請參閱圖5,其是為本發(fā)明的第二實施例的音訊插頭偵測結(jié)構(gòu)示意圖。圖中,音訊插頭偵測結(jié)構(gòu)所使用的偵測訊號為時變訊號VDD_JD。更精確地說,時變訊號可為方波訊號,方波訊號的工作周期為可調(diào)變的。
具體來說,本發(fā)明的音訊插頭偵測結(jié)構(gòu)較佳地可使用方波作為偵測音訊插頭20是否插入插座10的時變訊號VDD_JD。方波的工作周期是可調(diào)變的,為了達(dá)到此目的,本發(fā)明的音訊插頭偵測結(jié)構(gòu)的時變訊號產(chǎn)生電路50可由外部接收調(diào)變訊號來改變時變訊號產(chǎn)生電路50輸出的時變訊號VDD_JD的工作周期。如此一來,由于整體偵測電路僅會在時變訊號VDD_JD輸出為高時耗能,因此時控電路60可透過調(diào)變訊號來盡量縮短時變訊號VDD_JD的工作周期,但又使時變訊號VDD_JD的工作周期足夠長以準(zhǔn)確偵測音訊插頭20插入插座10的動作,從而達(dá)到整體電路耗能配置的最佳化。在一實施例中,時變訊號產(chǎn)生電路50與調(diào)變訊號的輸入端可整合于同一電路或是晶片中。
請再參閱圖5。圖中,音訊插頭偵測結(jié)構(gòu)可進(jìn)一步包含時控電路60。時控電路60連接于比較電路40的輸出端與時變訊號產(chǎn)生電路50,其中時控電路60控制工作周期,由時變訊號產(chǎn)生電路50接收的回饋訊號而產(chǎn)生鎖存訊號DL,并根據(jù)鎖存訊號DL于時變訊號VDD_JD為高輸出時擷取比較電路40輸出的判斷訊號。
為了進(jìn)一步提供判斷的精準(zhǔn)度,時控電路60可連接于時變訊號產(chǎn)生電路50,其中時控電路60控制輸出為方波的時變訊號VDD_JD之工作周期,而由時變訊號產(chǎn)生電路50接收與時變訊號VDD_JD輸出相關(guān)的回饋訊號,并根據(jù) 回饋訊號產(chǎn)生鎖存訊號DL。之后,根據(jù)所產(chǎn)生的鎖存訊號DL,時控電路60可在相對應(yīng)于時變訊號VDD_JD輸出為高時才由比較電路40的輸出端接取判斷訊號。具體來說,請參閱圖6,其是為本發(fā)明的第二實施例的音訊插頭偵測結(jié)構(gòu)各點訊號波形圖。圖中,時控訊號產(chǎn)生電路50可包含具有預(yù)定工作周期的時變訊號VDD_JD輸出。時控電路60可藉由來自時控訊號產(chǎn)生電路50的回饋來產(chǎn)生鎖存訊號DL,鎖存訊號DL可為工作周期較時變訊號VDD_JD短的方波。時控電路60進(jìn)行擷取的時間點可設(shè)為鎖存訊號DL由低轉(zhuǎn)高的時間點,也就是鎖存訊號DL的方波訊號的前緣,鎖存訊號DL的方波的前緣能對應(yīng)于時變訊號VDD_JD高輸出的時間。圖中,訊號Viu為音訊插頭20未插入插座10時,由比較電路40的輸入端輸入的訊號,訊號Vou為對應(yīng)于訊號Viu的時控電路60擷取比較電路40輸出的判斷訊號后再輸出的訊號。在時控電路60每一個擷取的時間點(由圖6縱向虛線表示),訊號Viu的電壓值皆高于參考訊號Vt,于是訊號Vou在第一次擷取的時間點后皆保持高輸出,由此可知音訊插頭20未插入插座10。相對地,訊號Vii為音訊插頭20插入插座10時,由比較電路40的輸入端輸入的訊號,訊號Voi為對應(yīng)于訊號Vii的時控電路60擷取比較電路40輸出的判斷訊號后再輸出的訊號。在時控電路60每一個擷取的時間點(由圖6縱向虛線表示),訊號Vii的電壓值皆低于參考訊號Vt,于是訊號Voi在第一次擷取的時間點后皆保持低輸出,由此可知音訊插頭20已插入插座10。在一實施例中,時控電路60的輸出端可連接于音訊晶片30的偵測端JD(請參閱圖1),在時控電路60的輸出由高電位轉(zhuǎn)為低電位時,即判定音訊插頭20已插入插座10。
請參閱圖7,其是為本發(fā)明的第三實施例的音訊插頭偵測結(jié)構(gòu)示意圖。圖中,音訊插頭偵測結(jié)構(gòu)可進(jìn)一步包含第一開關(guān)70與第二開關(guān)80。第一開關(guān)70包含第一端71、第二端72與第一控制端73,第一端71與第二端72分別連接于第一接點11與時變訊號產(chǎn)生電路50及比較電路40之間,第一控制端73連接于比較電路40。第二開關(guān)80包含第三端81、第四端82與第二控制端83,第三端81與第四端82分別連接于對應(yīng)第一極點21的功能電路、晶片接腳或接地端與第一接點11之間,第二控制端83連接于比較電路40。當(dāng)判斷訊號Vo輸出經(jīng)過預(yù)定時間后,比較電路40輸出切換訊號,第一開關(guān)70根據(jù)切換 訊號在第一端71與第二端72之間開路,第二開關(guān)80根據(jù)切換訊號在第三端81與第四端82之間閉合。
具體來說,在音訊插頭20插入插座10前,第一開關(guān)70的第一端71與第二端72可保持閉合(短路),第二開關(guān)80的第三端81與第四端82可保持開路。如此一來,對應(yīng)于第一極點21的功能電路,在此實施例中為左聲道輸出端HP_L,不致于與時變訊號產(chǎn)生電路50及比較電路40形成回路,而造成左聲道輸出端HP_L輸出的左聲道訊號干擾比較電路40的輸入而造成誤判。而在音訊插頭20插入插座10后,可由比較電路40輸出切換訊號,而使得第一開關(guān)70根據(jù)切換訊號在第一端71與第二端72之間開路,第二開關(guān)80根據(jù)切換訊號在第三端81與第四端82之間閉合,讓音訊插頭20的聲音播放功能正常的運作,而不會誤認(rèn)時變訊號產(chǎn)生電路50所產(chǎn)生的時變訊號VDD_JD為左聲道訊號。需注意的是,在此實施例中雖描述由比較電路40輸出切換訊號,然而本發(fā)明的產(chǎn)生切換訊號的電路并不限于此。舉例來說,比較電路40的輸出端可連接于晶片的輸入端,該晶片可根據(jù)比較電路40的輸出變化來產(chǎn)生切換訊號控制第一開關(guān)70與第二開關(guān)80的連接狀態(tài)。此外,在一實施例中,接點14及所連接的電路可具有偵測音訊插頭20離開插座10的動作,而輸出重置訊號給第一開關(guān)70及第二開關(guān)80。第一開關(guān)70及第二開關(guān)80則可根據(jù)重置訊號將連接狀態(tài)重置為音訊插頭20未插入插座10時的狀態(tài)。
較佳地,第三接點13可連接于接地端,因此可減少用于偵測訊號的回路與其他功能性電路間的連接,而使彼此造成干擾的機(jī)會進(jìn)一步降低。
請再參閱圖2或圖7。圖中,第一接點11相對于第二接點12、第三接點13及第四接點14,可設(shè)置于插座內(nèi)側(cè)的最內(nèi)側(cè)。
音訊插頭20的標(biāo)準(zhǔn)工作模式的位置即為音訊插頭20的第一極點21連接第一接點11的位置。因此,為了確保音訊插頭偵測結(jié)構(gòu)偵測到音訊插頭20插入插座10時,音訊插頭20即處于標(biāo)準(zhǔn)工作模式的位置,連接偵測電路的第一接點11可設(shè)置于插座內(nèi)側(cè)的最內(nèi)側(cè)。如此一來,可避免音訊插頭20在未完全插入插座10時,各功能電路便輸出聲音訊號給音訊插頭20,從而降低整體結(jié)構(gòu)無謂的電能浪費。
請參閱圖8,其是為本發(fā)明的第四實施例的音訊插頭偵測方法的流程圖。 圖中,步驟S11為設(shè)置音訊插頭偵測結(jié)構(gòu)的步驟,其可包含設(shè)置如圖2、圖5、圖7或由本發(fā)明的發(fā)明申請專利范圍所定義的音訊插頭偵測結(jié)構(gòu)的步驟,其中各元件的實施例與連接關(guān)系已在上文描述,故不贅述。步驟S12中,藉由比較電路比較時變訊號與參考訊號。此處用來比較的時變訊號是輸入于比較電路的輸入端的訊號,而參考訊號可如圖6中所示,為直流電壓準(zhǔn)位。在步驟S13中,當(dāng)音訊插頭插入該插座時,藉由比較電路比較時變訊號相對于參考訊號的改變,輸出判斷音訊插頭插入的判斷訊號。在音訊插頭插入插座后,因?qū)τ跁r變訊號輸出電路的輸出阻抗發(fā)生改變,故由比較電路輸入端所輸入的時變訊號也會改變。大體而言,此處所謂改變可為比較電路輸入訊號電壓值由比參考訊號高變?yōu)楸葏⒖加嵦柕?,但并不限于此。若步驟S11所設(shè)置的音訊插頭偵測結(jié)構(gòu)為如圖7或類似具有開關(guān)的結(jié)構(gòu),則音訊插頭偵測方法可進(jìn)一步包含步驟S14。在步驟S14中,當(dāng)該判斷訊號輸出經(jīng)過預(yù)定時間后,根據(jù)比較電路輸出的切換訊號,使偵測電路與接點開路,并使功能電路與接點短路。此處的預(yù)定時間是為了確保音訊插頭偵測結(jié)構(gòu)不會因音訊插頭在短時間快速拔插而造成損壞,而提高整體結(jié)構(gòu)的可靠度。
以上所述僅為舉例性,而非為限制性者。任何未脫離本發(fā)明的精神與范疇,而對其進(jìn)行的等效修改或變更,均應(yīng)包含于后附的申請專利范圍中。