Amoled的像素測試電路及像素測試電路的測量方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種用于AMOLED產(chǎn)品的線上監(jiān)控(inline monitor)的像素測試電路及基于該像素測試電路的測量方法。
【背景技術(shù)】
[0002]有機發(fā)光二極管(OLED)由于具有低成本、低功耗、高亮度、自發(fā)光、全彩色、寬視角和易于制作在柔性襯底上等的優(yōu)點,引起人們廣泛的興趣。在有機發(fā)光二極管顯示器中,AMOLED(Active Matrix/Organic Light Emitting D1de:有源矩陣有機發(fā)光二極體面板)產(chǎn)品采用薄膜場效應(yīng)晶體管(TFT,以下簡稱為晶體管)形成像素電路,來實現(xiàn)OLED的畫面顯不O
[0003]在現(xiàn)行的AMOLED產(chǎn)品設(shè)計中,AA區(qū)(Active Area:有效顯示區(qū)域)的像素電路采用nTmC(n彡4,m彡1,m、η均為正整數(shù))的結(jié)構(gòu),例如,一般采用4T1C/4T2C/5T1C/6T1C/6T2C/7T1C等的電路設(shè)計,其中,T表示晶體管,C表示電容,在進行高解析度產(chǎn)品設(shè)計時,對制造工藝的要求比較嚴格。為了更加及時、準確地監(jiān)控產(chǎn)品,通常在AMOLED產(chǎn)品中設(shè)置與各元件相對應(yīng)的具有測試點的測試電路(testkey),通過對各個測試電路(testkey)進行測量,來評價AA區(qū)的像素電路。
[0004]以往,采用單一像素電路來作為測試電路(testkey),利用TEG(test elementgoup:測試元件組)量測機臺,通過模擬在點亮?xí)r(在使有機發(fā)光二極管發(fā)光時)像素檢測電路的工作狀態(tài),來獲取電流-電壓曲線、晶體管的柵極電壓、漏源電流等的元件參數(shù)。
[0005]例如,圖1示出了一個6T1C結(jié)構(gòu)的像素測試電路的例子。該像素測試電路包括:有機發(fā)光二極管0LED、第一晶體管Tl、第二晶體管T2、第三晶體管T3、第四晶體管T4、第五晶體管T5、第六晶體管T6、電容C,在該像素測試電路中,這些晶體管均為PMOS晶體管,像素測定電路也可以由NMOS晶體管或者其它的晶體管構(gòu)成。圖2示出了模擬AA區(qū)的像素電路的發(fā)光控制信號和掃描信號的時序波形圖。從發(fā)光控制信號輸入端EN和掃描信號輸入端SN-1、SN輸入基于圖2示出的時序波形圖的發(fā)光控制信號和掃描信號,通過從數(shù)據(jù)信號輸入端DM寫入數(shù)據(jù),改變驅(qū)動有機發(fā)光二極管OLED發(fā)光的亮度控制晶體管(圖中為第二晶體管T2)的柵源電壓,來使該亮度控制晶體管導(dǎo)通,從而進行畫面顯示。
[0006]然而,在采用單一像素電路進行測量而獲得參數(shù)的情況下,有時會因為受到像素電路個體之間存在的誤差的影響而不能夠精確地測量出參數(shù),特別是,當單一像素電路出現(xiàn)異常時,利用將單一像素電路作為測試電路來測量出的參數(shù)沒有準確度可言,不能夠用來標準化。
【發(fā)明內(nèi)容】
[0007]本發(fā)明是鑒于上述問題而提出的,本發(fā)明的目的在于,提供一種通過能夠高精度地測量像素電路的參數(shù)的像素測試電路及基于該像素測試電路的測量方法。
[0008]根據(jù)本發(fā)明的一個技術(shù)方案,提供一種像素測試電路,其用于通過量測機臺測量AMOLED的像素元件的參數(shù),其包括:多個像素電路組,所述多個像素電路組的任一個包括多個像素電路,所述多個像素電路為相同的電路且彼此連接;以及至少一個開關(guān)電路,所述開關(guān)電路由多個薄膜場效應(yīng)晶體管構(gòu)成,設(shè)置于所述多個像素電路組之間,使所述多個像素電路組彼此構(gòu)成并聯(lián)連接;其中所述開關(guān)電路用于連接或者斷開所述多個像素電路組的并聯(lián)連接。
[0009]根據(jù)本發(fā)明的另一個技術(shù)方案,提供一種通過量測機臺對所述像素測試電路進行測量的測量方法,其包括:第一測量步驟,分別測量每一個所述像素電路組的元件參數(shù)的總和;計算步驟,分別計算出通過將在所述第一測量步驟中測量得到的每一個所述像素電路組的所述元件參數(shù)的總和除以每一像素電路組中所包括的像素電路的數(shù)量而得到的平均值,來作為每一個所述像素電路組的所述元件參數(shù);判斷步驟,對計算出的每一所述像素電路組的所述元件參數(shù)進行比較,判斷每一所述像素電路組的所述元件參數(shù)之間的差值是否都在容許范圍內(nèi);排除步驟,排除特定像素電路,其中所述特定像素電路為在所述判斷步驟中判斷為與其它的所述像素電路組的元件參數(shù)之間的差值不在容許范圍內(nèi)的至少一個所述像素電路組;第二測量步驟,在所述判斷步驟中判斷為每一個所述像素電路組的所述元件參數(shù)都在容許范圍內(nèi)的情況下,或者在所述排除步驟中排除了所述特定像素電路的情況下,測量所有所述像素電路或者剩余的所有所述像素電路的所述元件參數(shù)的總和;以及獲取步驟,分別計算出通過在所述第二測量步驟中測量得到的所有所述像素電路的所述元件參數(shù)的總和除以所有所述像素電路的數(shù)量而得到的平均值,來作為所述像素測試電路的單個像素電路的元件參數(shù)。
[0010]根據(jù)本發(fā)明,在對像素測試電路進行測量以獲得像素電路的元件參數(shù)時,能夠消除像素電路個體之間的偏差帶來的影響,獲得精度較高的像素電路元件參數(shù)。
【附圖說明】
[0011]圖1是表示一種現(xiàn)有技術(shù)中的有機發(fā)光二極管顯示器的采用單一像素元件的測試電路圖。
[0012]圖2是表示模擬AA區(qū)的像素電路的發(fā)光控制信號和掃描信號的時序波形圖。
[0013]圖3是表示本發(fā)明的實施方式的像素測試電路的一部分的電路圖。
[0014]圖4是表示本發(fā)明的實施方式的像素測試電路的另一部分的電路圖。
【具體實施方式】
[0015]下面結(jié)合附圖,對本發(fā)明的實施方式進行說明。其中,為了便于說明,對相同或相似的設(shè)備或信號標注相同的附圖標記。
[0016]圖3是表示本發(fā)明的實施方式的像素測試電路所包含的像素電路組的部分電路I的電路圖。在本實施方式中,像素電路組包括100個相同的單一像素元件的像素電路,該100個像素電路彼此并聯(lián)連接。圖3示出的部分電路I是示出了兩個單一像素元件的像素電路11、12并聯(lián)而成的測試電路。
[0017]具體來說,將第一像素電路11的電源端VDD與第二像素電路12的電源端VDD連接,將第一像素電路11的信號輸出端Output與第二像素電路12的信號輸出端Output連接,將第一像素電路11的預(yù)設(shè)電壓端VIN與第二像素電路12的預(yù)設(shè)電壓端VIN連接,將第一像素電路11的數(shù)據(jù)信號輸入端DM與第二像素電路12的數(shù)據(jù)信號輸入端DM連接,將第一像素電路11的前排掃描信號輸入端SN-1與第二像素電路12的前排掃描信號輸入端SN-1連接,將第一像素電路11的當前掃描信號輸入端SN與第二像素電路12的當前掃描信號輸入端SN連接,將第一像素電路11的發(fā)光控制信號輸入端EN與第二像素電路12的發(fā)光控制信號輸入端EN連接,將第一像素電路11的第三晶體管的漏極與第二像素電路12的第三晶體管的漏極連接,將第一像素電路11的第六晶體管的源極與第二像素電路12的第六晶體管的源極連接,將第一像素電路11的第五晶體管的漏極與第二像素電路12的第五晶體管的漏極連接。
[0018]通過將這兩個相同的像素電路11、12并聯(lián)在一起,能夠?qū)烧呤┘酉嗤碾娫措妷?,寫入相同的有關(guān)光的亮度、灰度之類的灰階數(shù)據(jù),以及輸入相同的發(fā)光控制信號和掃描信號。由此,能夠測量出兩個像素電