本發(fā)明涉及一種顯示裝置,特別關(guān)于一種具有非矩形的顯示區(qū)域的顯示裝置及走線方式。
背景技術(shù):
顯示裝置包括顯示面板和邊框,顯示面板是由陣列基板和彩膜基板對組后形成的,所述陣列基板包括顯示區(qū)和外圍布線區(qū),所述顯示區(qū)包括交叉設(shè)置的柵極線和數(shù)據(jù)線,以及柵極線和數(shù)據(jù)線限定的像素區(qū)域內(nèi)的薄膜晶體管和像素電極。所述外圍布線區(qū)包括與柵極線連接的柵極驅(qū)動芯片,與數(shù)據(jù)線連接的源極驅(qū)動芯片。
圖1是表示現(xiàn)有有源矩陣顯示裝置的典型構(gòu)成的示意圖。如圖1所示,現(xiàn)有有源矩陣顯示裝置的顯示部1一般是矩形形狀的。在互相按矩陣狀配置的信數(shù)據(jù)線3和掃描線2的交叉部具備像素和像素區(qū)域內(nèi)的薄膜晶體管。在一條掃描線2上輸入了選擇脈沖的期間,柵極端子與該掃描線2相連的薄膜晶體管變成導(dǎo)通狀態(tài),數(shù)據(jù)線3上充電后的信號電位被施加在像素,例如液晶上。由于該電位,液晶材料的光學(xué)特性就會變化,能改變顯示。
隨著顯示技術(shù)的快速發(fā)展以及人們生活水平、審美情趣的不斷提高,顯示區(qū)域的形狀、顯示效果越來越得到人們的重視。因此,顯示區(qū)域不再局限于傳統(tǒng)的矩形顯示,同時,顯示器的應(yīng)用領(lǐng)域的不斷擴大,具有非矩形顯示區(qū)域的顯示裝置得到了較快的發(fā)展,例如:圖2中所示的圓形顯示區(qū)域;圖3A中所示的半圓形顯示區(qū)域;或者圖3B具有波浪形邊緣的類圓形顯示區(qū)域,又或者圖4中所示的“心型”結(jié)構(gòu)的顯示區(qū)域。其中,上述圓形、半圓形、具有波浪形邊緣的類圓形或者“心型”結(jié)構(gòu)的顯示區(qū)域,可應(yīng)用于手表、車載儀表盤等各種需要顯示器的裝置中。
此外,受限于顯示裝置輕薄化及窄邊框的發(fā)展趨勢,顯示裝置的的周邊區(qū)域越來越窄,對于具有非矩形顯示區(qū)域的顯示裝置而言,如何在有限的周邊區(qū)合理的對非矩形顯示區(qū)域的走線方式進行改進以適應(yīng)上述輕薄化及窄邊框的發(fā)展趨勢是一個值得研究的課題。
技術(shù)實現(xiàn)要素:
本發(fā)明的目的在于提供一種顯示裝置,顯示裝置具有非矩形顯示區(qū)域,通過對非矩形顯示區(qū)域的走線進行有效合并,以降低布線密度,避免高密度布線帶來顯示器制造良率的下降。
本發(fā)明提供一種顯示裝置,該顯示裝置的顯示面板具有像素區(qū)域,其特征在于,該像素區(qū)域包括,主像素區(qū)域,該主像素區(qū)域設(shè)置有主像素陣列;以及邊緣像素區(qū)域,該邊緣像素區(qū)域自該主像素區(qū)域的邊緣突出于該主像素區(qū)域,該邊緣像素區(qū)域包括第一邊緣像素陣列以及第二邊緣像素陣列,且該第一邊緣像素陣列與該第二邊緣像素陣列之間具有第一間隔使得該第一邊緣像素陣列與該第二邊緣像素陣列未直接相接;其中,該第一邊緣像素陣列與該第二邊緣像素陣列中位于同一直線上的所有像素采用同一導(dǎo)線連接并導(dǎo)出。
作為可選的技術(shù)方案,該像素區(qū)域為非矩形結(jié)構(gòu)。
作為可選的技術(shù)方案,該第一邊緣像素陣列以及該第二邊緣像素陣列為非矩形陣列或者矩形陣列。
作為可選的技術(shù)方案,該主像素陣列為非矩形陣列或者矩形陣列。
作為可選的技術(shù)方案,該導(dǎo)線為柵極線或者源極線。
作為可選的技術(shù)方案,該邊緣像素區(qū)域還包括第三邊緣像素陣列,該第三邊緣像素陣列與該第二邊緣像素陣列相鄰,且該第三邊緣像素陣列與該第二邊緣像素陣列之間具有第二間隔使得該第二邊緣像素陣列與該第三邊緣像素陣列未直接相接。
作為可選的技術(shù)方案,該第三邊緣像素陣列、該第一邊緣像素陣列及該第二邊緣像素陣列中位于同一直線上的所有像素采用同一導(dǎo)線連接并導(dǎo)出。
作為可選的技術(shù)方案,還包括控制元件,該導(dǎo)線電性連接該控制元件。
作為可選的技術(shù)方案,該導(dǎo)線沿該第一邊緣像素陣列的邊緣及該第二邊緣像素陣列的邊緣彎折設(shè)置。
作為可選的技術(shù)方案,該顯示裝置的形狀為圓形、類圓形或者心形。
與現(xiàn)有技術(shù)相比,本發(fā)明通過對邊緣像素陣列中位于同一直線上的像素以相同導(dǎo)線接出,有效降低邊緣像素陣列的布線密度,進而減少IC的電性接腳的數(shù)量。因此,使用本發(fā)明的像素陣列及其布線方式的顯示裝置,能夠符合窄邊框及輕薄化的趨勢,提升顯示器的品質(zhì)制造的良率。
以下結(jié)合附圖和具體實施例對本發(fā)明進行詳細描述,但不作為對本發(fā)明的限定。
附圖說明
圖1為現(xiàn)有技術(shù)中有源矩陣顯示裝置的典型構(gòu)成的示意圖。
圖2為現(xiàn)有技術(shù)中圓形顯示區(qū)域的示意圖。
圖3A為現(xiàn)有技術(shù)中半圓形顯示區(qū)域的示意圖。
圖3B為現(xiàn)有技術(shù)中具有波浪形邊緣的類圓形顯示區(qū)域的示意圖。
圖4為現(xiàn)有技術(shù)中“心型”顯示區(qū)域的示意圖。
圖5為本發(fā)明的顯示裝置的像素區(qū)域的像素排列及走線方式的示意圖。
圖6為圖5中符號F所示區(qū)域的放大圖。
圖7為圖5中符號G所示區(qū)域的放大圖。
具體實施方式
圖5為顯示裝置的像素區(qū)域的像素排列及走線方式的示意圖,圖6為圖5中符號F所示區(qū)域的放大圖。請參照圖5及圖6,顯示裝置的顯示面板具有像素區(qū)域,較佳的,所述像素區(qū)域為非矩形的顯示區(qū)域,其中,像素區(qū)域包括:主像素區(qū)域20A與邊緣像素區(qū)域,主像素區(qū)域20A設(shè)有主像素陣列,主像素區(qū)域20A具有邊緣20S,邊緣像素區(qū)域自邊緣20S延伸并突出于主像素區(qū)域20A,邊緣像素區(qū)域具有第一邊緣像素陣列20B與第二邊緣像素陣列20B,且第一邊緣像素陣列20B與第二邊緣像素陣列20C之間具有第一間隔20E,第一間隔20E使得第一邊緣像素陣列20B與第二邊緣像素陣列20C未直接相接;其中,第一邊緣像素陣列20B與第二邊緣像素陣列20C中位于同一直線上的所有像素采用 同一導(dǎo)線連接并導(dǎo)出。
具體來講,第一邊緣像素陣列20B沿主像素區(qū)域20A的邊緣20S延伸形成,其包括9個像素20,每一個像素20由R/G/B三個子像素素形成,其中,9個像素20的組成的陣列例如為:第一行具有5個像素,第二行具有3個像素,第三行具有1個像素,即像素20以1×3×5的三角形圖案排布。第二邊緣像素陣列20C沿主像素區(qū)域20A的邊緣20S延伸形成,其包括16個像素20,每一個像素20由R/G/B三個子像素素形成,其中,16個像素20形成的陣列例如為:第一行具有7個像素,第二行具有5個像素,第三行具有3個像素,第4行具有1個像素,即像素20以1×3×5×7三角形圖案排布。
請繼續(xù)參照圖5,為了獲得更大的布線自由度,達到降低布線密度的效果,第一邊緣像素陣列20B第一行的5個像素20與第二像素陣列20C第一行的7個像素20位于同一直線上,因此,以相同的導(dǎo)線14將其電性連接并接出至控制元件30。依次類推,第一邊緣像素陣列20B第二行的3個像素20與第二像素陣列20C第二行的5個像素20位于同一直線上,因此,以相同的導(dǎo)線13將其電性連接并接出至控制元件30;第一邊緣像素陣列20B第三行的1個像素20與第二像素陣列20C第三行的3個像素20位于同一直線上,因此,以相同的導(dǎo)線12將其電性連接并接出至控制元件30。此外,第二邊緣像素陣列20C中第4行的1個像素20所在的直線沒有其他的像素,則單獨以導(dǎo)線11接出至控制元件30。本實施方式中,控制元件30例如為IC、PCB等。且本發(fā)明中所述的位于同一直線上像素,應(yīng)當(dāng)被理解為,位于同一行或者同一列的像素。
當(dāng)本實施方式中的像素區(qū)域及走線方式應(yīng)用至顯示裝置中時,若沿顯示裝置的垂直方向上設(shè)置的導(dǎo)線為源極線,沿顯示裝置的水平方向設(shè)置的導(dǎo)線為柵極線,則上述導(dǎo)線11-14為柵極線;若沿顯示裝置的垂直方向上設(shè)置的導(dǎo)線為柵極線,沿顯示裝置的水平方向設(shè)置的導(dǎo)線為源極線,則上述導(dǎo)線11-14為源極線。而與柵極線連接的柵極驅(qū)動器以及與源極線連接的源極驅(qū)動器則均設(shè)置于控制元件30上。進一步的,在本發(fā)明上述實施方式中,導(dǎo)線11-14為沿第一邊緣像素陣列20B及第二邊緣像素陣列20C的像素20邊緣彎折設(shè)置。
值得注意的是,本實施例中為了便于說明,將第一邊緣像素陣列20B的像素20排列方式設(shè)置為1×3×5三角形圖案排布,第二邊緣像素陣列20C的像素20的排列方式設(shè)置為1×3×5×7三角形圖案排布,且上述像素的排列方式 為非矩形結(jié)構(gòu),但不應(yīng)用來限制本發(fā)明。在本發(fā)明的其它實施方式中,第一邊緣像素陣列20B及第二邊緣像素陣列20C中的像素排列的方式,以實際使用中所需要的顯示區(qū)域的形狀及大小進行排列,即可以存在多種陣列方式,依據(jù)實際的顯示需要可設(shè)計為非矩形或者矩形的陣列排布方式。
另外,上述僅舉例邊緣像素區(qū)域具有第一邊緣像素陣列20B與第二邊緣像素陣列20B,但事實上,邊緣像素陣列區(qū)域可具有復(fù)數(shù)個(例如等于或多于兩個)邊緣像素陣列,這些邊緣像素陣列中的相鄰兩邊緣像素陣列不直接相接,同樣的,這些邊緣像素陣列中位于同一直線上的所有像素均采用同一導(dǎo)線連接并導(dǎo)出。
圖7為圖5中符號G所示區(qū)域的放大圖,請同時參照圖5及圖7,邊緣像素區(qū)域還包括第三邊緣像素陣列20D,第三邊緣像素陣列20D自主像素區(qū)域20A的邊緣20S延伸形成,第三邊緣像素陣列20D與第二邊緣像素陣列20C相鄰,且第三邊緣像素陣列20D與第二邊緣像素陣列20C之間具有第二間隔20H,第二間隔20H使得第三邊緣像素陣列20D與第二邊緣像素陣列20C未直接相接;其中,第三邊緣像素陣列20D與第一邊緣像素陣列20B、第二邊緣像素陣列20C位于同一直線上的像素20以相同的導(dǎo)線接出。具體來說,第三邊緣像素陣列20D包括9個像素20,每一個像素20由R/G/B三個子像素素形成。在本實施方式中,第三邊緣像素陣列20D的9個像素30以3×3的矩形排布,因此,第三邊緣像素陣列20D第一行的3個像素20與第一邊緣像素陣列20B第一行的5個像素20、第二邊緣像素陣列20C第一行的7個像素20位于同一直線上,以相同的導(dǎo)線14將其電性連接并接出至控制元件30;第三邊緣像素陣列20D第二行的3個像素20與第一邊緣像素陣列20B第二行的3個像素20、第二邊緣像素陣列20C第二行的5個像素20位于同一直線上,以相同的導(dǎo)線13將其電性連接并接出至控制元件30;第三邊緣像素陣列20D第三行的3個像素20與第一邊緣像素陣列20B第三行的1個像素20、第二邊緣像素陣列20C第三行的3個像素20位于同一直線上,以相同的導(dǎo)線12將其電性連接并接出至控制元件30。本實施方式中,控制元件30例如為IC、PCB等。
請繼續(xù)參照圖5,在本發(fā)明的上述實施方式中,第一間隔20E的大小較佳為一個像素20的寬度,第二間隔20H的大小較佳為2個像素20的寬度,即第一間隔20E的大小與第二間隔20H的大小相異,但并不以此為限。在本發(fā)明的 其它實施方式中,第一間隔20E與第二間隔20H的大小可以相同。
此外,如圖5所示,第一邊緣像素陣列20B、第二邊緣像素陣列20C及第三邊緣像素陣列20D的陣列排布形狀均不相同,但并不以此為限。在本發(fā)明的其它實施方式中,第一邊緣像素陣列20B、第二邊緣像素陣列20C及第三邊緣像素陣列20D的陣列排布形狀可以相同,即邊緣像素陣列的形狀和數(shù)量可依據(jù)實際的需求而設(shè)計。
如圖5所示,在本發(fā)明的上述實施方式中,主像素區(qū)域20A的主像素陣列以矩形陣列為例進行說明,但不以此為限。主像素陣列中位于同一直線的上像素20通過相同的導(dǎo)線15連接至控制元件30,即同一行或者同一列的像素20以相同的導(dǎo)線15連接至控制元件30。其中,由于主像素區(qū)域20A的主像素陣列為矩形陣列,因此,邊緣20S為直線結(jié)構(gòu)。在本發(fā)明的其它實施方式中,主像素陣列例如為扇形、梯形、橢圓、半圓或者類圓形等非矩形陣列,即主像素陣列的亦是依據(jù)顯示裝置的顯示區(qū)域的具體形狀而設(shè)計。其中,當(dāng)主像素陣列為非矩形陣列,邊緣可以為非直線結(jié)構(gòu)。
本發(fā)明的顯示裝置的形狀可以為扇形、梯形、圓形、類圓形或者心形等非矩形形狀。
綜上,本發(fā)明通過對邊緣像素陣列中位于同一直線上的像素以相同導(dǎo)線接出,有效降低邊緣像素陣列的布線密度,進而減少IC的電性接腳的數(shù)量。因此,使用本發(fā)明的像素陣列及其布線方式的顯示裝置,能夠符合窄邊框及輕薄化的趨勢,提升顯示器制造的良率。
當(dāng)然,本發(fā)明還可有其它多種實施例,在不背離本發(fā)明精神及其實質(zhì)的情況下,熟悉本領(lǐng)域的技術(shù)人員可根據(jù)本發(fā)明作出各種相應(yīng)的改變和變形,但這些相應(yīng)的改變和變形都應(yīng)屬于本發(fā)明權(quán)利要求的保護范圍。