技術(shù)編號:8261368
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。 本發(fā)明涉及集成電路(1C)設(shè)計領(lǐng)域,尤其涉及一種雙端流水線型復(fù)制位線電路。背景技術(shù) 隨著科技水平的發(fā)展,集成電路設(shè)計所追求的更高的速度、更低的功耗以及更小 的面積已成為主要的設(shè)計方向。SRAM作為基本的IP核在集成電路設(shè)計中扮演了不可或缺 的角色,現(xiàn)階段降低功耗的主要方法是降低電源電壓,即功耗與電源電壓的平方成線性關(guān) 系,因而通過降低電源電壓可以大幅降低功耗;但是,隨著電源電壓的下降,所設(shè)計的電路 的工藝偏差會增大,這將會嚴重影響芯片的性能,甚至影響芯片...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
該類技術(shù)無源代碼,用于學習原理,如您想要源代碼請勿下載。