一種基于數(shù)字頻率合成器的防作弊壓制系統(tǒng)的制作方法
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及一種防作弊壓制系統(tǒng),尤其涉及一種基于數(shù)字頻率合成器的防作弊壓制系統(tǒng),屬于無線電技術(shù)領(lǐng)域。
【背景技術(shù)】
[0002]目前在很多考試中,包括高考,考研,公務(wù)員考試,醫(yī)師資格等考試中,出現(xiàn)了很多作弊行為,而作弊手段也從最簡(jiǎn)單的帶紙抄發(fā)展到采用電子設(shè)備作弊,并發(fā)展成一個(gè)產(chǎn)業(yè)。這嚴(yán)重威脅到了考試公平,國(guó)家與社會(huì)都對(duì)這種現(xiàn)象采取打擊態(tài)度。現(xiàn)在電子作弊手段大致分為幾種,語音作弊,如微型的對(duì)講機(jī)。采用數(shù)據(jù)傳輸裝置作弊,如電子橡皮等。目前這些作弊手段都比較容易干擾,只要用接收機(jī)監(jiān)測(cè)到作弊信號(hào),然后采用相同頻率的信號(hào)進(jìn)行功率壓制,就可以實(shí)現(xiàn),其難點(diǎn)在于如何及時(shí)發(fā)現(xiàn),并如何產(chǎn)生對(duì)應(yīng)的干擾信號(hào)。在此之前出現(xiàn)的電子作弊設(shè)備,一般采用進(jìn)口的接收機(jī),接受到信號(hào)后,人工對(duì)壓制設(shè)備進(jìn)行設(shè)置,這樣效率很低,而且容易出現(xiàn)頻率設(shè)置不準(zhǔn)確的現(xiàn)象,無法實(shí)現(xiàn)對(duì)作弊信號(hào)的準(zhǔn)確實(shí)時(shí)干擾與壓制。
【發(fā)明內(nèi)容】
[0003]本實(shí)用新型的目的是針對(duì)現(xiàn)有考試作弊信號(hào)不便于被監(jiān)測(cè),即使監(jiān)測(cè)到作弊信號(hào)的頻段后需要人工對(duì)壓制設(shè)備進(jìn)行設(shè)置,對(duì)作弊信號(hào)干擾和壓制的效率較低的缺陷和不足,現(xiàn)提供一種結(jié)構(gòu)緊湊,能夠?qū)^寬范圍的頻段進(jìn)行實(shí)時(shí)監(jiān)測(cè),并能產(chǎn)生相應(yīng)頻率的干擾信號(hào),對(duì)作弊信號(hào)干擾和壓制的效率得到了提高的一種基于數(shù)字頻率合成器的防作弊壓制系統(tǒng)。
[0004]為實(shí)現(xiàn)上述目的,本實(shí)用新型的技術(shù)解決方案是:一種基于數(shù)字頻率合成器的防作弊壓制系統(tǒng),包括ARM控制器,所述ARM控制器的輸入端與監(jiān)測(cè)芯片相連接,監(jiān)測(cè)芯片的輸入端與接收天線相連接,ARM控制器上設(shè)置有串口連接端,串口連接端通過數(shù)據(jù)線與一個(gè)或多個(gè)信號(hào)源模塊相連接,信號(hào)源模塊包括電源模塊、FPGA模塊、控制器模塊、數(shù)字頻率合成器、音頻AD采集模塊以及輸出端,F(xiàn)PGA模塊分別與控制器模塊和音頻AD采集模塊相連接,音頻AD采集模塊與音頻接口相連接,F(xiàn)PGA模塊的輸出端與數(shù)字頻率合成器的輸入端相連接,數(shù)字頻率合成器的外側(cè)設(shè)置有信號(hào)輸出端。
[0005]所述電源模塊分別與控制器模塊和數(shù)字頻率合成器相連接,電源模塊的電壓為7VDC-12VDC,工作電流為1A。
[0006]所述監(jiān)測(cè)芯片采用SA636混頻器芯片,F(xiàn)PGA模塊中采用EP4CE10F17CNB芯片。
[0007]所述數(shù)字頻率合成器采用AD9914芯片,數(shù)字頻率合成器所采用的二次變頻中頻為10.7MHz,數(shù)字頻率合成器能夠產(chǎn)生的信號(hào)頻率范圍為10MHz-1750MHz。
[0008]所述音頻AD采集模塊采用TLV320AIC23信號(hào)采集芯片。
[0009]本實(shí)用新型的有益效果是:
[0010]1、本實(shí)用新型通過射頻接收機(jī)對(duì)一定頻段內(nèi)的信號(hào)進(jìn)行接收,并通過粗掃與精掃兩種方式快速精確的檢測(cè)到作弊信號(hào)參數(shù),工作頻帶寬,能夠覆蓋較寬范圍的頻率范圍,對(duì)作弊信號(hào)能夠達(dá)到很好地監(jiān)測(cè)效果。
[0011]2、本實(shí)用新型監(jiān)測(cè)芯片把頻點(diǎn)信息發(fā)送給ARM控制器,數(shù)字頻率合成器在ARM控制器的控制下產(chǎn)生相應(yīng)頻率的干擾信號(hào),并通過功放放大,再由天線發(fā)射出去,而且還可以生成的調(diào)制信號(hào)類型比較多,能夠針對(duì)不同的作弊信號(hào)進(jìn)行壓制,對(duì)作弊信號(hào)具有很好的壓制和干擾效果。
【附圖說明】
[0012]圖1是本實(shí)用新型的結(jié)構(gòu)示意圖。
[0013]圖中:ARM控制器1,監(jiān)測(cè)芯片2,接收天線3,串口連接端4,音頻接口 5,串口 6,電源模塊7,F(xiàn)PGA模塊8,控制器模塊9,數(shù)字頻率合成器10,音頻AD采集模塊11,信號(hào)輸出端
12ο
【具體實(shí)施方式】
[0014]以下結(jié)合【附圖說明】和【具體實(shí)施方式】對(duì)本實(shí)用新型作進(jìn)一步的詳細(xì)描述。
[0015]參見圖1,本實(shí)用新型的一種基于數(shù)字頻率合成器的防作弊壓制系統(tǒng),包括ARM控制器1,其特征在于:所述ARM控制器1的輸入端與監(jiān)測(cè)芯片2相連接,監(jiān)測(cè)芯片2的輸入端與接收天線3相連接,ARM控制器1上設(shè)置有串口連接端4,串口連接端4通過數(shù)據(jù)線與一個(gè)或多個(gè)信號(hào)源模塊相連接,信號(hào)源模塊包括電源模塊7、FPGA模塊8、控制器模塊9、數(shù)字頻率合成器10、音頻AD采集模塊11以及輸出端12,F(xiàn)PGA模塊8分別與控制器模塊9和音頻AD采集模塊11相連接,音頻AD采集模塊11與音頻接口 5相連接,F(xiàn)PGA模塊8的輸出端與數(shù)字頻率合成器10的輸入端相連接,數(shù)字頻率合成器10的外側(cè)設(shè)置有信號(hào)輸出端
12ο
[0016]所述電源模塊7分別與控制器模塊9和數(shù)字頻率合成器10相連接,電源模塊7的電壓為7 VDC-12VDC,工作電流為1Α。
[0017]所述監(jiān)測(cè)芯片2采用SA636混頻器芯片,F(xiàn)PGA模塊8中采用EP4CE10F17CNB芯片。
[0018]所述數(shù)字頻率合成器10采用AD9914芯片,數(shù)字頻率合成器10所采用的二次變頻中頻為10.7MHz,數(shù)字頻率合成器10能夠產(chǎn)生的信號(hào)頻率范圍為10MHz-1750MHz。
[0019]所述音頻AD采集模塊11采用TLV320AIC23信號(hào)采集芯片。
[0020]如附圖1,本實(shí)用新型主要由基于AD9914寬帶信號(hào)源和基于SA636射頻接收機(jī)構(gòu)成,射頻接收機(jī)主要包括ARM控制器1、監(jiān)測(cè)芯片2、接收天線3以及串口連接端4。ARM控制器1的輸入端與監(jiān)測(cè)芯片2相連接,監(jiān)測(cè)芯片2的輸入端與接收天線3相連接,ARM控制器1上設(shè)置有串口連接端4,串口連接端4通過數(shù)據(jù)線與一個(gè)或多個(gè)信號(hào)源模塊相連接。監(jiān)測(cè)芯片2采用SA636混頻器芯片,能夠?qū)π盘?hào)進(jìn)行接收與監(jiān)測(cè),通過二次變頻使得作弊信號(hào)變頻到10.7MHz固定中頻,然后通過SA636混頻器芯片進(jìn)行解調(diào)與監(jiān)測(cè)。
[0021]在使用時(shí)通過接收天線3對(duì)作弊信號(hào)進(jìn)行接收,并利用監(jiān)測(cè)芯片2對(duì)某一段信號(hào)進(jìn)行掃描接收,監(jiān)測(cè)芯片2分為粗掃與精掃兩種方式