亚洲狠狠干,亚洲国产福利精品一区二区,国产八区,激情文学亚洲色图

一種密鑰序列的獲取方法和系統(tǒng)以及fpga的制作方法

文檔序號:9330325閱讀:423來源:國知局
一種密鑰序列的獲取方法和系統(tǒng)以及fpga的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及計算機技術(shù),特別涉及一種密鑰序列的獲取方法和系統(tǒng)以及FPGA。
【背景技術(shù)】
[0002]密鑰序列也稱為流密碼,具有實現(xiàn)簡單、便于硬件實現(xiàn)、加解密處理速度快、沒有或只有有限的錯誤傳播等特點,在實際應(yīng)用中,特別是專用或機密機構(gòu)中保持著優(yōu)勢,典型的應(yīng)用領(lǐng)域包括無線通信、外交通信等。
[0003]目前,獲取密鑰序列的方式是通過編寫軟件代碼來實現(xiàn)。但是,軟件代碼的方式,速度較慢,而且安全性差。

【發(fā)明內(nèi)容】

[0004]本發(fā)明提供一種密鑰序列的獲取方法和系統(tǒng)以及FPGA,能夠提高獲取速度。
[0005]—種密鑰序列的獲取方法,設(shè)置FPGA以及密鑰序列裝置,在所述FPGA中設(shè)置狀態(tài)機,還包括:
[0006]將所述FPGA與所述密鑰序列裝置相連;
[0007]利用所述FPGA中的狀態(tài)機,控制所述密鑰序列裝置依次執(zhí)行初始向量的加載、密鑰長度的設(shè)置、根據(jù)所述加載的初始向量以及所述設(shè)置的密鑰長度來生成密鑰序列、及向FPGA輸出所生成的密鑰序列。
[0008]所述在所述FPGA中設(shè)置狀態(tài)機包括:在所述FPGA中,設(shè)置狀態(tài)機的狀態(tài)包括加載IV狀態(tài)、寫密鑰長度狀態(tài)、等待狀態(tài)、讀密鑰狀態(tài);
[0009]所述利用所述FPGA中的狀態(tài)機,控制所述密鑰序列裝置包括:
[0010]FPGA中的狀態(tài)機進入加載IV狀態(tài),把密鑰序列裝置的IV向量加載使能信號設(shè)置為高電平,之后把初始向量傳輸給所述密鑰序列裝置,所述密鑰序列裝置獲取初始向量;
[0011]FPGA中的狀態(tài)機進入寫密鑰長度狀態(tài),確定密鑰長度,把密鑰長度的值傳輸給密鑰序列裝置,所述密鑰序列裝置獲取密鑰長度的值;
[0012]FPGA中的狀態(tài)機進入等待狀態(tài),所述密鑰序列裝置根據(jù)獲取的初始向量以及密鑰長度的值生成密鑰序列;
[0013]FPGA中的狀態(tài)機進入讀密鑰狀態(tài),讀取所述密鑰序列裝置傳輸來的密鑰序列。
[0014]所述在所述FPGA中設(shè)置狀態(tài)機進一步包括:在所述FPGA中,設(shè)置狀態(tài)機的狀態(tài)還包括空閑狀態(tài)和復(fù)位狀態(tài);
[0015]在所述FPGA中的狀態(tài)機進入加載IV狀態(tài)之前進一步包括:
[0016]FPGA的狀態(tài)機處于空閑狀態(tài),之后進入復(fù)位狀態(tài);在復(fù)位狀態(tài),F(xiàn)PGA的狀態(tài)機設(shè)置所述密鑰序列裝置的復(fù)位信號為低電平,對所述密鑰序列裝置進行復(fù)位,之后進入所述加載IV狀態(tài)。
[0017]—種FPGA,包括:狀態(tài)機、存儲單元以及接口單元;
[0018]狀態(tài)機,用于實現(xiàn)一個以上的狀態(tài),控制所述一個以上的狀態(tài)的切換,并根據(jù)切換到的每個狀態(tài),通過接口單元控制所述密鑰序列裝置依次執(zhí)行初始向量的加載、密鑰長度的設(shè)置、根據(jù)所述加載的初始向量及所述設(shè)置的密鑰長度來生成密鑰序列、向所述狀態(tài)機返回所生成的密鑰序列;并且,將接收到的密鑰序列保存到所述存儲單元中;
[0019]存儲單元,用于接收外部發(fā)來的初始向量,向所述狀態(tài)機提供所述初始向量,以及保存密鑰序列;
[0020]接口單元,用于連接外部密鑰序列裝置,將所述外部密鑰序列裝置發(fā)來的密鑰序列傳輸?shù)剿龃鎯卧?br>[0021]所述狀態(tài)機中包括:
[0022]第一實現(xiàn)子單元,用于設(shè)置狀態(tài)機的狀態(tài)包括加載IV狀態(tài)、寫密鑰長度狀態(tài)、等待狀態(tài)、讀密鑰狀態(tài);
[0023]狀態(tài)切換子單元,用于控制進入所述第一實現(xiàn)子單元設(shè)置的加載IV狀態(tài),通過所述接口單元把密鑰序列裝置的IV向量加載使能信號設(shè)置為高電平,把初始向量傳輸給所述密鑰序列裝置;之后,切換到所述第一實現(xiàn)子單元設(shè)置的寫密鑰長度狀態(tài),確定密鑰長度,把密鑰長度的值通過所述接口單元傳輸給密鑰序列裝置;之后,切換到所述第一實現(xiàn)子單元設(shè)置的等待狀態(tài);之后,切換到所述第一實現(xiàn)子單元設(shè)置的讀密鑰狀態(tài),通過所述接口單元讀取所述密鑰序列裝置傳輸來的密鑰序列。
[0024]所述第一實現(xiàn)子單元,進一步設(shè)置狀態(tài)機的狀態(tài)包括空閑狀態(tài)和復(fù)位狀態(tài);
[0025]所述狀態(tài)切換子單元,進一步在執(zhí)行所述控制進入所述第一實現(xiàn)子單元設(shè)置的加載IV狀態(tài)之前,控制進入所述第一實現(xiàn)子單元設(shè)置的空閑狀態(tài),之后,切換到所述第一實現(xiàn)子單元設(shè)置的復(fù)位狀態(tài),在復(fù)位狀態(tài),通過所述接口單元設(shè)置外部所述密鑰序列裝置的復(fù)位信號為低電平,對所述密鑰序列裝置進行復(fù)位,之后執(zhí)行所述控制進入所述第一實現(xiàn)子單元設(shè)置的加載IV狀態(tài);以及,在執(zhí)行所述切換到所述第一實現(xiàn)子單元設(shè)置的讀密鑰狀態(tài),通過所述接口單元讀取所述密鑰序列裝置傳輸來的密鑰序列之后,切換回所述第一實現(xiàn)子單元設(shè)置的空閑狀態(tài)。
[0026]所述存儲單元為雙端口 RAM,所述雙端口 RAM包括:
[0027]第一端口,用于接收外部主機發(fā)來的初始向量,傳輸?shù)絉AM ;
[0028]RAM,用于保存初始向量,以及保存密鑰序列;
[0029]第二端口,用于接收所述狀態(tài)機發(fā)來的密鑰序列,傳輸?shù)剿鯮AM。
[0030]所述接口單元包括:
[0031]時鐘信號引腳,連接到外部密鑰序列裝置的時鐘信號引腳;
[0032]復(fù)位信號引腳,連接到外部密鑰序列裝置的復(fù)位信號引腳,低電平有效;
[0033]第一 1引腳,連接到外部密鑰序列裝置的初始向量IV引腳;
[0034]第二 1引腳,連接到外部密鑰序列裝置的IV加載信號引腳,高電平有效;
[0035]第三1引腳,連接到外部密鑰序列裝置的密鑰序列長度信號引腳;
[0036]第四1引腳,連接到外部密鑰序列裝置的密鑰序列輸出引腳;
[0037]所述狀態(tài)機,具體在進入復(fù)位狀態(tài)時,控制所述接口單元通過所述復(fù)位信號引腳向密鑰序列裝置輸出低電平信號,對所述密鑰序列裝置進行復(fù)位;在進入加載IV狀態(tài)時,控制所述接口單元通過第二 1引腳輸出高電平,并通過第一 1引腳把初始向量傳輸給所述密鑰序列裝置;在進入寫密鑰長度狀態(tài)時,控制所述接口單元通過第三1引腳把密鑰長度的值傳輸給密鑰序列裝置;在進入讀密鑰狀態(tài)時,控制所述接口單元通過第四1引腳接收密鑰序列裝置傳輸來的密鑰序列。
[0038]一種密鑰序列的獲取系統(tǒng),包括密鑰序列裝置以及上述任意一種FPGA ;其中,
[0039]所述密鑰序列裝置,在所述FPGA狀態(tài)機的控制下,依次執(zhí)行初始向量的加載、密鑰長度的設(shè)置、根據(jù)所述加載的初始向量及所述設(shè)置的密鑰長度來生成密鑰序列、向所述狀態(tài)機返回所生成的密鑰序列。
[0040]密鑰序列裝置包括Trivium模塊;所述Trivium模塊包括:
[0041]時鐘信號引腳CLK,與所述FPGA的時鐘信號引腳相連;
[0042]復(fù)位信號引腳RST,與所述FPGA的復(fù)位信號引腳相連;
[0043]初始向量IV引腳IV [79..0],與所述FPGA的第一 1引腳相連;
[0044]IV加載信號引腳IV_load,與所述FPGA的第二 1引腳相連;
[0045]密鑰序列長度信號引腳KEY_len[31..0],與所述FPGA的第三1引腳相連;
[0046]密鑰序列輸出引腳S_out,與所述FPGA的第四1引腳相連。
[0047]本發(fā)明實施例提供的密鑰序列的獲取方法和系統(tǒng)以及FPGA,能夠利用硬件FPGA與密鑰序列裝置配合,在FPGA中設(shè)置狀態(tài)機,并通過狀態(tài)機的狀態(tài)的切換,來控制密鑰序列裝置執(zhí)行生成密鑰序列的各個處理,由于采用FPGA的狀態(tài)機來控制,是一種硬件實現(xiàn)的方式,因此,相對于現(xiàn)有技術(shù)中利用軟件代碼的方式,則能夠大大提高獲取密鑰序列的速度。
【附圖說明】
[0048]圖1是本發(fā)明一個實施例中密鑰序列獲取方法的流程圖。
[0049]圖2是本發(fā)明一個實施例中FPGA的結(jié)構(gòu)示意圖。
[0050]圖3是本發(fā)明
當前第1頁1 2 3 4 
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1