亚洲狠狠干,亚洲国产福利精品一区二区,国产八区,激情文学亚洲色图

一種信號接收方法、系統(tǒng)及視頻解碼裝置的制作方法

文檔序號:7685001閱讀:234來源:國知局
專利名稱:一種信號接收方法、系統(tǒng)及視頻解碼裝置的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及通訊領(lǐng)域,尤其涉及一種信號接收方法、系統(tǒng)及視頻解碼裝置。
背景技術(shù)
2006年8月18日,數(shù)字電視國家標準正式出臺,該國家標準規(guī)定了數(shù)字電 視相關(guān)的幀結(jié)構(gòu)、調(diào)試方式等,其輸出的為標準的MPEG-2碼流,與當前市場上 的視頻解碼芯片完全兼容。視頻解碼芯片 一般內(nèi)部都集成了強大的微處理器, 可以進4亍包括RAM的讀寫處理等多項處理控制。
國家標準采取的時域交織需要較大的數(shù)據(jù)存儲量(在8bit量化的條件下, 時序解交織需要存儲7. 6Mbit ~ 0. 95MByte),當前典型的采取國家標準的解決 方案有兩種, 一種采取外置RAM, —種采取內(nèi)置RAM。
在現(xiàn)有的外置RAM的方案中,信號經(jīng)過信道芯片完成接收信號的解調(diào)、信 道糾錯、數(shù)據(jù)包同步等處理,分解成為視頻解碼芯片所需要的傳輸流,其中信 道糾錯一般包括解交織、解擾、糾錯譯碼等過程,而外置RAM作為解交織處理 的緩存,解交織前的數(shù)據(jù)按照一定的格式輸入到RAM中;然后按照另一種格式 讀取,從而完成解交織的功能,采取外置RAM的原因在于該RAM的資源比較大。 視頻解碼芯片進行視頻編碼格式的解碼處理,如MPEG2、 MPEG4、 AVI等,在解
碼處理的過程中,視頻解碼芯片需要將數(shù)據(jù)進行存儲,并經(jīng)過內(nèi)置處理器的大 量計算才能按照一定的格式進行解碼。由于視頻解碼所需要的處理更為復(fù)雜, 其存儲量也更大,往往也采取外置RAM,并在內(nèi)部采取微處理器如A謹進行控制 處理,其功能更為強大。
然而,上述方案存在以下缺陷1、信道芯片和視頻解碼芯片各自設(shè)計了 RAM 控制器,并各自采取不同的外置RAM進行需要的處理,硬件成本較高;2、增加 了后續(xù)的應(yīng)用方案中電鴻4殳計的復(fù)雜性和風(fēng)險性;3、沒有充分利用^L頻解碼芯 片中的控制器的強大功能。
發(fā)明人在實現(xiàn)本發(fā)明過程中發(fā)現(xiàn),在現(xiàn)有的內(nèi)置RAM的方案中,信道芯片
和視頻解碼芯片也各自設(shè)計了 RAM控制器,由于視頻解碼芯片已經(jīng)具備強大的 RAM控制處理能力,在信道芯片中另外單獨采取RAM控制處理即成為冗余,增加 了設(shè)備成本。

發(fā)明內(nèi)容
本發(fā)明提供信號接收方法、系統(tǒng)、數(shù)據(jù)處理方法及裝置,以實現(xiàn)信道處理 單元設(shè)計的簡化,降低硬件設(shè)計成本,簡化后續(xù)應(yīng)用方案中的電路設(shè)計,同時 降低電路設(shè)計的風(fēng)險,從而從整體上降低了電視信號接收系統(tǒng)的成本的目的。。
本發(fā)明實施例提供一種信號接收方法,包括
信道處理單元向視頻解碼單元傳送待處理數(shù)據(jù);
視頻解碼單元獲取所述待處理數(shù)據(jù),對所述待處理數(shù)據(jù)進行數(shù)據(jù)處理,生 成數(shù)據(jù)處理后的數(shù)據(jù);
將所述數(shù)據(jù)處理后的數(shù)據(jù)傳送回信道處理單元,信道處理單元對所述數(shù)據(jù) 處理后的數(shù)據(jù)進行后續(xù)處理。
本發(fā)明進一步提供了一種信號接收系統(tǒng),包括
信道處理單元,用于向視頻解碼單元傳送待處理數(shù)據(jù),并獲取來自視頻解 碼單元對該待處理數(shù)據(jù)數(shù)據(jù)處理后的數(shù)據(jù),對所述數(shù)據(jù)處理后的數(shù)據(jù)進行后續(xù) 處理;
視頻解碼單元,獲取來自所述信道處理單元的所述待處理數(shù)據(jù),對所述待 處理數(shù)據(jù)進行數(shù)據(jù)處理,生成數(shù)據(jù)處理后的數(shù)據(jù),將所述數(shù)據(jù)處理后的數(shù)據(jù)傳 送回信道處理單元。
及一種視頻解碼裝置,包括
待處理數(shù)據(jù)獲取單元,用于獲取來自信道處理單元的所述待處理數(shù)據(jù); 數(shù)據(jù)處理單元,用于對所述待處理數(shù)據(jù)獲取單元所獲取的待處理數(shù)據(jù)進行 數(shù)據(jù)處理,生成數(shù)據(jù)處理后的數(shù)據(jù);
數(shù)據(jù)傳送單元,用于將所述數(shù)據(jù)處理后的數(shù)據(jù)傳送回信道處理單元。 實施本發(fā)明實施例,通過在視頻解碼單元中實現(xiàn)需要較大內(nèi)存及數(shù)據(jù)處理 功能的解交織數(shù)據(jù)處理和/或糾錯譯碼數(shù)據(jù)處理,信道處理單元可以省去存儲單 元及進一步可省去微處理器,筒化了信道處理單元的設(shè)計,實現(xiàn)了降低硬件設(shè) 計成本,簡化后續(xù)應(yīng)用方案中的電路設(shè)計,同時降低電路設(shè)計的風(fēng)險,充分利
用視頻解碼芯片中的控制器的強大功能,從整體上降低了電視信號接收系統(tǒng)的 成本。


為了更清楚地說明本發(fā)明實施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對實施 例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述 中的附圖僅僅是本發(fā)明的一些實施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付 出創(chuàng)造性勞動性的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
圖l是本發(fā)明實施例一信號接收方法的流程示意圖2是本發(fā)明實施例二信號接收系統(tǒng)的組成示意圖3是本發(fā)明實施例三信道處理單元3的組成示意圖4是本發(fā)明實施例四視頻解碼單元4的組成示意圖。
具體實施例方式
下面將結(jié)合本發(fā)明實施例中的附圖,對本發(fā)明實施例中的技術(shù)方案進行清 楚、完整地描述,顯然,所描述的實施例僅僅是本發(fā)明一部分實施例,而不是 全部的實施例。基于本發(fā)明中的實施例,本領(lǐng)域普通技術(shù)人員在沒有作出創(chuàng)造 性勞動前提下所獲得的所有其他實施例,都屬于本發(fā)明保護的范圍。
請參照圖l所示,本發(fā)明實施例一信號接收方法包括
101,信道處理單元向視頻解碼單元傳送待處理數(shù)據(jù)。
在數(shù)字電視信號的處理過程中,電視臺發(fā)送的圖像及聲音信號先經(jīng)過射頻 處理得到模擬的載波上調(diào)制了數(shù)字信息的信號,然后,射頻處理后的信號進行 AD量化,量化后的電視信號經(jīng)過信道芯片的解調(diào)處理得到二進制的數(shù)字信號, 接著,該數(shù)字信號在信道芯片中的數(shù)字域進行前向糾錯處理,其包括數(shù)據(jù)分組/ 分包(幀同步/包同步),解交織,糾錯譯碼,去隨機化(解擾)四個處理流程, 其中解交織處理是將數(shù)據(jù)的順序按照一定的規(guī)律進行調(diào)整,該過程由處理器通 過簡單的運算來實現(xiàn)。本發(fā)明實施例中,若所述待處理數(shù)據(jù)為待解交織數(shù)據(jù), 則信道處理單元(如信道芯片)不直接對數(shù)據(jù)進行解交織處理,而是將等待 進行解交織的數(shù)據(jù)通過雙向數(shù)據(jù)接口傳送至視頻解碼單元(如視頻解碼芯片),
由視頻解碼單元內(nèi)部的處理器控制實現(xiàn)解交織處理,進一步地,視頻解碼單元 還可進一步對解交織處理后生成的數(shù)據(jù)進行糾錯譯碼處理。本發(fā)明另一實施例 中,信道處理單元也可以僅將解交織處理后的數(shù)據(jù)傳送至視頻處理單元,由視 頻處理單元完成對解交織后的數(shù)據(jù)進行糾錯譯碼處理。所述信道處理單元基于 雙向接口實現(xiàn)與視頻解碼單元之間的數(shù)據(jù)傳輸。
102,視頻解碼單元獲取所述待處理數(shù)據(jù),對所述待處理數(shù)據(jù)進行數(shù)據(jù)處理, 生成處理后的數(shù)據(jù)。視頻解碼單元內(nèi)一般集成了功能較為強大的微處理器,由 于視頻解碼單元在對數(shù)據(jù)進行處理時,需要較大的數(shù)據(jù)存儲量,所以一般視頻
解碼單元采用外置RAM作為數(shù)據(jù)處理時緩存數(shù)據(jù)的存儲單元,當然本領(lǐng)域技術(shù) 人員應(yīng)該明白,采用視頻解碼單元內(nèi)置RAM作為數(shù)據(jù)處理時緩存數(shù)據(jù)的存儲單 元也是可行的。在對信號接收處理過程中, 一般在進行解交織處理時,信道處 理單元需要完成對接收到的信號的解調(diào)處理及前向糾錯處理,而前向糾錯處理
依次包括數(shù)據(jù)同步、解交織、糾錯譯碼、解擾等數(shù)據(jù)處理過程,其中解交織數(shù) 據(jù)處理需要用到較強的微處理器及較大的內(nèi)存空間進行解交織處理,在本發(fā)明 的一實施例中,所述待處理數(shù)據(jù)可以為待交織數(shù)據(jù),信道處理單元將待交織數(shù) 據(jù)傳送至視頻解碼單元,并將待交織數(shù)據(jù)緩存于視頻解碼單元外置RAM中,由 視頻解碼單元中較為強大的微處理器實現(xiàn)對待解交織數(shù)據(jù)的解交織處理,進一 步地,還可以由該微處理器進一步實現(xiàn)解交織后的數(shù)據(jù)進行糾錯譯碼處理,視 頻解碼單元將解交織后的數(shù)據(jù)或解交織處理及糾錯-澤碼處理后的數(shù)據(jù)通過與信 道處理單元的雙向接口傳送回給信道處理單元。在本發(fā)明實施例中由^L頻解碼 單元內(nèi)的緩存控制單元(也即微處理器)完成對所述視頻解碼單元內(nèi)置的存儲 單元或外置的存儲單元的數(shù)據(jù)讀寫控制。
本發(fā)明實施例中,視頻解碼單元的內(nèi)部微處理器在實現(xiàn)對信道處理單元傳 送到待解交織數(shù)據(jù)的處理的同時,還將實現(xiàn)視頻解碼等數(shù)據(jù)處理功能,因此, 為了保證數(shù)據(jù)處理效率,本發(fā)明實施例中外置存儲單元采取兩端口或者雙端口 RAM,這樣在一個端口進行數(shù)據(jù)寫入的同時,另一個端口可以進行數(shù)據(jù)讀取, 從而完成解交織的功能。當然,也可以采取單端口RAM,但就需要多塊單端口 RAM才能同時進行上述的數(shù)據(jù)寫入和讀耳又^操作。 一般情況下,所述采用DDR RAM作為外置RAM,由于視頻解碼單元自身的處理器功能比較強大,而解交 織的運算量一般相對較少,因此在視頻解碼單元的處理器實現(xiàn)自身的視頻解碼
功能的基礎(chǔ)上復(fù)用處理器進行解交織處理并不影響視頻解碼處理,可更加充分 地利用視頻解碼芯片中的控制器的強大功能,并簡化信道處理單元的設(shè)計。
103, ^L頻解碼單元將所述數(shù)據(jù)處理后的數(shù)據(jù)傳送回信道處理單元,信道處 理單元對所述數(shù)據(jù)進行后續(xù)處理。
視頻解碼單元傳送回信道處理單元的數(shù)據(jù)處理后的數(shù)據(jù)為解交織處理后的 數(shù)據(jù),則信道處理單元需對該解交織處理后的數(shù)據(jù)進行糾錯譯碼及解擾等處理, 若視頻解碼單元傳送回信道處理單元的數(shù)據(jù)處理后的數(shù)據(jù)為解交織及糾錯譯碼 處理后的數(shù)據(jù),則信道處理單元需對該解交織及糾錯譯碼處理后的數(shù)據(jù)進行解 擾等處理。
在本實施例中,通過在視頻解碼單元中實現(xiàn)需要較大內(nèi)存及數(shù)據(jù)處理功能 的解交織數(shù)據(jù)處理和/或糾錯譯碼數(shù)據(jù)處理,信道處理單元可以省去存儲單元及 進一步可省去微處理器,簡化了信道處理單元的設(shè)計,實現(xiàn)了降低硬件設(shè)計成 本,簡化后續(xù)應(yīng)用方案中的電路設(shè)計,同時降低電路設(shè)計的風(fēng)險,充分利用視 頻解碼芯片中的控制器的強大功能,從整體上降低了電視信號接收系統(tǒng)的成本。
參考圖2,是本發(fā)明實施例二信號接收系統(tǒng)的組成示意圖,本發(fā)明實施例二 信號接收系統(tǒng)主要包括
射頻處理單元l,用于對接收到的信號進行功率放大、濾波及變頻等處理, 該單元與現(xiàn)有技術(shù)是相同或類似的,在此不予贅述。
A/D量化處理單元2,用于對所述射頻處理單元1處理后的信號進行A/D(模 擬信號轉(zhuǎn)換為數(shù)字信號)轉(zhuǎn)換,該單元與現(xiàn)有技術(shù)是相同或類似的,在此不予贅 述。
信道處理單元3,用于向視頻解碼單元傳送待處理數(shù)據(jù),并獲取來自視頻解 碼單元對該待處理數(shù)據(jù)數(shù)據(jù)處理后的數(shù)據(jù),對所述數(shù)據(jù)處理后的數(shù)據(jù)進行后續(xù) 處理。
參考圖3,該信道處理單元3主要包括輸入接口 11、解調(diào)處理單元12、前 向糾錯單元13、待處理數(shù)據(jù)傳送單元14、數(shù)據(jù)獲取單元15及雙向數(shù)據(jù)接口 16, 其中
輸入接口 11 ,用于接收所述A/D量化處理單元2處理后輸入信號。 解調(diào)處理單元12,用于對所述輸入接口輸入的信號進行解調(diào)處理,得到二 進制的數(shù)字信號。
前向糾錯單元13,對所述解調(diào)處理單元12解調(diào)處理后得到的數(shù)字信號進行
同步處理,生成待解交織數(shù)據(jù),將該待解交織數(shù)據(jù)傳送至所述待處理數(shù)據(jù)傳送
單元14。
待處理數(shù)據(jù)傳送單元14,用于通過所述雙向數(shù)據(jù)接口 15向所述視頻解碼單 元2傳送所述待解交織數(shù)據(jù)。
數(shù)據(jù)獲取單元15,用于通過所述雙向數(shù)據(jù)接口 15獲取來自視頻解碼單元2 對所述待解交織數(shù)據(jù)進行解交織處理后的數(shù)據(jù)或解交織及糾錯譯碼處理后的數(shù)據(jù)。
若所述數(shù)據(jù)獲取單元15所獲取的數(shù)據(jù)為解交織處理后的數(shù)據(jù),則將該解交 織處理后的數(shù)據(jù)交由所述前向糾錯單元13完成后續(xù)的糾錯譯碼處理及解擾處 理,若所述數(shù)據(jù)獲取單元15所獲取的數(shù)據(jù)為解交織及糾錯譯碼處理后的數(shù)據(jù), 則將該解交織處理后的數(shù)據(jù)交由所述前向糾錯單元13完成后續(xù)解擾處理。
所述雙向數(shù)據(jù)接口 16為所述信道處理單元1與所述視頻處理單元2數(shù)據(jù)傳 輸?shù)碾p向通道。
視頻解碼單元4,獲取來自所述信道處理單元的所述待處理數(shù)據(jù),對所述待 處理數(shù)據(jù)進行數(shù)據(jù)處理,生成數(shù)據(jù)處理后的數(shù)據(jù),將所述數(shù)據(jù)處理后的數(shù)據(jù)傳 送回信道處理單元。
參考圖4,該視頻解碼單元4主要包括
雙向傳輸接口 21,用于視頻解碼單元2與所述信道處理單元1之間的數(shù)據(jù) 雙向傳舉敘。
待處理數(shù)據(jù)獲取單元22,用于通過所述雙向傳輸接口 21獲取來自所述信道 處理單元1的待處理數(shù)據(jù)。
數(shù)據(jù)處理單元24,用于對所述待處理數(shù)據(jù)獲取單元22所獲取的待處理數(shù)據(jù) 進行數(shù)據(jù)處理,生成數(shù)據(jù)處理后的數(shù)據(jù)。
具體實現(xiàn)時,若該待處理數(shù)據(jù)為待解交織數(shù)據(jù),則該數(shù)據(jù)處理單元24可以 包括
存儲單元241,用于緩存所述待解交織數(shù)據(jù),該存儲單元241可以為內(nèi)置存 儲單元或外置存儲單元,優(yōu)選地,考慮到視頻解碼處理及解交織處理均需要較 大的內(nèi)存空間, 一般選用外置存儲單元以獲得較大的內(nèi)存空間,本發(fā)明實施例 一4殳采用兩端口 ( 一個輸入端口 , 一個為輸出端口 )的RAM,或雙端口 (雙向
傳輸)RAM,這樣可以同時完成數(shù)據(jù)的寫入和讀取,當然也可以釆取單端口 RAM,但就需要多塊單端口 RAM才能同時進行上述的數(shù)據(jù)寫入和讀取操作。
緩存控制單元242,用于控制系統(tǒng)其它各單元對所述存儲單元241的讀寫操作。
解交織處理單元243,用于對所述存儲單元241中緩存的待解交織數(shù)據(jù)進行 解交織處理,生成解交織后的^t據(jù)。
所述解交織處理單元243對所述存儲單元241的數(shù)據(jù)讀寫由所述緩存控制 單元242控制完成。
可選地,視頻處理單元2還可以包括糾錯譯碼處理單元244,用于對所述解 交織處理單元242解交織后的數(shù)據(jù)進行處理,生成糾錯譯碼后的數(shù)據(jù)。
數(shù)據(jù)傳輸單元23,用于將所述數(shù)據(jù)處理后的數(shù)據(jù)通過所述雙向傳輸接口 21 傳送回所述信道處理單元1,所述數(shù)據(jù)處理后的數(shù)據(jù)可以為所述解交織處理單元 243解交織處理后的數(shù)據(jù)或所述解交織處理單元243解交織處理及所述糾錯譯碼 處理單元244糾錯譯碼處理后的數(shù)據(jù)。
具體實現(xiàn)時,本領(lǐng)域技術(shù)人員應(yīng)該明白所述解交織處理單元243及所述糾 錯譯碼處理單元244均為在所述視頻處理單元2內(nèi)部的微處理器(圖中未示出) 控制下完成相應(yīng)的數(shù)據(jù)處理功能的。由于視頻解碼單元內(nèi)部的處理器功能一般 比較強大的,而解交織的運算量較少,因此在視頻解碼單元的處理器實現(xiàn)自身 的視頻解碼處理等功能的基礎(chǔ)上復(fù)用處理器進行解交織處理并不會影響視頻解 碼處理,可以更加充分地利用視頻解碼單元中的處理器的強大功能。
本發(fā)明實施例通過在視頻解碼單元中實現(xiàn)需要較大內(nèi)存及數(shù)據(jù)處理功能的 解交織數(shù)據(jù)處理和/或糾錯譯碼數(shù)據(jù)處理,信道處理單元可以省去存儲單元及進 一步可省去微處理器,簡化了信道處理單元的設(shè)計,實現(xiàn)了降低硬件設(shè)計成本, 簡化后續(xù)應(yīng)用方案中的電路設(shè)計,同時降低電路設(shè)計的風(fēng)險,充分利用視頻解 碼單元中的控制器的強大功能,從整體上降低了電視信號接收系統(tǒng)的成本。
以上所述僅是本發(fā)明的幾個實施方式,應(yīng)當指出,對于本技術(shù)領(lǐng)域的普通 技術(shù)人員來說,在不脫離本發(fā)明原理的前提下,還可以作若干改進和潤飾,這 些改進和潤飾也應(yīng)視為本發(fā)明的保護范圍。
權(quán)利要求
1、一種信號接收方法,其特征在于,包括信道處理單元向視頻解碼單元傳送待處理數(shù)據(jù);視頻解碼單元獲取所述待處理數(shù)據(jù),對所述待處理數(shù)據(jù)進行數(shù)據(jù)處理,生成數(shù)據(jù)處理后的數(shù)據(jù);將所述數(shù)據(jù)處理后的數(shù)據(jù)傳送回信道處理單元,信道處理單元對所述數(shù)據(jù)處理后的數(shù)據(jù)進行后續(xù)處理。
2、 如權(quán)利要求l所述的方法,其特征在于,所述待處理數(shù)據(jù)為待解交織數(shù) 據(jù),所述對所述待處理數(shù)據(jù)進行數(shù)據(jù)處理,生成數(shù)據(jù)處理后的數(shù)據(jù)包括將所述待解交織數(shù)據(jù)緩存至視頻解碼單元內(nèi)置存儲單元或外置存儲單元, 對所述視頻解碼單元內(nèi)置存儲單元或外置存儲單元中緩存的待解交織數(shù)據(jù)進行 解交織處理,生成解交織后的^:據(jù)。
3、 如權(quán)利要求l所述的方法,其特征在于,所述待處理數(shù)據(jù)為待糾錯譯碼 數(shù)據(jù),所述對所述待處理數(shù)據(jù)進行數(shù)據(jù)處理,生成數(shù)據(jù)處理后的數(shù)據(jù)包括將所述待糾錯譯碼數(shù)據(jù)緩存至視頻解碼單元內(nèi)置存儲單元或外置存儲單 元,對所述視頻解碼單元內(nèi)置存儲單元或外置存儲單元中緩存的待糾錯譯碼數(shù) 據(jù)進行糾錯譯碼處理,生成糾錯譯碼處理后的數(shù)據(jù)。
4、 如權(quán)利要求2或3所述的方法,其特征在于,由視頻解碼單元內(nèi)的緩存 控制單元完成對所述視頻解碼單元內(nèi)置的存儲單元或外置的存儲單元的讀寫控制。
5、 如權(quán)利要求4所述的方法,其特征在于,所述外置存儲單元為一塊兩端 口 RAM,或為雙端口RAM,或為多塊單端口RAM。
6、 一種信號接收系統(tǒng),其特征在于,包括信道處理單元,用于向視頻解碼單元傳送待處理數(shù)據(jù),并獲取來自視頻解碼單元對該待處理數(shù)據(jù)數(shù)據(jù)處理后的數(shù)據(jù),對所述數(shù)據(jù)處理后的數(shù)據(jù)進行后續(xù)處理;視頻解碼單元,獲取來自所述信道處理單元的所述待處理數(shù)據(jù),對所述待 處理數(shù)據(jù)進行數(shù)據(jù)處理,生成數(shù)據(jù)處理后的數(shù)據(jù),將所述數(shù)據(jù)處理后的數(shù)據(jù)傳 送回信道處理單元。
7、 如權(quán)利要求6所述的系統(tǒng),其特征在于,所述信道處理單元包括 待處理數(shù)據(jù)傳送單元,用于向視頻解碼單元傳送待處理數(shù)據(jù); 數(shù)據(jù)獲取單元,用于獲取來自視頻解碼單元對所述待處理數(shù)據(jù)數(shù)據(jù)處理后的數(shù)據(jù)。
8、 如權(quán)利要求6所述的系統(tǒng),其特征在于,所述視頻解碼單元包括 待處理數(shù)據(jù)獲取單元,用于獲取來自所述信道處理單元的所述待處理數(shù)據(jù); 數(shù)據(jù)處理單元,用于對所述待處理數(shù)據(jù)獲取單元所獲取的待處理數(shù)據(jù)進行數(shù)據(jù)處理,生成數(shù)據(jù)處理后的數(shù)據(jù);數(shù)據(jù)傳送單元,用于將所述lt據(jù)處理后的數(shù)據(jù)傳送回信道處理單元。
9、 如權(quán)利8所述的系統(tǒng),其特征在于,所述待處理數(shù)據(jù)為待解交織數(shù)據(jù), 所述數(shù)據(jù)處理單元包括存儲單元,用于緩存所述待解交織數(shù)據(jù);解交織處理單元,用于對所述存儲單元中緩存的待解交織數(shù)據(jù)進行解交織 處理,生成解交織后的數(shù)據(jù)。
10、 如權(quán)利要求9所述的系統(tǒng),其特征在于,所述數(shù)據(jù)處理單元還包括 糾錯譯碼處理單元,用于對所述解交織處理單元解交織后的數(shù)據(jù)進行糾錯譯碼處理,生成糾錯譯碼處理后的數(shù)據(jù)。
11、 如權(quán)利要求9或IO所述的系統(tǒng),其特征在于,所述數(shù)據(jù)處理單元還包括緩存控制單元,用于控制系統(tǒng)其它各單元對所述存儲單元的讀寫操作。
12、 一種視頻解碼裝置,其特征在于,包括待處理數(shù)據(jù)獲取單元,用于獲取來自信道處理單元的所述待處理數(shù)據(jù); 數(shù)據(jù)處理單元,用于對所述待處理數(shù)據(jù)獲取單元所獲取的待處理數(shù)據(jù)進行 數(shù)據(jù)處理,生成數(shù)據(jù)處理后的數(shù)據(jù);數(shù)據(jù)傳送單元,用于將所述數(shù)據(jù)處理后的數(shù)據(jù)傳送回信道處理單元。
13、 如權(quán)利12所述的裝置,其特征在于,所述待處理數(shù)據(jù)為待解交織數(shù)據(jù), 所述數(shù)據(jù)處理單元包括存儲單元,用于緩存所述待解交織數(shù)據(jù);解交織處理單元,用于對所述存儲單元中緩存的待解交織數(shù)據(jù)進行解交織 處理,生成解交織后的數(shù)據(jù)。
14、 如權(quán)利要求12所述的裝置,其特征在于,所述數(shù)據(jù)處理單元還包括 糾錯譯碼處理單元,用于對所述解交織處理單元解交織后的數(shù)據(jù)進行處理,生成糾錯譯碼處理后的數(shù)據(jù)。
15、 如權(quán)利要求12所述的裝置,其特征在于,所述數(shù)據(jù)處理單元還包括 緩存控制單元,用于控制系統(tǒng)其它各單元對所述存儲單元的讀寫操作。
全文摘要
本發(fā)明實施例提供一種信號接收方法,包括信道處理單元向視頻解碼單元傳送待處理數(shù)據(jù);視頻解碼單元獲取所述待處理數(shù)據(jù),對所述待處理數(shù)據(jù)進行數(shù)據(jù)處理,生成數(shù)據(jù)處理后的數(shù)據(jù);將所述數(shù)據(jù)處理后的數(shù)據(jù)傳送回信道處理單元,信道處理單元對所述數(shù)據(jù)處理后的數(shù)據(jù)進行后續(xù)處理。同時本發(fā)明實施例還提供了一種數(shù)據(jù)處理方法、信號接收系統(tǒng)及數(shù)據(jù)處理裝置,通過在視頻解碼單元中實現(xiàn)將需要較大內(nèi)存及數(shù)據(jù)處理功能的解交織數(shù)據(jù)處理和/或糾錯譯碼數(shù)據(jù)處理,信道處理單元可以省去存儲單元及進一步可省去微處理器,簡化了信道處理單元的設(shè)計,實現(xiàn)了降低硬件設(shè)計成本,簡化后續(xù)應(yīng)用方案中的電路設(shè)計,從整體上降低了電視信號接收系統(tǒng)的成本。
文檔編號H04N7/64GK101345869SQ20081002940
公開日2009年1月14日 申請日期2008年7月11日 優(yōu)先權(quán)日2008年7月11日
發(fā)明者胡宇鵬, 蔡朝輝, 黃啟華 申請人:華為技術(shù)有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1