專利名稱:一種用于無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)上的處理芯片的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及無線傳輸領(lǐng)域,特別涉及一種用于無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)上的處理芯片。
背景技術(shù):
無線傳感器網(wǎng)絡(luò)是由大量密集部署在監(jiān)控區(qū)域的自治節(jié)點(diǎn)構(gòu)成的一種自組織網(wǎng) 絡(luò)應(yīng)用系統(tǒng)。它綜合了傳感器技術(shù)、嵌入式計(jì)算技術(shù)、現(xiàn)代網(wǎng)絡(luò)及無線通信技術(shù)、 分布式信息處理技術(shù)等,既是多學(xué)科高度交叉的具有高度挑戰(zhàn)性的前沿研究領(lǐng)域, 也是國內(nèi)外公認(rèn)的具有廣闊發(fā)展前景的高技術(shù)產(chǎn)業(yè)。
節(jié)點(diǎn)的功耗、體積和成本是無線傳感器網(wǎng)絡(luò)所面臨的三大難題,目前的無線傳 感器網(wǎng)絡(luò)節(jié)點(diǎn)一般采用單片機(jī)或嵌入式系統(tǒng)技術(shù),用電路板將電源、通用的處理器 芯片、射頻芯片、傳感器以及一些其他外圍電路連接起來,以軟件作為網(wǎng)絡(luò)協(xié)議和
算法的主要實(shí)現(xiàn)手段,例如CrossBow公司的Mica系列節(jié)點(diǎn)。用這種方法設(shè)計(jì)出來 的節(jié)點(diǎn),由于存在使用的芯片較多,芯片沒有專門針對無線傳感器網(wǎng)絡(luò)這種應(yīng)用環(huán) 境做過優(yōu)化,以及用軟件來實(shí)現(xiàn)協(xié)議和算法的方法效率較低等缺點(diǎn),在功耗和體積 等方面難以滿足無線傳感器網(wǎng)絡(luò)的需要。阻礙了無線傳感器網(wǎng)絡(luò)應(yīng)用的推廣。
隨著SoC (片上系統(tǒng))技術(shù)的發(fā)展和推廣,在一個芯片上集成處理器和其他各 種模塊,使之組成一套系統(tǒng)成為可能,將這種方法應(yīng)用到無線傳感器網(wǎng)絡(luò)領(lǐng)域,將 成為解決上述問題的一種有效途徑。目前,雖然有一些芯片將處理器和無線射頻模 塊集成到一個芯片中,但是這些芯片沒有集成路由等高層網(wǎng)絡(luò)協(xié)議,也沒有集成無 線傳感器網(wǎng)絡(luò)常用算法的協(xié)處理器,只是把處理器和無線射頻作一個簡單的拼湊。 例如,Jennie公司的JN5121-Z01-M0x雖然在一個芯片中集成了處理器、無線模塊, 以及MAC協(xié)議,但是它是將MAC協(xié)議的程序段固化在芯片的ROM中,通過軟件調(diào)度 處理器來實(shí)現(xiàn)MAC協(xié)議。開發(fā)者在使用這些芯片時(shí),需要用軟件實(shí)現(xiàn)高層的網(wǎng)絡(luò)協(xié) 議和算法,這樣對開發(fā)者水平要求很高,既要懂得無線傳感器網(wǎng)絡(luò)的網(wǎng)絡(luò)協(xié)議,又
要懂得應(yīng)用環(huán)境的需要,而設(shè)計(jì)實(shí)現(xiàn)無線傳感器網(wǎng)絡(luò)的網(wǎng)絡(luò)協(xié)議的調(diào)試工作量很大, 非無線傳感器網(wǎng)絡(luò)專業(yè)的開發(fā)者往往難以完成。同時(shí),讓處理器處理這些使用頻率 很高的協(xié)議和算法,既得不到較高的能效比,又浪費(fèi)了處理器的資源。
發(fā)明內(nèi)容
本發(fā)明的目的是克服現(xiàn)有集成有處理器和無線射頻模塊的芯片中,沒有集成路 由協(xié)議以及用于處理網(wǎng)絡(luò)常用算法的協(xié)處理器的缺陷,從而提供一種用于無線傳感 器網(wǎng)絡(luò)節(jié)點(diǎn)上的高效的專用處理芯片。
為了實(shí)現(xiàn)上述目的,本發(fā)明提供了一種用于無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)上的處理芯片, 包括處理器l、程序下載控制器3、程序存儲器4、內(nèi)存5、無線射頻模塊6、 MAC 協(xié)議模塊7、接口模塊9和中斷控制模塊10,還包括協(xié)處理器2、路由協(xié)議模塊8; 其中,所述的處理器1與所述的程序下載控制器3連接,并連接到芯片內(nèi)的總線上; 所述的協(xié)處理器2與總線相連;所述程序下載控制器3除與所述處理器1相連外, 還與所述的程序存儲器4連接,所述程序下載控制器3對芯片外設(shè)備提供程序下載 接口;所述內(nèi)存5、 MAC協(xié)議模塊7、路由協(xié)議模塊8、接口模塊9和中斷控制模 塊10都連接到總線上,所述無線射頻模塊6與所述MAC協(xié)議模塊7連接;所述接 口模塊9對外提供數(shù)據(jù)接口;所述中斷控制模塊10通過中斷連接線與所述處理器1 、 協(xié)處理器2、 MAC協(xié)議模塊7、路由協(xié)議模塊8、接口模塊9連接,所述中斷控制 模塊10還對芯片外設(shè)備提供中斷接口 。
上述技術(shù)方案中,所述的處理器l為芯片中的各個模塊調(diào)度數(shù)據(jù),采用現(xiàn)有的 IP模塊或者開源代碼來實(shí)現(xiàn)。
上述技術(shù)方案中,所述的協(xié)處理器2實(shí)現(xiàn)節(jié)點(diǎn)定位、濾波、FFT變換的計(jì)算操作。
上述技術(shù)方案中,所述的無線射頻模塊6在所述MAC協(xié)議模塊7的控制下完 成對信號的調(diào)制解調(diào)功能,該模塊具有發(fā)送、接收和休眠三種工作模式。
上述技術(shù)方案中,所述的MAC協(xié)議模塊7在所述處理器1的控制下設(shè)定所述 無線射頻模塊6的工作頻率、發(fā)送功率和調(diào)制解調(diào)模式,并由所述處理器l配制它 發(fā)送和接收數(shù)據(jù)的對象,以及工作休眠時(shí)間的分配;所述發(fā)送和接收數(shù)據(jù)的對象是 指所述MAC協(xié)議模塊7發(fā)送和接收數(shù)據(jù)的對象是所述的處理器1還是所述的路由 協(xié)議模塊8。 上述技術(shù)方案中,所述路由協(xié)議模塊8根據(jù)模塊中集成的路由協(xié)議封裝或拆分 數(shù)據(jù)包,并轉(zhuǎn)發(fā)處理后的數(shù)據(jù)包。
上述技術(shù)方案中,所述接口模塊9為芯片提供了各種常用接口,所述常用接口 包括串口、 SPI、 12C、并口以及模數(shù)轉(zhuǎn)換接口。
上述技術(shù)方案中,所述中斷控制模塊10實(shí)現(xiàn)對所述處理器1的中斷接口的擴(kuò)展; 所述中斷控制模塊IO作為所述處理器1的中斷輸入,將芯片內(nèi)的協(xié)處理器模塊2、 MAC協(xié)議模塊7、路由協(xié)議模塊8、接口模塊9、以及芯片外的中斷請求發(fā)送到所述 處理器l的中斷輸入口,并為所述處理器l提供中斷的來源信息。
本發(fā)明的優(yōu)點(diǎn)在于
1、 本發(fā)明的用于無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)上的處理芯片將無線傳感器網(wǎng)絡(luò)中使用頻 率很高的網(wǎng)絡(luò)協(xié)議以及信號處理的算法用硬件邏輯來實(shí)現(xiàn),發(fā)揮硬件邏輯的高效率 性,節(jié)省無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)的功耗。
2、 本發(fā)明的用于無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)上的處理芯片中的處理器根據(jù)軟件調(diào)度各 個模塊,通過編寫不同的軟件,可以用不同的方法調(diào)度硬件模塊,從而實(shí)現(xiàn)各種各 樣的功能,發(fā)揮了軟件的靈活性。
3、 本發(fā)明將無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)的大部分功能在一個芯片中實(shí)現(xiàn),芯片提供了 豐富的傳感器接口,用戶只需在芯片外連接傳感器和電源即可制作成節(jié)點(diǎn),有效的 減少了傳感器節(jié)點(diǎn)的體積。
圖1為本發(fā)明的用于無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)上的處理芯片的結(jié)構(gòu)圖。 圖面說明
1 處理器 2 協(xié)處理器 3 程序下載控制器
4 程序存儲器 5 內(nèi)存 6 無線射頻模塊
7 MAC協(xié)議模塊 8 路由協(xié)議模塊 9 接口模塊 10 中斷控制模塊
具體實(shí)施例方式
下面結(jié)合附圖和具體實(shí)施方式
對本發(fā)明作進(jìn)一步的說明。
如圖1所示,本發(fā)明的用于無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)上的處理芯片包括處理器1、
協(xié)處理器2、程序下載控制器3、程序存儲器4、內(nèi)存5、無線射頻模塊6、 MAC協(xié) 議模塊7、路由協(xié)議模塊8、接口模塊9和中斷控制模塊10。其中,所述的處理器l 與程序下載控制器3連接,并連接到總線上,協(xié)處理器2也與總線相連,程序下載 控制器3除與處理器1相連外,還與程序存儲器4連接,程序下載控制器3對芯片 外設(shè)備提供了程序下載接口;內(nèi)存5、 MAC協(xié)議模塊7、路由協(xié)議模塊8、接口模 塊9和中斷控制模塊10都連接到總線上,無線射頻模塊6則與MAC協(xié)議模塊7連 接。接口模塊9對外提供數(shù)據(jù)接口;中斷控制模塊10通過中斷連接線與處理器1、 協(xié)處理器2、 MAC協(xié)議模塊7、路由協(xié)議模塊8、接口模塊9連接,中斷控制模塊 IO還對外提供中斷接口。
處理器1在本發(fā)明的用于無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)上的處理芯片中起到為各模塊間 調(diào)度數(shù)據(jù)的作用,因此功能無需很強(qiáng),可以選擇現(xiàn)有的IP模塊或者開源代碼來實(shí) 現(xiàn),例如Oregano Systems的MC8051處理器源代碼、ARM系列的處理器模塊等, 也可以自己設(shè)計(jì)。為了節(jié)省功耗、芯片體積和成本,處理器1的工作頻率不需要很 高,12兆赫茲左右就可以接受,數(shù)據(jù)總線寬度在8位左右,地址總線寬度為16位, 可以采用RISC結(jié)構(gòu)的指令集來節(jié)省處理器的規(guī)模。
協(xié)處理器2通過總線與處理器1作交互,由于在無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)專用芯片 中,IIR濾波、FFT信號處理等操作需要做大量的計(jì)算操作,因此在芯片中設(shè)置協(xié) 處理器2專門處理上述的操作,以減輕處理器1的工作負(fù)擔(dān)。協(xié)處理器2中包含和 配置系數(shù)的IIR濾波、FFT等信號處理常用的硬件化的算法,以及節(jié)點(diǎn)定位等無線 傳感器網(wǎng)絡(luò)相關(guān)的硬件化算法。處理器1通過總線來配置協(xié)處理器2,并將要處理 的數(shù)據(jù)通過總線傳給協(xié)處理器2,協(xié)處理器2處理之后,處理器1通過總線讀取處 理之后的數(shù)據(jù),來完成相應(yīng)的數(shù)據(jù)操作。
程序下載控制器3在沒有收到外部命令的時(shí)候,起的是導(dǎo)線的作用,將處理器 1的程序讀取地址線和程序數(shù)據(jù)線直接連接到程序存儲器4上,當(dāng)程序下載控制器3 收到外部命令,要求對程序存儲器4進(jìn)行操作時(shí),程序下載控制器3將隔開處理器 1與程序存儲器4之間的連線,并將處理器1處于復(fù)位狀態(tài),直到完成外部要求的 相應(yīng)操作后,再將處理器1與程序存儲器4相連,并去除處理器1的復(fù)位狀態(tài)。
程序存儲器4用來存儲芯片中所用到的程序,程序存儲器4由FLASH或 EEPROM工藝制作。
內(nèi)存5與處理器1通過總線交互,內(nèi)存5的大小根據(jù)處理器的性能而定,在
4kByte 32Kbyte之間為宜。
無線射頻模塊6在MAC協(xié)議模塊7的控制下完成對信號的調(diào)制解調(diào)功能。無 線射頻模塊6的工作頻率、發(fā)送功率、調(diào)制解調(diào)模式以及工作模式由MAC協(xié)議模 塊7設(shè)定,它具有發(fā)送、接收和休眠三種工作模式。在發(fā)送模式,無線射頻模塊6 將MAC協(xié)議模塊7傳來的數(shù)據(jù)調(diào)制后,從與芯片連接的天線發(fā)送出去。在接收模 式,無線射頻模塊6將天線傳來的無線信號的信號強(qiáng)度以及無線信號解調(diào)后得到的 數(shù)字信號發(fā)送給MAC協(xié)議模塊7。在休眠模式,無線射頻模塊6既不發(fā)送也不接 受信號,并將當(dāng)前不用的電路關(guān)閉,以節(jié)省功耗。
MAC協(xié)議模塊7在處理器1的控制下設(shè)定無線射頻模塊6的工作頻率、發(fā)送 功率和調(diào)制解調(diào)模式,并由處理器l配制它發(fā)送和接收數(shù)據(jù)的對象,以及工作休眠 時(shí)間的分配。MAC協(xié)議模塊7發(fā)送和接收數(shù)據(jù)的對象可以是處理器1,也可以是路 由協(xié)議模塊8。在沒有數(shù)據(jù)要發(fā)送時(shí),MAC協(xié)議模塊7根據(jù)協(xié)議,控制無線射頻模 塊6在接收和休眠兩種模式之間的切換。在接收模式時(shí),MAC協(xié)議模塊7根據(jù)信 號強(qiáng)度和解調(diào)后的信號內(nèi)容來判斷是有用信息還是噪聲,并把有用信息根據(jù)之前處 理器1的配置發(fā)送給處理器1或路由協(xié)議模塊8。當(dāng)MAC協(xié)議模塊7從處理器1 或路由協(xié)議模塊8收到數(shù)據(jù)要求發(fā)送時(shí),它首先將無線射頻模塊6設(shè)置成接收模式 來偵聽信道,當(dāng)判斷目前信道為空時(shí),再將無線射頻模塊6設(shè)置成發(fā)送模式,將數(shù) 據(jù)傳送給無線射頻模塊6后,由無線射頻模塊6通過天線發(fā)送。
路由協(xié)議模塊8由處理器1配置它是否需要工作,以及在工作條件下該模塊中 的工作參數(shù)。如果路由協(xié)議模塊8被配置成不工作,它將處于休眠狀態(tài)。如果路由 協(xié)議模塊8配置成需要工作, 一方面它將接受MAC協(xié)議模塊7傳來的數(shù)據(jù),根據(jù) 路由協(xié)議的設(shè)定來拆包,并判斷該數(shù)據(jù)包是需要上傳到處理器1,還是需要轉(zhuǎn)發(fā), 或是可以忽略;然后根據(jù)判斷結(jié)果,將需要上傳的數(shù)據(jù)上傳到處理器l,將需要轉(zhuǎn)發(fā) 的數(shù)據(jù)根據(jù)協(xié)議重新封裝成數(shù)據(jù)包并交給MAC協(xié)議模塊7發(fā)送;將可以忽略的數(shù) 據(jù)包忽略。另一方面,它將處理器1傳送來的需要發(fā)送的數(shù)據(jù)根據(jù)協(xié)議封裝成數(shù)據(jù) 包發(fā)送到MAC協(xié)議控制模塊7。
上述的無線射頻模塊6、 MAC協(xié)議模塊7和路由協(xié)議模塊8完成了無線網(wǎng)絡(luò)從 物理層到網(wǎng)絡(luò)層的工作。在處理器1配置使用路由協(xié)議模塊8的情況下,網(wǎng)絡(luò)對于 程序來說是完全透明的,程序只要將數(shù)據(jù)發(fā)送到路由協(xié)議模塊8,并從路由協(xié)議模 塊8接收數(shù)據(jù)即可,不用關(guān)心數(shù)據(jù)在無線網(wǎng)絡(luò)中是如何傳輸?shù)?,這在實(shí)際使用中帶
來很大的方便,同時(shí)在無線傳感器網(wǎng)絡(luò)中,無線發(fā)送和接收的使用頻率很高,將這 些網(wǎng)絡(luò)協(xié)議硬件化, 一方面提高了能效比,節(jié)省了功耗,另一方面處理器l不需要 處理網(wǎng)絡(luò)協(xié)議,能有更多資源處理其他任務(wù),間接的提高了處理器的能力。如果想
要使用路由協(xié)議模塊8中沒有包含的路由協(xié)議,處理器1可以關(guān)閉路由協(xié)議模塊8 并直接操作MAC協(xié)議模塊7,這樣做體現(xiàn)了芯片的靈活性和可配置性,當(dāng)然,在 這種情況下,軟件程序需要實(shí)現(xiàn)無線網(wǎng)絡(luò)的網(wǎng)絡(luò)層協(xié)議。
接口模塊9為芯片提供了各種常用接口,該模塊對內(nèi)以總線的方式與處理器1 做交互,對外提供串口、 SPI、 12C、并口以及模數(shù)轉(zhuǎn)換等多種常用的接口。接口模 塊9完成總線的并行數(shù)據(jù)與外部接口的通訊數(shù)據(jù)之間的轉(zhuǎn)換。
中斷控制模塊10的作用在于擴(kuò)展處理器1的中斷資源,它通過總線與處理器1 交互,并將它的中斷輸出接到處理器l的中斷輸入上。同時(shí),它在芯片內(nèi)與協(xié)處理 器2、 MAC協(xié)議模塊7、路由協(xié)議模塊8以及接口模塊9的中斷輸出相連,與芯片外 與芯片相連的中斷輸入引腳相連,并對這些模塊和引腳的輸入做編號。當(dāng)其中一個 模塊或引腳發(fā)出中斷請求時(shí),中斷控制模塊10記錄中斷源的編號,通過處理器1 的中斷接口向處理器l發(fā)出中斷請求,當(dāng)處理器進(jìn)入中斷時(shí),可通過總線向中斷控 制模塊IO讀取中斷編號,根據(jù)編號,處理器1可判別是哪個模塊或引腳發(fā)出的中斷, 并作相應(yīng)的處理。這樣,中斷控制模塊10就完成了對處理器中斷資源的擴(kuò)展。
權(quán)利要求
1. 一種用于無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)上的處理芯片,包括處理器(1)、程序下載控制器(3)、程序存儲器(4)、內(nèi)存(5)、無線射頻模塊(6)、MAC協(xié)議模塊(7)、接口模塊(9)和中斷控制模塊(10);其特征在于,還包括協(xié)處理器(2)、路由協(xié)議模塊(8);其中,所述的處理器(1)與所述的程序下載控制器(3)電連接,并連接到芯片內(nèi)的總線上;所述的協(xié)處理器(2)與總線電連接;所述程序下載控制器(3)與所述處理器(1)電連接,還與所述的程序存儲器(4)電連接,所述程序下載控制器(3)對芯片外設(shè)備提供程序下載接口;所述內(nèi)存(5)、MAC協(xié)議模塊(7)、路由協(xié)議模塊(8)、接口模塊(9)和中斷控制模塊(10)分別電連接到總線上,所述無線射頻模塊(6)與所述MAC協(xié)議模塊(7)電連接;所述接口模塊(9)對外提供數(shù)據(jù)接口;所述中斷控制模塊(10)通過中斷連接線與所述處理器(1)、協(xié)處理器(2)、MAC協(xié)議模塊(7)、路由協(xié)議模塊(8)、接口模塊(9)電連接,所述中斷控制模塊(10)還對芯片外設(shè)備提供中斷接口。
2、 根據(jù)權(quán)利要求1所述的用于無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)上的處理芯片,其特征在于, 所述的處理器(1)采用現(xiàn)有的IP模塊或者開源代碼,為芯片中的各個模塊調(diào)度數(shù) 據(jù)。
3、 根據(jù)權(quán)利要求1所述的用于無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)上的處理芯片,其特征在于, 所述的協(xié)處理器(2)實(shí)現(xiàn)節(jié)點(diǎn)定位、濾波、FFT變換的計(jì)算操作。
4、 根據(jù)權(quán)利要求1所述的用于無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)上的處理芯片,其特征在于, 所述的無線射頻模塊(6)在所述MAC協(xié)議模塊(7)的控制下完成對信號的調(diào)制 解調(diào)功能,該模塊具有發(fā)送、接收和休眠三種工作模式。
5、 根據(jù)權(quán)利要求1所述的用于無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)上的處理芯片,其特征在于, 所述的MAC協(xié)議模塊(7)在所述處理器(1)的控制下設(shè)定所述無線射頻模塊(6) 的工作頻率、發(fā)送功率和調(diào)制解調(diào)模式,并由所述處理器(1)配制它發(fā)送和接收數(shù) 據(jù)的對象,以及工作休眠時(shí)間的分配;所述發(fā)送和接收數(shù)據(jù)的對象是指所述MAC 協(xié)議模塊7發(fā)送和接收數(shù)據(jù)的對象是所述的處理器(1)還是所述的路由協(xié)議模塊(8)。
6、 根據(jù)權(quán)利要求1所述的用于無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)上的處理芯片,其特征在于, 所述路由協(xié)議模塊(8)根據(jù)模塊中集成的路由協(xié)議封裝或拆分?jǐn)?shù)據(jù)包,并轉(zhuǎn)發(fā)處理后的數(shù)據(jù)包。
7、 根據(jù)權(quán)利要求1所述的用于無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)上的處理芯片,其特征在于, 所述接口模塊(9)為芯片提供了各種常用接口,所述常用接口包括串口、 SPI、 12C、 并口以及模數(shù)轉(zhuǎn)換接口。
8、 根據(jù)權(quán)利要求1所述的用于無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)上的處理芯片,其特征在于, 所述中斷控制模塊(10)實(shí)現(xiàn)對所述處理器(1)的中斷接口的擴(kuò)展;所述中斷控制 模塊(10)作為所述處理器(1)的中斷輸入,將芯片內(nèi)的協(xié)處理器模塊(2)、 MAC 協(xié)議模塊(7)、路由協(xié)議模塊(8)、接口模塊(9)、以及芯片外的中斷請求發(fā)送 到所述處理器(1)的中斷輸入口,并為所述處理器(1)提供中斷的來源信息。
全文摘要
本發(fā)明公開了一種用于無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)上的處理芯片,包括處理器、程序下載控制器、程序存儲器、內(nèi)存、無線射頻模塊、MAC協(xié)議模塊、接口模塊和中斷控制模塊,還包括協(xié)處理器、路由協(xié)議模塊;其中,處理器與程序下載控制器連接,并連接到芯片內(nèi)的總線上;協(xié)處理器與總線相連;程序下載控制器還與程序存儲器連接,程序下載控制器對芯片外設(shè)備提供程序下載接口;內(nèi)存、MAC協(xié)議模塊、路由協(xié)議模塊、接口模塊和中斷控制模塊都連接到總線上,無線射頻模塊與MAC協(xié)議模塊連接;接口模塊對外提供數(shù)據(jù)接口;中斷控制模塊通過中斷連接線與處理器、協(xié)處理器、MAC協(xié)議模塊、路由協(xié)議模塊、接口模塊連接,中斷控制模塊還對芯片外設(shè)備提供中斷接口。
文檔編號H04L29/00GK101207602SQ200610169558
公開日2008年6月25日 申請日期2006年12月22日 優(yōu)先權(quán)日2006年12月22日
發(fā)明者莉 崔, 希 黃 申請人:中國科學(xué)院計(jì)算技術(shù)研究所