亚洲狠狠干,亚洲国产福利精品一区二区,国产八区,激情文学亚洲色图

基于光突發(fā)交換網(wǎng)絡(luò)的突發(fā)包發(fā)送系統(tǒng)及方法

文檔序號(hào):7963021閱讀:324來(lái)源:國(guó)知局

專利名稱::基于光突發(fā)交換網(wǎng)絡(luò)的突發(fā)包發(fā)送系統(tǒng)及方法
技術(shù)領(lǐng)域
:本發(fā)明涉及光突發(fā)交換
技術(shù)領(lǐng)域
,尤其是一種基于光突發(fā)交換網(wǎng)絡(luò)的快速高效分類和組裝業(yè)務(wù)數(shù)據(jù)包,大容量緩沖突發(fā)包,并且精確的定時(shí)發(fā)送突發(fā)包的突發(fā)包發(fā)送系統(tǒng),以及基于該突發(fā)包發(fā)送系統(tǒng)的突發(fā)包發(fā)送方法。
背景技術(shù)
:隨著互聯(lián)網(wǎng)規(guī)模的不斷擴(kuò)大和新興業(yè)務(wù)的出現(xiàn),互聯(lián)網(wǎng)絡(luò)業(yè)務(wù)進(jìn)入了飛速增長(zhǎng)時(shí)期,由于業(yè)務(wù)的多樣性和多變性,傳統(tǒng)的核心交換網(wǎng)絡(luò)已經(jīng)難以適應(yīng)互聯(lián)網(wǎng)發(fā)展的需要。為了解決這樣的問題,光網(wǎng)絡(luò)技術(shù)誕生了,目前光網(wǎng)絡(luò)采用的是靜態(tài)或動(dòng)態(tài)波長(zhǎng)路由,也就是光電路交換(OpticalCircuitSwitching,簡(jiǎn)稱OCS)機(jī)制,這種OCS機(jī)制協(xié)議相對(duì)筒單,技術(shù)成熟,也容易實(shí)現(xiàn)。但是這種機(jī)制與傳統(tǒng)的電路交換機(jī)制類似,當(dāng)建立和拆除一條通道需要一定的時(shí)間,而且這個(gè)時(shí)間與它連接的保持時(shí)間無(wú)關(guān),主要決定于端到端的信令時(shí)間。當(dāng)連接保持時(shí)間比較短時(shí),必然信道的利用率會(huì)下降,因此,它并不適合與持續(xù)增長(zhǎng)且變化無(wú)常的因特網(wǎng)流量,還必須對(duì)網(wǎng)絡(luò)節(jié)點(diǎn)進(jìn)行適當(dāng)?shù)暮?jiǎn)化。對(duì)于上述問題,光突發(fā)交換(OpticalBurstSwitching,簡(jiǎn)稱OBS)是一種較好的處理辦法,在OBS網(wǎng)絡(luò)中,基本交換單位為突發(fā)包(burst),突發(fā)包有很多的IP分組構(gòu)成,這些IP分組具有相同的出口邊緣路由器地址以及相同的服務(wù)質(zhì)量(QualityofService,簡(jiǎn)稱QoS)。OBS節(jié)點(diǎn)包括核心節(jié)點(diǎn)與邊緣節(jié)點(diǎn),如圖1所示,為現(xiàn)有技術(shù)中OBS網(wǎng)絡(luò)的邊緣節(jié)點(diǎn)的組包發(fā)送流程示意圖,包括以下步驟步驟101,邊緣節(jié)點(diǎn)將各類業(yè)務(wù)接口進(jìn)入的具有相同出口邊緣路由器地址和相同的QoS要求的IP分組會(huì)聚成長(zhǎng)度比IP分組大很多的突發(fā)包;步驟102,當(dāng)突發(fā)包的長(zhǎng)度達(dá)到網(wǎng)絡(luò)要求的數(shù)據(jù)長(zhǎng)度門限,或者當(dāng)突發(fā)包的生存時(shí)間達(dá)到要求時(shí)間門限的時(shí)候,邊緣節(jié)點(diǎn)將不再向該突發(fā)包添加IP數(shù)據(jù),同時(shí)向調(diào)度器發(fā)送一個(gè)突發(fā)包組裝完畢信號(hào),使該突發(fā)包進(jìn)入調(diào)度隊(duì)列并且將突發(fā)數(shù)據(jù)分組進(jìn)行緩存;步驟103,調(diào)度器發(fā)送生成的預(yù)約信息到核心節(jié)點(diǎn)預(yù)約網(wǎng)絡(luò)資源,此時(shí)在中間核心節(jié)點(diǎn),控制分組經(jīng)過光/電/光交換和電信息處理,為相應(yīng)的光突發(fā)分組預(yù)留資源;步驟104,緩存內(nèi)的突發(fā)數(shù)據(jù)分組不需進(jìn)行光/電/光處理,可以通過控制分組事先配置好的鏈路從源節(jié)點(diǎn)直接透明(全光,即不進(jìn)行光/電/光處理)的傳送到目的節(jié)點(diǎn)。在物理信道上,可以由同一光纖中的不同波長(zhǎng)來(lái)傳遞IP數(shù)據(jù)分組,而在時(shí)間上控制分組也是提前于突發(fā)數(shù)據(jù)分組一段時(shí)間(即偏置時(shí)間)進(jìn)行發(fā)送。這種方式好比一個(gè)旅行團(tuán)(相當(dāng)于一個(gè)突發(fā))在旅行之前,事先派一個(gè)人(相當(dāng)于控制分組)去預(yù)訂車票和飯店等,而后面的旅行團(tuán)只要按照預(yù)定的信息旅行即可。在0BS網(wǎng)絡(luò)下,如何在0BS的邊緣節(jié)點(diǎn)實(shí)現(xiàn)快速、高效的對(duì)業(yè)務(wù)數(shù)據(jù)包進(jìn)行分類組裝,大容量緩存突發(fā)包,并精確的定時(shí)發(fā)送突發(fā)包(即偏置時(shí)間)是0BS網(wǎng)絡(luò)實(shí)現(xiàn)的一個(gè)關(guān)鍵問題。為了實(shí)現(xiàn)這種OBS機(jī)制,現(xiàn)在采用網(wǎng)絡(luò)處理器對(duì)各種數(shù)據(jù)包進(jìn)行組裝。網(wǎng)絡(luò)處理器先將業(yè)務(wù)端的IP數(shù)據(jù)分組存入同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器(SynchronousDynamicRandomAccessMemory,簡(jiǎn)稱SDRAM)緩存區(qū),然后提取IP地址,通過IP地址查詢光節(jié)點(diǎn)號(hào),再根據(jù)光節(jié)點(diǎn)號(hào)將SDRAM緩沖區(qū)中的數(shù)據(jù)存入SDRAM相應(yīng)的數(shù)據(jù)區(qū),等到一個(gè)突發(fā)包達(dá)到時(shí)間門限或包長(zhǎng)門限時(shí),網(wǎng)絡(luò)處理器將突發(fā)包消息發(fā)送到調(diào)度芯片,同時(shí)將數(shù)據(jù)發(fā)送到光發(fā)射芯片緩存。這種利用網(wǎng)絡(luò)處理器的組裝方式需要將數(shù)據(jù)從物理層芯片取出后,再在SDRAM進(jìn)行2次緩存或者在SDRAM進(jìn)行1次緩存并維護(hù)一張突發(fā)包鏈表,這兩種方式效率都比較低,同時(shí)網(wǎng)絡(luò)處理器對(duì)硬件的控制能力不強(qiáng),實(shí)時(shí)性不夠,在突發(fā)包發(fā)送時(shí)容易造成擁塞,且難以緊湊發(fā)送,必須外接高速緩存才能達(dá)到精確定時(shí)發(fā)送的目的。除此之外,這種方式對(duì)突發(fā)包各種參數(shù)的配置不靈活,很難實(shí)現(xiàn)自適應(yīng)組裝算法,統(tǒng)計(jì)手段也比較貧乏。為了提高組裝和發(fā)送的效率,可以使用高速靜態(tài)隨機(jī)存儲(chǔ)器(STATICRandomAccessMemory,簡(jiǎn)稱SRAM)進(jìn)行緩存,這樣雖然可以^是高系統(tǒng)存取訪問帶寬,并且解決系統(tǒng)定時(shí)發(fā)送的讀寫沖突問題,但是現(xiàn)有的SRAM的容量遠(yuǎn)未達(dá)到組裝的要求,而且擴(kuò)展能力弱,成本高昂。
發(fā)明內(nèi)容本發(fā)明的目的是針對(duì)于現(xiàn)有技術(shù)在實(shí)現(xiàn)OBS機(jī)制時(shí)出現(xiàn)的諸種缺陷,提出了一種基于光突發(fā)交換網(wǎng)絡(luò)的突發(fā)包發(fā)送系統(tǒng)及方法,能夠?qū)崿F(xiàn)突發(fā)包的高速組裝、海量數(shù)據(jù)緩存,并且精確定時(shí)發(fā)送的功能。為實(shí)現(xiàn)上述目的,本發(fā)明提供了一種基于光突發(fā)交換網(wǎng)絡(luò)的突發(fā)包發(fā)送系統(tǒng),包括業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊,與緩存器相連,用于接收業(yè)務(wù)數(shù)據(jù)包并提取描述信息,再將所述業(yè)務(wù)數(shù)據(jù)包和描述信息存儲(chǔ)在所述緩存器中;突發(fā)包生成與信息維護(hù)模塊,與所述緩存器相連,用于根據(jù)轉(zhuǎn)發(fā)等價(jià)類狀態(tài)參數(shù)表對(duì)業(yè)務(wù)數(shù)據(jù)包進(jìn)行組裝,并更新轉(zhuǎn)發(fā)等價(jià)類(ForwardingEquivalenceClass,簡(jiǎn)稱FEC)狀態(tài)信息和/或轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息,當(dāng)突發(fā)包達(dá)到包長(zhǎng)門限時(shí),輸出轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息和/或轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息;SDRAM控制器,與所述緩存器和突發(fā)包生成與信息維護(hù)模塊相連,用于對(duì)外部SDRAM執(zhí)行突發(fā)包的讀寫操作;突發(fā)包緩存,與所述SDRAM控制器和光物理層器件相連,用于為突發(fā)包發(fā)送提供緩存空間;待發(fā)送突發(fā)包信息接收處理模塊,與所述突發(fā)包生成與信息維護(hù)模塊和SDRAM控制器以及突發(fā)包緩存相連,用于調(diào)用所述SDRAM控制器將突發(fā)包存入突發(fā)包緩存,然后再?gòu)乃鐾话l(fā)包緩存中讀出突發(fā)包,并轉(zhuǎn)化成光突發(fā)數(shù)據(jù)包發(fā)送到目的地址。在上述技術(shù)方案中,所述緩存器進(jìn)一步包括信息緩存和數(shù)據(jù)緩存,所述信息緩存與所述業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊和突發(fā)包生成與信息維護(hù)模塊相連,用于存儲(chǔ)當(dāng)前業(yè)務(wù)數(shù)據(jù)包的描述信息;所述數(shù)據(jù)緩存與所述業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊和突發(fā)包生成與信息維護(hù)模塊,以及所述SDRAM控制器相連,用于存儲(chǔ)當(dāng)前業(yè)務(wù)數(shù)據(jù)包。在上述技術(shù)方案中,還可以包括時(shí)間輪詢檢測(cè)器,與所述待發(fā)送突發(fā)包信息接收處理模塊相連,用于檢測(cè)突發(fā)包達(dá)到時(shí)間門限時(shí),輸出轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息和/或轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息。進(jìn)一步地,還可以包括轉(zhuǎn)發(fā)等價(jià)類訪問仲裁器,與所述突發(fā)包生成與信息維護(hù)模塊和時(shí)間輪詢檢測(cè)器相連,用于在所述突發(fā)包生成與信息維護(hù)模塊和時(shí)間輪詢檢測(cè)器都需要對(duì)轉(zhuǎn)發(fā)等價(jià)類狀態(tài)表和轉(zhuǎn)發(fā)等價(jià)類參數(shù)表進(jìn)行讀寫操作時(shí),仲裁對(duì)所述轉(zhuǎn)發(fā)等價(jià)類狀態(tài)表和轉(zhuǎn)發(fā)等價(jià)類參數(shù)表的使用權(quán)。進(jìn)一步地,還可以包括突發(fā)包信息生成器,與所述突發(fā)包生成與信息維護(hù)模塊和時(shí)間輪詢檢測(cè)器以及所述待發(fā)送突發(fā)包信息接收處理模塊相連,用于將所述突發(fā)包生成與信息維護(hù)模塊和時(shí)間輪詢檢測(cè)器發(fā)出的轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息和/或轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息整合為統(tǒng)一的對(duì)外接口。在上述技術(shù)方案中,還可以包括精確定時(shí)器,與所述待發(fā)送突發(fā)包信息接收處理模塊相連,用于在發(fā)送突發(fā)包數(shù)據(jù)之前預(yù)留固定長(zhǎng)度的發(fā)送啟動(dòng)時(shí)間。為實(shí)現(xiàn)上述目的,本發(fā)明還提供了一種基于光突發(fā)交換網(wǎng)絡(luò)的突發(fā)包發(fā)送的方法,包括以下步驟步驟1,業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊將進(jìn)入的業(yè)務(wù)數(shù)據(jù)及相關(guān)的描述信息寫入緩存器;步驟2,突發(fā)包生成與信息維護(hù)模塊將所述業(yè)務(wù)數(shù)據(jù)經(jīng)由SDRAM控制器存入SDRAM以構(gòu)成突發(fā)包,當(dāng)所述突發(fā)包達(dá)到包長(zhǎng)門限時(shí),所述突發(fā)包生成與信息維護(hù)模塊向突發(fā)包信息生成器發(fā)出突發(fā)包發(fā)送請(qǐng)求;步驟3,所述突發(fā)包信息生成器將突發(fā)包描述信息發(fā)給調(diào)度芯片;步驟4,待發(fā)送突發(fā)包信息接收處理模塊接收到所述調(diào)度芯片發(fā)出的調(diào)度信號(hào)和所述突發(fā)包描述信息時(shí),啟動(dòng)精確定時(shí)器進(jìn)行倒計(jì)時(shí),同時(shí)經(jīng)由SDR細(xì)控制器將SDRAM內(nèi)的所述突發(fā)包約定長(zhǎng)度數(shù)據(jù)寫入突發(fā)包緩存;步驟5,當(dāng)?shù)竭_(dá)發(fā)送時(shí)刻時(shí),所述待發(fā)送突發(fā)包信息接收處理模塊將所述突發(fā)包緩存中的突發(fā)包數(shù)據(jù)讀出轉(zhuǎn)換成光突發(fā)數(shù)據(jù)包,并發(fā)送到目的地址。同時(shí)實(shí)時(shí)檢查所述突發(fā)包緩存的數(shù)據(jù)量是否低于安全值,當(dāng)數(shù)據(jù)量低于安全值時(shí),繼續(xù)向SDRAM控制器送出地址信息和讀請(qǐng)求,將突發(fā)包剩余部分的約定長(zhǎng)度數(shù)據(jù)寫入突發(fā)包緩存,直至整個(gè)突發(fā)包讀取并發(fā)送完畢。在上述技術(shù)方案中,所述步驟l進(jìn)一步包括步驟ll,當(dāng)業(yè)務(wù)數(shù)據(jù)進(jìn)入所述業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊時(shí),所述業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊將所述業(yè)務(wù)數(shù)據(jù)的數(shù)據(jù)寬度串并轉(zhuǎn)換成內(nèi)部總線寬度,并寫入lt據(jù)緩存;步驟12,所述業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊提取所述業(yè)務(wù)數(shù)據(jù)的描述信息,并存入信息緩存。其中所述步驟12具體為所述業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊提取所述IP數(shù)據(jù)的業(yè)務(wù)地址和服務(wù)質(zhì)量,并存入信息緩存。所述步驟2進(jìn)一步包括步驟21,所述突發(fā)包生成與信息維護(hù)模塊依次讀取所述信息緩存中的所述業(yè)務(wù)數(shù)據(jù)的描述數(shù)據(jù),并查出對(duì)應(yīng)的轉(zhuǎn)發(fā)等價(jià)類號(hào);步驟22,所述突發(fā)包生成與信息維護(hù)模塊將所述轉(zhuǎn)發(fā)等價(jià)類號(hào)碼發(fā)送到轉(zhuǎn)發(fā)等價(jià)類訪問仲裁器模塊,獲取轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息和/或轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息,并獲得業(yè)務(wù)數(shù)據(jù)包的SDRAM存儲(chǔ)地址信息;步驟23,所述突發(fā)包生成與信息維護(hù)模塊將所述業(yè)務(wù)數(shù)據(jù)包經(jīng)由SDRAM控制器存入所述SDRAM存儲(chǔ)地址;步驟24,當(dāng)所述突發(fā)包生成與信息維護(hù)模塊檢測(cè)到突發(fā)包達(dá)到包長(zhǎng)門限時(shí),所述突發(fā)包生成與信息維護(hù)模塊向突發(fā)包信息生成器發(fā)出包括所述轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息的突發(fā)包發(fā)送請(qǐng)求,并且更新所述轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息。而所述步驟22進(jìn)一步包括步驟221,所述突發(fā)包生成與信息維護(hù)模塊將所述轉(zhuǎn)發(fā)等價(jià)類號(hào)碼發(fā)送到轉(zhuǎn)發(fā)等價(jià)類訪問仲裁器模塊,并申請(qǐng)轉(zhuǎn)發(fā)等價(jià)類狀態(tài)與組裝參數(shù)表的使用權(quán);步驟222,當(dāng)所述等價(jià)類訪問仲裁器模塊返回轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息和/或轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息時(shí),所述突發(fā)包生成與信息維護(hù)模塊判斷該轉(zhuǎn)發(fā)等價(jià)類是否允許組裝,是則執(zhí)行步驟223;否則向所述數(shù)據(jù)緩存發(fā)送拋棄該業(yè)務(wù)數(shù)據(jù)包的命令,并返回步驟21;步驟223,所述突發(fā)包生成與信息維護(hù)模塊判斷所述轉(zhuǎn)發(fā)等價(jià)類的突發(fā)包是否已存在,是則執(zhí)行步驟225,否則執(zhí)行步驟224;步驟224,所述突發(fā)包生成與信息維護(hù)模塊申請(qǐng)SDRAM空間,讀取并更新當(dāng)前SDRAM基地址計(jì)數(shù)器,獲得突發(fā)包的SDRAM存儲(chǔ)使用空間;步驟225,運(yùn)算獲得突發(fā)包包長(zhǎng)信息和當(dāng)前的SDRAM存儲(chǔ)地址信息。這時(shí)所述步驟23具體為所述突發(fā)包生成與信息維護(hù)模塊向SDR雄控制器發(fā)出寫入請(qǐng)求,并將該業(yè)務(wù)數(shù)據(jù)從數(shù)據(jù)緩存中經(jīng)由SDRAM控制器寫入所述當(dāng)前的SDRAM存儲(chǔ)地址。在所述步驟22后,除了可以判斷包長(zhǎng)門限,還可以通過時(shí)間輪詢檢測(cè)器檢測(cè)是否達(dá)到時(shí)間門限的方式,具體操作為步驟231,時(shí)間輪詢檢測(cè)器向轉(zhuǎn)發(fā)等價(jià)類訪問仲裁器送出當(dāng)前轉(zhuǎn)發(fā)等價(jià)類號(hào)碼,并申請(qǐng)轉(zhuǎn)發(fā)等價(jià)類狀態(tài)表和轉(zhuǎn)發(fā)等價(jià)類參數(shù)表的使用權(quán);步驟232,所述轉(zhuǎn)發(fā)等價(jià)類訪問仲裁器模塊向所述時(shí)間輪詢檢測(cè)器返回轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息和/或轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息;步驟233,所述時(shí)間輪詢檢測(cè)器檢測(cè)所述轉(zhuǎn)發(fā)等價(jià)類號(hào)碼是否達(dá)到時(shí)間門限,是則將所述轉(zhuǎn)發(fā)等價(jià)類狀態(tài)參數(shù)發(fā)送給突發(fā)包信息生成器,并更新所述轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息和/或轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息,否則執(zhí)行步驟234;步驟234,所述時(shí)間輪詢檢測(cè)器釋放對(duì)所述轉(zhuǎn)發(fā)等價(jià)類狀態(tài)參數(shù)表的使用權(quán),并轉(zhuǎn)回所述步驟231對(duì)下一轉(zhuǎn)發(fā)等價(jià)類號(hào)碼進(jìn)行檢查。所述步驟4進(jìn)一步包括步驟41,待發(fā)送突發(fā)包信息接收處理模塊接收到所述調(diào)度芯片發(fā)出的調(diào)度信號(hào)和突發(fā)包信息接收緩存中的所述突發(fā)包描述信息時(shí),同時(shí)啟動(dòng)精確定時(shí)器開始倒計(jì)時(shí);步驟42,向SDRAM控制器送出包括突發(fā)包地址信息的讀請(qǐng)求,并經(jīng)由SDRAM控制器將SDRAM中的所述突發(fā)包約定長(zhǎng)度數(shù)據(jù)寫入突發(fā)包緩存。而所述步驟5進(jìn)一步包括步驟51,當(dāng)檢測(cè)到已到達(dá)發(fā)送時(shí)刻,所述待發(fā)送突發(fā)包信息接收處理模塊讀取所述突發(fā)包緩存中的突發(fā)包轉(zhuǎn)換成光突發(fā)數(shù)據(jù)包;同時(shí)實(shí)時(shí)檢查所述突發(fā)包緩存的數(shù)據(jù)量是否低于安全值,當(dāng)數(shù)據(jù)量低于安全值時(shí),繼續(xù)向SDRAM控制器送出地址信息和讀請(qǐng)求,將突發(fā)包剩余部分的約定長(zhǎng)度數(shù)據(jù)寫入突發(fā)包緩存,直至整個(gè)突發(fā)包讀取并發(fā)送完畢。所述SDRAM控制器的讀寫操作進(jìn)一步包括步驟IOO,初始化SDRAM,并進(jìn)入等待讀寫的空閑狀態(tài),同時(shí)啟動(dòng)刷新定時(shí)器,當(dāng)?shù)竭_(dá)刷新時(shí)間,對(duì)SDRAM進(jìn)行刷新操作;步驟IOI,當(dāng)檢測(cè)到寫入請(qǐng)求信號(hào)時(shí),采用突發(fā)寫模式從請(qǐng)求的寫地址開始連續(xù)的將數(shù)據(jù)寫入SDRAM,直到整個(gè)業(yè)務(wù)數(shù)據(jù)包寫入完畢,再返回空閑狀態(tài);步驟102,當(dāng)檢測(cè)到包含約定數(shù)據(jù)長(zhǎng)度的讀請(qǐng)求信號(hào)時(shí),采用突發(fā)讀模式從請(qǐng)求的讀地址開始讀取所述約定數(shù)據(jù)長(zhǎng)度的數(shù)據(jù)送給突發(fā)包緩存,再返回空閑狀態(tài)。在上述技術(shù)方案中,所述將該業(yè)務(wù)數(shù)據(jù)從數(shù)據(jù)緩存中經(jīng)由SDRAM控制器寫入所述當(dāng)前的SDRAM存儲(chǔ)地址的操作具體為將該業(yè)務(wù)數(shù)據(jù)從數(shù)據(jù)緩存中讀出,并經(jīng)由SDRAM控制器從SDRAM中的所述當(dāng)前的SDRAM存儲(chǔ)地址開始,按照地址空間連續(xù)的寫入。所述獲取轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息和/或轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息的操作具體為獲得所述轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息和/或轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息,其中所述轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息包括空標(biāo)志位,用于進(jìn)行新突發(fā)包初始化的;SDRAM起始地址,用于指示當(dāng)前突發(fā)包的起始存儲(chǔ)地址;當(dāng)前SDRAM寫入地址,用于指示該突發(fā)包下一個(gè)業(yè)務(wù)數(shù)據(jù)的存儲(chǔ)地址;當(dāng)前突發(fā)包長(zhǎng)度,用于判斷包長(zhǎng)是否超過包長(zhǎng)門限;突發(fā)包生成時(shí)間,用于判斷突發(fā)包是否超過時(shí)間門限;所述轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息包括使用標(biāo)志,用于判斷當(dāng)前組裝參數(shù)是否正在被使用;使能標(biāo)志,用于判斷當(dāng)前轉(zhuǎn)發(fā)等價(jià)類是否能夠組裝;突發(fā)包長(zhǎng)度門限,用于提供包長(zhǎng)門限;突發(fā)包時(shí)間門限,用于提供時(shí)間門限;突發(fā)包基地址增量,用于申請(qǐng)SDRAM空間?;谏鲜龅募夹g(shù)方案,本發(fā)明具有以下優(yōu)點(diǎn)1、本發(fā)明對(duì)外部進(jìn)入的業(yè)務(wù)數(shù)據(jù)包的數(shù)據(jù)和描述信息分別存儲(chǔ),僅對(duì)描述信息進(jìn)行相應(yīng)處理,避免了對(duì)業(yè)務(wù)數(shù)據(jù)包中的數(shù)據(jù)的多次轉(zhuǎn)移和操作,提高了組裝效率。2、本發(fā)明采用SDRAM的突發(fā)讀寫模式,在寫入業(yè)務(wù)數(shù)據(jù)時(shí)整個(gè)業(yè)務(wù)數(shù)據(jù)包一次性寫入SDRAM,在讀取突發(fā)包時(shí),超前預(yù)讀一部分突發(fā)包數(shù)據(jù)到突發(fā)包緩存,這樣可最大程度的提高SDRAM數(shù)據(jù)總線的利用效率,并在宏觀上提高了讀寫速度,從而不需要使用高速SR雄就可以達(dá)到相近的效果,容量和成本都要更優(yōu)越。3、本發(fā)明通過維護(hù)和更新FEC狀態(tài)和參數(shù)表,進(jìn)行業(yè)務(wù)數(shù)據(jù)包驅(qū)動(dòng)和即時(shí)輪詢的方式檢查包長(zhǎng)門限和時(shí)間門限,配置方式和維護(hù)都比較靈活。4、本發(fā)明在使用SDRAM空間的時(shí)候,采用動(dòng)態(tài)申請(qǐng)的方式,而不是固定分配的內(nèi)存空間,對(duì)突發(fā)包的存儲(chǔ)采用連續(xù)地址空間,在內(nèi)存空間的使用上靈活高效。下面通過附圖和實(shí)施例,對(duì)本發(fā)明的技術(shù)方案做進(jìn)一步的詳細(xì)描述。圖1為現(xiàn)有技術(shù)中0BS網(wǎng)絡(luò)的邊緣節(jié)點(diǎn)的組包發(fā)送流程示意圖。圖2為本發(fā)明基于光突發(fā)交換網(wǎng)絡(luò)的突發(fā)包發(fā)送系統(tǒng)的實(shí)施例一的結(jié)構(gòu)示意圖。圖3為本發(fā)明基于光突發(fā)交換網(wǎng)絡(luò)的突發(fā)包發(fā)送系統(tǒng)的實(shí)施例二的結(jié)構(gòu)示意圖。圖4為本發(fā)明基于光突發(fā)交換網(wǎng)絡(luò)的突發(fā)包發(fā)送系統(tǒng)的實(shí)施例三的結(jié)構(gòu)示意圖。圖5為本發(fā)明基于光突發(fā)交換網(wǎng)絡(luò)的突發(fā)包發(fā)送系統(tǒng)的實(shí)施例四的結(jié)構(gòu)示意圖。圖。圖7為本發(fā)明中業(yè)務(wù)數(shù)據(jù)包接收與信息提取的操作流程示意圖。圖8為本發(fā)明中突發(fā)包生成與突發(fā)包信息維護(hù)的操作流程示意圖。圖9為本發(fā)明中時(shí)間輪詢檢測(cè)的操作流程示意圖。圖10為待發(fā)送突發(fā)包信息接收處理的操作流程示意圖。圖11為SDRAM控制器的讀寫操作流程示意圖。具體實(shí)施例方式本發(fā)明提出的網(wǎng)絡(luò)的突發(fā)包發(fā)送系統(tǒng),能夠在發(fā)送之前突發(fā)包數(shù)據(jù)預(yù)讀到突發(fā)包緩存中,從而大大的提高了數(shù)據(jù)總線的使用效率,并且提高了突發(fā)包發(fā)送的速度;并且在業(yè)務(wù)數(shù)據(jù)包進(jìn)入時(shí),只對(duì)描述信息進(jìn)行相應(yīng)的處理,減少了對(duì)數(shù)據(jù)的多次轉(zhuǎn)移,也加快了整個(gè)系統(tǒng)的處理速度。如圖2所示,為本發(fā)明基于光突發(fā)交換網(wǎng)絡(luò)的突發(fā)包發(fā)送系統(tǒng)的實(shí)施例一的結(jié)構(gòu)示意圖,包括業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊l、緩存器2、突發(fā)包生成與信息維護(hù)模塊3、SDR扁控制器4、突發(fā)包緩存5以及待發(fā)送突發(fā)包信息接收處理模塊6,其中業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊1用于接收進(jìn)入的業(yè)務(wù)數(shù)據(jù)包,并從業(yè)務(wù)數(shù)據(jù)包中提取出描述信息,再將業(yè)務(wù)數(shù)據(jù)包和描述信息存儲(chǔ)在緩存器2中,描述信息包括業(yè)務(wù)數(shù)據(jù)包長(zhǎng)度、業(yè)務(wù)源地址、業(yè)務(wù)目的地址以及QoS字段等;突發(fā)包生成與信息維護(hù)模塊3與緩存器2相連,能夠根據(jù)FEC狀態(tài)表和參數(shù)表7對(duì)業(yè)務(wù)數(shù)據(jù)包進(jìn)行組裝,并更新FEC狀態(tài)參數(shù)信息,當(dāng)檢測(cè)到突發(fā)包的包長(zhǎng)達(dá)到包長(zhǎng)門限時(shí),輸出FEC狀態(tài)參數(shù)信息到調(diào)度芯片;SDRAM控制器4與緩存器2和突發(fā)包生成與信息維護(hù)模塊3相連,可以對(duì)外部SDRAM執(zhí)行突發(fā)包的讀寫操作;待發(fā)送突發(fā)包信息接收處理模塊6與突發(fā)包生成與信息維護(hù)模塊3和SDRAM控制器4以及突發(fā)包緩存5相連,其功能是收到調(diào)度芯片發(fā)出的發(fā)送指令后,調(diào)用SDRAM控制器4將突發(fā)包存入突發(fā)包緩存5,然后再?gòu)耐话l(fā)包緩存5中讀出突發(fā)包,并轉(zhuǎn)化成光突發(fā)數(shù)據(jù)包發(fā)送到目的地址;突發(fā)包緩存5與SDRAM控制器和光物理層器件相連,在發(fā)送階段為突發(fā)包提供緩存空間,從而實(shí)現(xiàn)預(yù)先讀取,保證發(fā)送時(shí)的通道暢通和效率。如圖3所示,為本發(fā)明基于光突發(fā)交換網(wǎng)絡(luò)的突發(fā)包發(fā)送系統(tǒng)的實(shí)施例二的結(jié)構(gòu)示意圖,與上一實(shí)施例相比,本實(shí)施例中緩存器2進(jìn)一步包括信息緩存21和數(shù)據(jù)緩存22,信息緩存21與業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊1和突發(fā)包生成與信息維護(hù)模塊3相連,可以存儲(chǔ)當(dāng)前業(yè)務(wù)數(shù)據(jù)包的描述信息;數(shù)據(jù)緩存22與業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊1和突發(fā)包生成與信息維護(hù)模塊3,還與SDRAM控制器相連接,用于存儲(chǔ)當(dāng)前業(yè)務(wù)數(shù)據(jù)包的數(shù)據(jù)。本實(shí)施例將緩存器分離開來(lái),可以使系統(tǒng)只針對(duì)描述數(shù)據(jù)進(jìn)行操作,避免了對(duì)業(yè)務(wù)數(shù)據(jù)包數(shù)據(jù)的多次轉(zhuǎn)移,業(yè)務(wù)數(shù)據(jù)的描述數(shù)據(jù)通常數(shù)據(jù)量比較小,因此比直接操作業(yè)務(wù)數(shù)據(jù)包的數(shù)據(jù)效率更高。如圖4所示,為本發(fā)明基于光突發(fā)交換網(wǎng)絡(luò)的突發(fā)包發(fā)送系統(tǒng)的實(shí)施例三的結(jié)構(gòu)示意圖。在前兩個(gè)實(shí)施例中,突發(fā)包生成與信息維護(hù)模塊3可以根據(jù)突發(fā)包的包長(zhǎng)是否達(dá)到包長(zhǎng)門限來(lái)判斷是否發(fā)出發(fā)送請(qǐng)求,實(shí)際在網(wǎng)絡(luò)中數(shù)據(jù)包是有一定的生存時(shí)間限制的,因此本實(shí)施例加入了時(shí)間輪詢檢測(cè)器8,能夠?qū)ν话l(fā)包的生存時(shí)間是否達(dá)到時(shí)間門限進(jìn)行判斷,該時(shí)間輪詢檢測(cè)器8與待發(fā)送突發(fā)包信息接收處理模塊6相連,當(dāng)檢測(cè)突發(fā)包達(dá)到時(shí)間門限時(shí),向調(diào)度芯片輸出FEC狀態(tài)參數(shù)信息,再由調(diào)度芯片將FEC狀態(tài)參數(shù)信息發(fā)送給待發(fā)送突發(fā)包信息接收處理模塊6。如圖5所示,為本發(fā)明基于光突發(fā)交換網(wǎng)絡(luò)的突發(fā)包發(fā)送系統(tǒng)的實(shí)施例四的結(jié)構(gòu)示意圖。由于時(shí)間輪詢檢測(cè)器8和突發(fā)包生成與信息維護(hù)模塊3都需要讀寫FEC狀態(tài)表和參數(shù)表7,如果不作任何處理,可能會(huì)發(fā)生沖突,因此在本實(shí)施例中加入了FEC訪問仲裁器9,該FEC訪問仲裁器9與突發(fā)包生成與信息維護(hù)模塊3和時(shí)間輪詢檢測(cè)器8相連,用于在所述突發(fā)包生成與信息維護(hù)模塊和時(shí)間輪詢檢測(cè)器都需要對(duì)FEC狀態(tài)表和FEC參數(shù)表進(jìn)行讀寫操作時(shí),仲裁對(duì)所述FEC狀態(tài)表和FEC參數(shù)表的使用權(quán)。另外,為了將突發(fā)包生成與信息維護(hù)模塊3和時(shí)間輪詢檢測(cè)器8發(fā)出的FEC狀態(tài)和FEC參數(shù)信息整合為統(tǒng)一的對(duì)外接口,本實(shí)施例加入了突發(fā)包信息生成器10,該突發(fā)包信息生成器10與突發(fā)包生成與信息維護(hù)模塊3和時(shí)間輪詢檢測(cè)器8相連,還與待發(fā)送突發(fā)包信息接收處理模塊6相連,能夠以統(tǒng)一的對(duì)外接口將FEC的狀態(tài)和/或參數(shù)信息發(fā)送到調(diào)度芯片,再由調(diào)度芯片調(diào)度后發(fā)送給待發(fā)送突發(fā)包信息接收處理模塊6,以執(zhí)行發(fā)送操作。在本實(shí)施例中,還可以加入精確定時(shí)器11,來(lái)保證待發(fā)送突發(fā)包信息接收處理模塊6在發(fā)送前能夠預(yù)先讀出突發(fā)包到突發(fā)包緩存5,從而提高發(fā)送速度,該精確定時(shí)器11與待發(fā)送突發(fā)包信息接收處理模塊6相連,可以精確地進(jìn)行倒計(jì)時(shí),所計(jì)的時(shí)間并非偏置時(shí)間,而是一個(gè)比偏置時(shí)間短很多的發(fā)送啟動(dòng)時(shí)間,當(dāng)精確定時(shí)器11到達(dá)發(fā)送時(shí)刻后,待發(fā)送突發(fā)包信息接收處理模塊6將突發(fā)包緩存5中的突發(fā)包轉(zhuǎn)換成光突發(fā)數(shù)據(jù)包,同時(shí)在發(fā)送的過程中不斷地將突發(fā)包讀入緩存,進(jìn)行發(fā)送?;谏鲜龅耐话l(fā)包發(fā)送系統(tǒng),本發(fā)明提供了突發(fā)包發(fā)送的方法,如圖6所示,為本發(fā)明基于光突發(fā)交換網(wǎng)絡(luò)的突發(fā)包發(fā)送方法的基本流程示意圖,包括以下步驟步驟201,業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊將進(jìn)入的業(yè)務(wù)數(shù)據(jù)及相關(guān)的描述信息寫入緩存器;步驟202,突發(fā)包生成與信息維護(hù)模塊將所述業(yè)務(wù)數(shù)據(jù)依次寫入相應(yīng)SDRAM地址,組裝成突發(fā)包,當(dāng)所述突發(fā)包達(dá)到包長(zhǎng)門限時(shí),所述突發(fā)包生成與信息維護(hù)模塊向突發(fā)包信息生成器發(fā)出突發(fā)包發(fā)送請(qǐng)求,;步驟203,所述突發(fā)包信息生成器將突發(fā)包描述信息發(fā)給調(diào)度芯片;步驟204,待發(fā)送突發(fā)包信息接收處理模塊接收到所述調(diào)度芯片發(fā)出的調(diào)度信號(hào)和所述突發(fā)包描述信息時(shí),啟動(dòng)精確定時(shí)器進(jìn)行倒計(jì)時(shí),同時(shí)將SDRAM控制器內(nèi)的所述突發(fā)包部分?jǐn)?shù)據(jù)寫入突發(fā)包緩存;步驟205,當(dāng)?shù)竭_(dá)發(fā)送時(shí)刻時(shí),所述待發(fā)送突發(fā)包信息接收處理模塊將所述突發(fā)包緩存中的突發(fā)包轉(zhuǎn)換成光突發(fā)數(shù)據(jù)包,并發(fā)送到目的地址,同時(shí)繼續(xù)將突發(fā)包剩余數(shù)據(jù)讀入突發(fā)包緩存并發(fā)出。如圖7所示,為本發(fā)明中業(yè)務(wù)數(shù)據(jù)包接收與信息提取的操作流程示意圖,基本流程的步驟201的詳細(xì)步驟如下步驟301,業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊處于等待外部有效數(shù)據(jù)的狀態(tài),當(dāng)業(yè)務(wù)數(shù)據(jù)進(jìn)入業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊時(shí),業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊將業(yè)務(wù)數(shù)據(jù)的數(shù)據(jù)寬度串并轉(zhuǎn)換成內(nèi)部總線寬度,并寫入數(shù)據(jù)緩存,內(nèi)部總線數(shù)據(jù)寬度通常為進(jìn)入的業(yè)務(wù)數(shù)據(jù)的數(shù)據(jù)寬度的整數(shù)倍;步驟302,再將業(yè)務(wù)數(shù)據(jù)寫入數(shù)據(jù)緩存的同時(shí),業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊提取業(yè)務(wù)數(shù)據(jù)的描述信息(業(yè)務(wù)源地址、業(yè)務(wù)目的地址以及QoS字段等),并存入信息緩存,當(dāng)數(shù)據(jù)寫入結(jié)束后,返回到步驟301繼續(xù)等待狀太心o如圖8所示,為本發(fā)明中突發(fā)包生成與突發(fā)包信息維護(hù)的操作流程示意圖,基本流程的步驟202的詳細(xì)步驟如下步驟401,突發(fā)包生成與信息維護(hù)模塊當(dāng)信息緩存不為空的時(shí)候,依次讀取信息緩存中的每一個(gè)業(yè)務(wù)數(shù)據(jù)的描述數(shù)據(jù),并根據(jù)描述數(shù)據(jù)(例如業(yè)務(wù)目的地址和QoS字段),從業(yè)務(wù)FEC查找表查出對(duì)應(yīng)的FEC號(hào);步驟402,突發(fā)包生成與信息維護(hù)模塊將FEC號(hào)碼發(fā)送到FEC訪問仲裁器模塊,獲取FEC狀態(tài)與參數(shù)信息,并申請(qǐng)F(tuán)EC狀態(tài)與參數(shù)表的使用權(quán);步驟403,當(dāng)?shù)葍r(jià)類訪問仲裁器模塊返回FEC狀態(tài)與參數(shù)信息時(shí),突發(fā)包生成與信息維護(hù)模塊判斷該FEC是否允許組裝,是則執(zhí)行步驟404;否則向數(shù)據(jù)緩存發(fā)送拋棄該業(yè)務(wù)數(shù)據(jù)包的命令,并返回步驟401;步驟404,突發(fā)包生成與信息維護(hù)模塊判斷FEC的突發(fā)包是否已存在,是則執(zhí)行步驟406,否則執(zhí)行步驟405;步驟405,突發(fā)包生成與信息維護(hù)模塊申請(qǐng)SDRAM空間,讀取并更新當(dāng)前SDRAM基地址計(jì)數(shù)器,獲得突發(fā)包的SDRAM存儲(chǔ)使用空間;步驟406,運(yùn)算獲得突發(fā)包包長(zhǎng)信息和當(dāng)前的SDRAM存儲(chǔ)地址信息;步驟407,突發(fā)包生成與信息維護(hù)模塊將突發(fā)包存入SDRAM存儲(chǔ)地址,將該業(yè)務(wù)數(shù)據(jù)從數(shù)據(jù)緩存中讀出,并從SDRAM控制器中的所述當(dāng)前的SDRAM存儲(chǔ)地址開始,按照地址空間連續(xù)的寫入;步驟408,當(dāng)突發(fā)包生成與信息維護(hù)模塊檢測(cè)到突發(fā)包達(dá)到包長(zhǎng)門限時(shí),突發(fā)包生成與信息維護(hù)模塊向突發(fā)包信息生成器發(fā)出包括FEC狀態(tài)信息和/或參數(shù)信息的突發(fā)包發(fā)送請(qǐng)求,并且更新FEC狀態(tài)信息。FEC狀態(tài)表格式見下表l,包括空標(biāo)志位,用于進(jìn)行新突發(fā)包初始化的;SDRAM起始地址,用于指示當(dāng)前突發(fā)包的起始存儲(chǔ)地址;當(dāng)前SDRAM寫入地址,用于指示該突發(fā)包下一個(gè)業(yè)務(wù)數(shù)據(jù)包的存儲(chǔ)地址;當(dāng)前突發(fā)包長(zhǎng)度,用于判斷包長(zhǎng)是否超過包長(zhǎng)門限;突發(fā)包生成時(shí)間,用于判斷突發(fā)包是否超過時(shí)間門限。<table>tableseeoriginaldocumentpage21</column></row><table>表1FEC參數(shù)表格式見下表2,包括使用標(biāo)志,用于判斷當(dāng)前參數(shù)是否正在被使用;4吏能標(biāo)志,用于判斷當(dāng)前FEC是否能夠組裝;突發(fā)包長(zhǎng)度門限,用于提供包長(zhǎng)門限;突發(fā)包時(shí)間門限,用于提供時(shí)間門限;突發(fā)包基地址增量,用于申請(qǐng)SDRAM空間。<table>tableseeoriginaldocumentpage21</column></row><table>表2步驟403中可以通過判斷使能標(biāo)志來(lái)判斷是否允許組裝,步驟404中通過判斷空標(biāo)志位是否為空來(lái)判斷該FEC的突發(fā)包是否已經(jīng)建立,如果沒有建立,則在SDRAM中申請(qǐng)存儲(chǔ)空間,并讀取當(dāng)前SDRAM基地址計(jì)數(shù)器,該計(jì)數(shù)器用來(lái)動(dòng)態(tài)管理內(nèi)存,當(dāng)生成一個(gè)突發(fā)包時(shí),都需要讀取該計(jì)數(shù)器來(lái)獲得一個(gè)SDRAM基地址,然后將SDRAM基地址計(jì)數(shù)器加入一個(gè)固定數(shù)值(突發(fā)包基地址增量),以供下一個(gè)突發(fā)包使用。在突發(fā)包建立后,將使用標(biāo)志置是,將空標(biāo)志置否。在步驟406中,將原FEC包長(zhǎng)值加上此業(yè)務(wù)數(shù)據(jù)包的包長(zhǎng)以生成新的FEC包長(zhǎng)值,將當(dāng)前的SDRAM存儲(chǔ)地址加上此業(yè)務(wù)數(shù)據(jù)包所需的內(nèi)存空間的值以生成新的當(dāng)前SDRAM地址,并更新FEC狀態(tài)表。當(dāng)執(zhí)行到步驟407時(shí),突發(fā)包生成與信息維護(hù)模塊向SDR崖控制器發(fā)出寫請(qǐng)求,并送出該業(yè)務(wù)地址應(yīng)存入的SDRAM地址,當(dāng)SDRAM控制器給予回應(yīng)后,從數(shù)據(jù)緩存中將突發(fā)包存入SDRAM存儲(chǔ)地址,當(dāng)SDRAM的一頁(yè)存滿后,需要中止讀入操作,等待SDRAM準(zhǔn)備好新的一頁(yè)的整頁(yè)突發(fā)寫操作后,繼續(xù)寫入,直至整個(gè)的業(yè)務(wù)數(shù)據(jù)包被存入SDRAM中。如圖9所示,為本發(fā)明中時(shí)間輪詢檢測(cè)的操作流程示意圖,對(duì)于網(wǎng)絡(luò)中的業(yè)務(wù)數(shù)據(jù)構(gòu)成的突發(fā)包,除了有包長(zhǎng)的限制,還有生存時(shí)間的限制,因此需要對(duì)突發(fā)包的生存時(shí)間是否超出時(shí)間門限進(jìn)行判斷,具體操作步驟如下步驟501,時(shí)間輪詢檢測(cè)器向FEC訪問仲裁器送出當(dāng)前FEC號(hào)碼,并申請(qǐng)F(tuán)EC狀態(tài)參數(shù)表的使用權(quán);步驟502,F(xiàn)EC訪問仲裁器模塊向時(shí)間輪詢檢測(cè)器返回FEC狀態(tài)參數(shù);步驟503,時(shí)間輪詢檢測(cè)器檢測(cè)FEC號(hào)碼是否達(dá)到時(shí)間門限,是則執(zhí)行步驟504,否則執(zhí)行步驟505;步驟504,將FEC狀態(tài)參數(shù)發(fā)送給突發(fā)包信息生成器,并更新FEC狀態(tài)參數(shù);步驟505,時(shí)間輪詢檢測(cè)器釋放對(duì)FEC狀態(tài)參數(shù)表的使用權(quán),并轉(zhuǎn)回步驟501對(duì)下一FEC號(hào)碼進(jìn)行檢查。與突發(fā)包生成與信息維護(hù)模塊每次業(yè)務(wù)數(shù)據(jù)進(jìn)行一次包長(zhǎng)檢測(cè)相比,時(shí)間輪詢檢測(cè)器是根據(jù)一定時(shí)間的輪詢來(lái)實(shí)現(xiàn)對(duì)突發(fā)包的時(shí)間門限檢查的,其檢查的方式與突發(fā)包生成與信息維護(hù)模塊近似,也需要向FEC訪問仲裁器發(fā)出申請(qǐng),以獲取FEC狀態(tài)和參數(shù)表。突發(fā)包生成與信息維護(hù)模塊的操作優(yōu)先級(jí)要高于時(shí)間輪詢檢測(cè)器,在讀寫過程中不能被其他的信號(hào)中斷,只有在讀寫結(jié)束后,才能釋放FEC狀態(tài)和參數(shù)表的讀寫權(quán)限。如圖IO所示,為待發(fā)送突發(fā)包信息接收處理的操作流程示意圖,詳細(xì)步驟如下步驟601,待發(fā)送突發(fā)包信息接收處理模塊接收到調(diào)度芯片發(fā)出的調(diào)度信號(hào)和突發(fā)包信息接收緩存中的突發(fā)包描述信息(突發(fā)包的存儲(chǔ)地址、突發(fā)包長(zhǎng)度等)時(shí),同時(shí)啟動(dòng)精確定時(shí)器開始倒計(jì)時(shí);步驟602,向SDRAM控制器送出包括突發(fā)包地址信息的讀請(qǐng)求,等待SDRAM回送數(shù)據(jù),當(dāng)SDRAM回送數(shù)據(jù)時(shí),將SDRAM控制器中的突發(fā)包寫入突發(fā)包緩存,同時(shí)實(shí)時(shí)檢測(cè)精確定時(shí)器;步驟603,當(dāng)檢測(cè)到已到達(dá)發(fā)送時(shí)刻,執(zhí)行步驟604。步驟604,待發(fā)送突發(fā)包信息接收處理模塊讀取突發(fā)包緩存中的突發(fā)包轉(zhuǎn)換成光突發(fā)數(shù)據(jù)包;同時(shí)檢查突發(fā)包緩存的數(shù)據(jù)量是否低于安全值,即是否有足夠數(shù)據(jù)維持一定時(shí)間的發(fā)送,這種檢查是因?yàn)樵跀?shù)據(jù)寫入緩存時(shí),可能會(huì)有一段時(shí)間內(nèi)無(wú)法獲得SDRAM的數(shù)據(jù),此時(shí)需要數(shù)據(jù)緩存有一定的緩存數(shù)據(jù)來(lái)維持,直到獲得新的SDRAM數(shù)據(jù),從而屏蔽對(duì)SDRAM的讀寫竟?fàn)?。?dāng)數(shù)據(jù)量低于安全值時(shí),繼續(xù)向SDRAM控制器送出地址信息和讀請(qǐng)求,將突發(fā)包剩余部分的約定長(zhǎng)度數(shù)據(jù)寫入突發(fā)包緩存以備發(fā)送,直至整個(gè)突發(fā)包讀取并發(fā)送完畢。如圖11所示,為SDRAM控制器的讀寫操作流程示意圖,SDRAM控制器進(jìn)行突發(fā)包的讀寫操作的詳細(xì)步驟如下步驟701,初始化SDRAM,并進(jìn)入等待讀寫的空閑狀態(tài),同時(shí)啟動(dòng)刷新定時(shí)器,當(dāng)?shù)竭_(dá)刷新時(shí)間,對(duì)SDRAM進(jìn)行刷新操作;步驟702,當(dāng)檢測(cè)到寫入請(qǐng)求信號(hào)時(shí),采用整頁(yè)突發(fā)寫模式從請(qǐng)求的寫地址開始連續(xù)的將數(shù)據(jù)寫入SDRAM,直到整個(gè)業(yè)務(wù)數(shù)據(jù)包寫入完畢,再返回空閑狀態(tài);步驟703,當(dāng)檢測(cè)到包含約定數(shù)據(jù)長(zhǎng)度的讀請(qǐng)求信號(hào)時(shí),采用整頁(yè)突發(fā)讀模式從請(qǐng)求的讀地址開始讀取約定數(shù)據(jù)長(zhǎng)度的數(shù)據(jù)送給突發(fā)包緩存,再返回空閑狀態(tài)。從上述的系統(tǒng)和方法實(shí)施例可以看出,本發(fā)明對(duì)外部進(jìn)入的業(yè)務(wù)數(shù)據(jù)包的數(shù)據(jù)和描述信息分別存儲(chǔ),僅對(duì)描述信息進(jìn)行相應(yīng)處理,避免了對(duì)業(yè)務(wù)數(shù)據(jù)包中的數(shù)據(jù)的多次轉(zhuǎn)移和操作,提高了組裝效率而且采用SDRAM的突發(fā)寫入模式整個(gè)業(yè)務(wù)數(shù)據(jù)包一次性讀入,并在讀取時(shí)超前預(yù)讀一部分突發(fā)包數(shù)據(jù)到突發(fā)包緩存,這樣可最大程度的提高SDRAM數(shù)據(jù)總線的利用效率,并在宏觀上提高了讀寫速度,從而不需要使用高速SRAM就可以達(dá)到相近的效果,容量和成本都要更優(yōu)越。對(duì)于FEC狀態(tài)和參數(shù)表的維護(hù)和更新,以及業(yè)務(wù)數(shù)據(jù)包驅(qū)動(dòng)和即時(shí)輪詢的方式檢查包長(zhǎng)門限和時(shí)間門限,配置方式和維護(hù)都比較靈活。在使用SDRAM空間的時(shí)候,采用動(dòng)態(tài)申請(qǐng)的方式,而不是固定分配的內(nèi)存空間,對(duì)突發(fā)包的存儲(chǔ)采用連續(xù)地址空間,在內(nèi)存空間的使用上靈活高效。最后應(yīng)當(dāng)說(shuō)明的是以上實(shí)施例僅用以說(shuō)明本發(fā)明的技術(shù)方案而非對(duì)其限制;盡管參照較佳實(shí)施例對(duì)本發(fā)明進(jìn)行了詳細(xì)的說(shuō)明,所屬領(lǐng)域的普部分技術(shù)特征進(jìn)行等同替換;而不脫離本發(fā)明技術(shù)方案的精神,其均應(yīng)涵蓋在本發(fā)明請(qǐng)求保護(hù)的技術(shù)方案范圍當(dāng)中。權(quán)利要求1、一種基于光突發(fā)交換網(wǎng)絡(luò)的突發(fā)包發(fā)送系統(tǒng),其特征在于,包括業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊,與緩存器相連,用于接收業(yè)務(wù)數(shù)據(jù)包并提取描述信息,再將所述業(yè)務(wù)數(shù)據(jù)包和描述信息存儲(chǔ)在所述緩存器中;突發(fā)包生成與信息維護(hù)模塊,與所述緩存器相連,用于查找出業(yè)務(wù)數(shù)據(jù)對(duì)應(yīng)的轉(zhuǎn)發(fā)等價(jià)類并根據(jù)轉(zhuǎn)發(fā)等價(jià)類狀態(tài)表和參數(shù)表對(duì)業(yè)務(wù)數(shù)據(jù)包進(jìn)行組裝,然后更新該轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息和/或轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息,當(dāng)突發(fā)包達(dá)到包長(zhǎng)門限時(shí),輸出轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息和/或轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息;SDRAM控制器,與所述緩存器和突發(fā)包生成與信息維護(hù)模塊相連,用于對(duì)外部SDRAM執(zhí)行突發(fā)包的讀寫操作;突發(fā)包緩存,與所述SDRAM控制器和光物理層器件相連,用于為突發(fā)包發(fā)送提供緩存空間;待發(fā)送突發(fā)包信息接收處理模塊,與所述突發(fā)包生成與信息維護(hù)模塊和SDRAM控制器以及突發(fā)包緩存相連,用于調(diào)用所述SDRAM控制器將突發(fā)包存入突發(fā)包緩存,然后再?gòu)乃鐾话l(fā)包緩存中讀出突發(fā)包,并轉(zhuǎn)化成光突發(fā)數(shù)據(jù)包發(fā)送到目的地址。5、根據(jù)權(quán)利要求4所述的突發(fā)包發(fā)送系統(tǒng),其特征在于,還包括突發(fā)包信息生成器,與所述突發(fā)包生成與信息維護(hù)模塊和時(shí)間輪詢檢測(cè)器以及所述待發(fā)送突發(fā)包信息接收處理模塊相連,用于將所述突發(fā)包生成與信息維護(hù)模塊和時(shí)間輪詢檢測(cè)器發(fā)出的轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息和/或轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息,整合為統(tǒng)一的對(duì)外接口。6、根據(jù)權(quán)利要求1所述的突發(fā)包發(fā)送系統(tǒng),其特征在于,還包括精確定時(shí)器,與所述待發(fā)送突發(fā)包信息接收處理模塊相連,用于在發(fā)送突發(fā)包數(shù)據(jù)之前預(yù)留固定長(zhǎng)度的發(fā)送啟動(dòng)時(shí)間。7、一種基于光突發(fā)交換網(wǎng)絡(luò)的突發(fā)包發(fā)送的方法,其特征在于,包括以下步驟步驟1,業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊將進(jìn)入的業(yè)務(wù)數(shù)據(jù)及相關(guān)的描述信息寫入緩存器;步驟2,突發(fā)包生成與信息維護(hù)模塊將所述業(yè)務(wù)數(shù)據(jù)經(jīng)由SDRAM控制器存入SDRAM以構(gòu)成突發(fā)包,當(dāng)所述突發(fā)包達(dá)到包長(zhǎng)門限時(shí),所述突發(fā)包生成與信息維護(hù)模塊向突發(fā)包信息生成器發(fā)出突發(fā)包發(fā)送請(qǐng)求;步驟3,所述突發(fā)包信息生成器將突發(fā)包描述信息發(fā)給調(diào)度芯片;步驟4,待發(fā)送突發(fā)包信息接收處理模塊接收到所述調(diào)度芯片發(fā)出的調(diào)度信號(hào)和所述突發(fā)包描述信息時(shí),啟動(dòng)精確定時(shí)器進(jìn)行倒計(jì)時(shí),同時(shí)經(jīng)由SDRAM控制器將SDRAM內(nèi)的所述突發(fā)包寫入突發(fā)包緩存;步驟5,當(dāng)?shù)竭_(dá)發(fā)送時(shí)刻時(shí),所述待發(fā)送突發(fā)包信息接收處理模塊將所述突發(fā)包緩存中的突發(fā)包轉(zhuǎn)換成光突發(fā)數(shù)據(jù)包,并發(fā)送到目的地址。8、根據(jù)權(quán)利要求7所述的突發(fā)包發(fā)送的方法,其特征在于,所述步驟l進(jìn)一步包括步驟11,當(dāng)業(yè)務(wù)數(shù)據(jù)進(jìn)入所述業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊時(shí),所述業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊將所述業(yè)務(wù)數(shù)據(jù)的數(shù)據(jù)寬度串并轉(zhuǎn)換成內(nèi)部總線寬度,并寫入數(shù)據(jù)緩存;步驟12,所述業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊提取所述業(yè)務(wù)數(shù)據(jù)的描述信息,并存入信息緩存。9、根據(jù)權(quán)利要求8所述的突發(fā)包發(fā)送的方法,其特征在于,所述步驟12具體為所述業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊提取所述業(yè)務(wù)數(shù)據(jù)的業(yè)務(wù)地址和服務(wù)質(zhì)量,并存入信息緩存。10、根據(jù)權(quán)利要求7所述的突發(fā)包發(fā)送的方法,其特征在于,所述步驟2進(jìn)一步包括步驟21,所述突發(fā)包生成與信息維護(hù)模塊依次讀取所述信息緩存中的所述業(yè)務(wù)數(shù)據(jù)的描述數(shù)據(jù),并查出對(duì)應(yīng)的轉(zhuǎn)發(fā)等價(jià)類號(hào);步驟22,所述突發(fā)包生成與信息維護(hù)模塊將所述轉(zhuǎn)發(fā)等價(jià)類號(hào)碼發(fā)送到轉(zhuǎn)發(fā)等價(jià)類訪問仲裁器模塊,獲取轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息和/或轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息,并獲得該業(yè)務(wù)數(shù)據(jù)的SDRAM存儲(chǔ)地址信息;步驟23,所述突發(fā)包生成與信息維護(hù);溪塊將所述業(yè)務(wù)數(shù)據(jù)包經(jīng)由SDRAM控制器存入所述SDRAM存儲(chǔ)地址;步驟24,當(dāng)所述突發(fā)包生成與信息維護(hù)模塊檢測(cè)到突發(fā)包達(dá)到包長(zhǎng)門限時(shí),所述突發(fā)包生成與信息維護(hù)模塊向突發(fā)包信息生成器發(fā)出包括所述轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息的突發(fā)包發(fā)送請(qǐng)求,并且更新所述轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息。11、4艮據(jù)權(quán)利要求10所述的突發(fā)包發(fā)送的方法,其特征在于,所述步驟22進(jìn)一步包括步驟221,所述突發(fā)包生成與信息維護(hù)模塊將所述轉(zhuǎn)發(fā)等價(jià)類號(hào)碼發(fā)送到轉(zhuǎn)發(fā)等價(jià)類訪問仲裁器模塊,并申請(qǐng)轉(zhuǎn)發(fā)等價(jià)類狀態(tài)參數(shù)表的使用權(quán);步驟"2,當(dāng)所述等價(jià)類訪問仲裁器模塊返回轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息和/或轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息時(shí),所述突發(fā)包生成與信息維護(hù)模塊判斷該轉(zhuǎn)發(fā)等價(jià)類是否允許組裝,是則執(zhí)行步驟223;否則向所述數(shù)據(jù)緩存發(fā)送拋棄該業(yè)務(wù)數(shù)據(jù)包的命令,并返回步驟21;步驟223,所述突發(fā)包生成與信息維護(hù)模塊判斷所述轉(zhuǎn)發(fā)等價(jià)類的突發(fā)包是否已存在,是則執(zhí)行步驟225,否則執(zhí)行步驟224;步驟224,所述突發(fā)包生成與信息維護(hù)模塊申請(qǐng)SDRAM空間,讀取并更新當(dāng)前SDRAM基地址計(jì)數(shù)器,獲得突發(fā)包的SDRAM存儲(chǔ)使用空間;步驟225,運(yùn)算獲得突發(fā)包包長(zhǎng)信息和當(dāng)前的SDRAM存儲(chǔ)地址信息。12、根據(jù)權(quán)利要求11所述的突發(fā)包發(fā)送的方法,其特征在于,所述步驟23具體為所述突發(fā)包生成與信息維護(hù)模塊向SDRAM控制器發(fā)出寫入請(qǐng)求,并將該業(yè)務(wù)數(shù)據(jù)從數(shù)據(jù)緩存中經(jīng)由SDRAM控制器寫入所述當(dāng)前的SDRAM存儲(chǔ)地址。13、根據(jù)權(quán)利要求IO所述的突發(fā)包發(fā)送的方法,其特征在于,所述步驟22后,還包括時(shí)間輪詢檢測(cè)器檢測(cè)是否達(dá)到時(shí)間門限的操作步驟231,時(shí)間輪詢檢測(cè)器向轉(zhuǎn)發(fā)等價(jià)類訪問仲裁器送出當(dāng)前轉(zhuǎn)發(fā)等價(jià)類號(hào)碼,并申請(qǐng)轉(zhuǎn)發(fā)等價(jià)類狀態(tài)表和轉(zhuǎn)發(fā)等價(jià)類參數(shù)表的使用權(quán);步驟232,所述轉(zhuǎn)發(fā)等價(jià)類訪問仲裁器模塊向所述時(shí)間輪詢檢測(cè)器返回轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息和/或轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息;步驟233,所述時(shí)間輪詢檢測(cè)器檢測(cè)所述轉(zhuǎn)發(fā)等價(jià)類號(hào)碼是否達(dá)到時(shí)間門限,是則將所述轉(zhuǎn)發(fā)等價(jià)類狀態(tài)參數(shù)發(fā)送給突發(fā)包信息生成器,并更新所述轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息和/或轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息,否則執(zhí)行步驟234;步驟234,所述時(shí)間輪詢檢測(cè)器釋放對(duì)所述轉(zhuǎn)發(fā)等價(jià)類狀態(tài)參數(shù)表的使用權(quán),并轉(zhuǎn)回所述步驟231對(duì)下一轉(zhuǎn)發(fā)等價(jià)類號(hào)碼進(jìn)行檢查。14、根據(jù)權(quán)利要求7所述的突發(fā)包發(fā)送的方法,其特征在于,所述步驟4進(jìn)一步包括步驟41,待發(fā)送突發(fā)包信息接收處理模塊接收到所述調(diào)度芯片發(fā)出的調(diào)度信號(hào)和突發(fā)包信息接收緩存中的所述突發(fā)包描述信息時(shí),同時(shí)啟動(dòng)精確定時(shí)器開始倒計(jì)時(shí);步驟42,向SDRAM控制器送出包括突發(fā)包地址信息的讀請(qǐng)求,并經(jīng)由SDRAM控制器將SDRAM中的所述突發(fā)包的數(shù)據(jù)寫入突發(fā)包緩存。15、根據(jù)權(quán)利要求14所述的突發(fā)包發(fā)送的方法,其特征在于,所述步驟5進(jìn)一步包括當(dāng)檢測(cè)到已到達(dá)發(fā)送時(shí)刻,所述待發(fā)送突發(fā)包信息接收處理模塊讀取所述突發(fā)包緩存中的突發(fā)包轉(zhuǎn)換成光突發(fā)數(shù)據(jù)包發(fā)送至目的地址;同時(shí)實(shí)時(shí)檢查所述突發(fā)包緩存的數(shù)據(jù)量是否低于安全值,當(dāng)數(shù)據(jù)量低于安全值時(shí),繼續(xù)向SDRAM控制器送出地址信息和讀請(qǐng)求,將突發(fā)包剩余部分的約定長(zhǎng)度數(shù)據(jù)寫入突發(fā)包緩存,直至整個(gè)突發(fā)包讀取并發(fā)送完畢。16、根據(jù)權(quán)利要求7或12或14所述的突發(fā)包發(fā)送的方法,其特征在于,所述SDRAM控制器的讀寫操作進(jìn)一步包括步驟IOO,初始化SDRAM,并進(jìn)入等待讀寫的空閑狀態(tài),同時(shí)啟動(dòng)刷新定時(shí)器,當(dāng)?shù)竭_(dá)刷新時(shí)間,對(duì)SDR細(xì)進(jìn)行刷新操作;步驟IOI,當(dāng)檢測(cè)到寫入請(qǐng)求信號(hào)時(shí),采用突發(fā)寫模式從請(qǐng)求的寫地址開始連續(xù)的將數(shù)據(jù)寫入SDRAM,直到整個(gè)業(yè)務(wù)數(shù)據(jù)包寫入完畢,再返回空閑狀太.步驟102,當(dāng)檢測(cè)到包含約定數(shù)據(jù)長(zhǎng)度的讀請(qǐng)求信號(hào)時(shí),采用突發(fā)讀模式從請(qǐng)求的讀地址開始讀取所述約定數(shù)據(jù)長(zhǎng)度的數(shù)據(jù)送給突發(fā)包緩存,再返回空閑狀態(tài)。17、根據(jù)權(quán)利要求12所述的突發(fā)包發(fā)送的方法,其特征在于,所述將該業(yè)務(wù)數(shù)據(jù)從數(shù)據(jù)緩存中經(jīng)由SDRAM控制器寫入所述當(dāng)前的SDRAM存儲(chǔ)地址的操作具體為將該業(yè)務(wù)數(shù)據(jù)從數(shù)據(jù)緩存中讀出,并經(jīng)由SDRAM控制器從SDRAM中的所述當(dāng)前的SDRAM存儲(chǔ)地址開始,按照地址空間連續(xù)的寫入。18、根據(jù)權(quán)利要求10所述的突發(fā)包發(fā)送的方法,其特征在于,所述獲取轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息/或轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息的操作具體為荻得所述轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息和/或轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息,其中所述轉(zhuǎn)發(fā)等價(jià)類狀態(tài)信息包括空標(biāo)志位,用于進(jìn)行新突發(fā)包初始化;SDRAM起始地址,用于指示當(dāng)前突發(fā)包的起始存儲(chǔ)地址;當(dāng)前SDRAM寫入地址,用于指示該突發(fā)包下一個(gè)業(yè)務(wù)數(shù)據(jù)包的存儲(chǔ)地址;當(dāng)前突發(fā)包長(zhǎng)度,用于判斷包長(zhǎng)是否超過包長(zhǎng)門限;突發(fā)包生成時(shí)間,用于判斷突發(fā)包是否超過時(shí)間門限;所述轉(zhuǎn)發(fā)等價(jià)類參數(shù)信息包括使用標(biāo)志,用于判斷當(dāng)前組裝參數(shù)是否正在被使用;使能標(biāo)志,用于判斷當(dāng)前轉(zhuǎn)發(fā)等價(jià)類是否能夠組裝;突發(fā)包長(zhǎng)度門限,用于提供包長(zhǎng)門限;突發(fā)包時(shí)間門限,用于提供時(shí)間門限;突發(fā)包基地址增量,用于申請(qǐng)SDRAM空間。全文摘要本發(fā)明涉及一種基于光突發(fā)交換網(wǎng)絡(luò)的突發(fā)包發(fā)送系統(tǒng),包括業(yè)務(wù)數(shù)據(jù)包接收與信息提取模塊,突發(fā)包生成與信息維護(hù)模塊,SDRAM控制器,突發(fā)包緩存和待發(fā)送突發(fā)包信息接收處理模塊。本發(fā)明還涉及一種基于光突發(fā)交換網(wǎng)絡(luò)的突發(fā)包發(fā)送的方法,包括將業(yè)務(wù)數(shù)據(jù)及描述信息寫入緩存器;將業(yè)務(wù)數(shù)據(jù)組裝成突發(fā)包,并將突發(fā)包經(jīng)由SDRAM控制器存入SDRAM;當(dāng)達(dá)到包長(zhǎng)或時(shí)間門限時(shí),將突發(fā)包描述信息發(fā)給調(diào)度芯片;接收到調(diào)度芯片的發(fā)送信號(hào)時(shí),將待發(fā)送突發(fā)包從SDRAM讀入突發(fā)包緩存;當(dāng)?shù)竭_(dá)發(fā)送時(shí)刻時(shí),將突發(fā)包轉(zhuǎn)換成光突發(fā)數(shù)據(jù)包,并發(fā)送到目的地址。本發(fā)明對(duì)數(shù)據(jù)和描述信息分別存儲(chǔ),避免了對(duì)業(yè)務(wù)數(shù)據(jù)包中的數(shù)據(jù)的多次轉(zhuǎn)移和操作,提高了組裝效率。文檔編號(hào)H04Q11/00GK101098298SQ20061009033公開日2008年1月2日申請(qǐng)日期2006年6月29日優(yōu)先權(quán)日2006年6月29日發(fā)明者劍伍,欣劉,玥劉,林金桐申請(qǐng)人:北京郵電大學(xué);華為技術(shù)有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1