一種c波段頻率源的制作方法
【技術(shù)領(lǐng)域】
[0001]本實用新型涉及一種頻率源,尤其是一種C波段頻率源,屬于微波器件技術(shù)領(lǐng)域。
【背景技術(shù)】
[0002]現(xiàn)有的C波段頻率源一般是利用諧波發(fā)生器倍頻到C波段進行濾波、放大產(chǎn)生,或者是采用一般的鎖相(PLL)技術(shù)產(chǎn)生C波段信號,所使用的諧波發(fā)生器或壓控振蕩器(VCO)體積龐大,無法滿足產(chǎn)品小型化的要求。
【實用新型內(nèi)容】
[0003]本實用新型要解決的技術(shù)問題是提供一種小型化的C波段頻率源。
[0004]本實用新型所采取的技術(shù)方案是:
[0005]—種C波段頻率源,包括鎖相電路、環(huán)路濾波電路、壓控振蕩電路和穩(wěn)壓電路;所述鎖相電路的輸出端接所述環(huán)路濾波電路的輸入端,所述鎖相電路的相應輸入端分別接參考時鐘信號、所述壓控振蕩電路的相應輸出端以及來自用戶的控制信號;所述環(huán)路濾波電路的輸出端接所述壓控振蕩電路的相應輸入端;所述壓控振蕩電路的相應輸出端作為所述C波段頻率源的輸出端;所述穩(wěn)壓電路的相應輸出端分別接所述鎖相電路、環(huán)路濾波電路、壓控振蕩電路的相應輸入端。
[0006]所述鎖相電路由鎖相器A5、電容 C22-C24、C27、C29-C30、C33-C34、C36、C40-C45 組成;所述鎖相器A5為成都國騰的PLL芯片GM4704 ;所述鎖相器A5的1、2、4和32腳分別接所述控制電路的相應輸出端,其5、6、9、11、12、14、18、22、25、26、27、28和29腳接地,其7腳經(jīng)電容C45接地,其8腳經(jīng)電容C44接所述環(huán)路濾波電路的相應輸入端,其10、13、15、17和23腳接電流為120mA的3.3V電源,其30腳接電流為80mA的3.3V的電源,其19腳接電流為20mA的3.3V電源,其8腳經(jīng)電容C34接參考時鐘信號B ;其16腳接所述電容C33接電流為120mA的3.3V電源;其20腳接所述環(huán)路濾波電路的相應輸入端;所述電容C27、C29、C30、C42、C43和C36接在電流為120mA的3.3V電源和地之間;所述電容C22-C24接在電流為20mA的3.3V電源和地之間;所述電容C40-C41接在電流為80mA的3.3V電源和地之間。
[0007]所述環(huán)路濾波電路由運算放大器A2、電阻R9-R14、電容C25、C26、C28、C31、C37-C39組成;所述運算放大器A2為OP284芯片,其I腳經(jīng)電阻Rl2接所述壓控振蕩電路的相應輸入端,其2腳依次經(jīng)電阻R9、R11和電容C31接地;其3腳經(jīng)電阻R13接電流為20mA的3.3V電源,其4腳接地,其8腳接+12V電源;電阻R9和Rl I間的結(jié)點接所述鎖相電路的相應輸出端;電容C28接在電阻R9和Rll間的結(jié)點與地之間;電容C36與電阻RlO串聯(lián)后,與電容C25并聯(lián)在運算放大器A2的I腳和2腳之間。
[0008]所述壓控振蕩電路由壓控振蕩器A3、固定衰減器A6、衰減器A4、電容C32、C35組成;衰減器A4為BW103芯片;所述固定衰減器A6為BW106芯片;所述壓控振蕩器A3為BW422芯片,其I腳接所述環(huán)路濾波電路的相應輸出端,其2腳接固定衰減器A6的I腳,其3腳和5腳接+5V電源,其4腳接衰減器A4的I腳;電容C32接在壓控振蕩器A3的I腳與地之間;電容C35接在壓控振蕩器A3的3腳與地之間;衰減器A4的2腳作為所述C波段頻率源的輸出端;固定衰減器A6的2腳接所述鎖相電路的相應輸出端。
[0009]所述的C波段頻率源還包括+12V穩(wěn)壓電路、+5.5V穩(wěn)壓電路、+5V穩(wěn)壓電路和+3.3V穩(wěn)壓電路。
[0010]所述+12V穩(wěn)壓電路由電感Z7、電容C70-C71組成;所述電感Z7—端接+12V電源,其另一端經(jīng)并聯(lián)的電容C70-C71接地;所述電感Z7與電容C70的結(jié)點作為+12V穩(wěn)壓電路的輸出端。
[0011]所述+5.5V穩(wěn)壓電路由穩(wěn)壓塊U7、電阻R19-R20,電容C67-C69組成;所述穩(wěn)壓塊U7為LT1965EMS8芯片,其1、2腳接在一起作為+5.5V穩(wěn)壓電路的輸出端,其3腳經(jīng)電阻R20接地,其4、5腳接地,其6、7、8腳接+6V電源;電阻R19接在穩(wěn)壓塊U7的2腳和3腳之間;電容C67接在+5.5V穩(wěn)壓電路的輸出端和地之間。
[0012]所述+5V穩(wěn)壓電路由穩(wěn)壓塊U6、電感Z5電容C47_C48、C51-C53、C57_C58組成;所述穩(wěn)壓塊U6為HMC976LP3芯片,其I腳經(jīng)電感Z5接所述+5.5V穩(wěn)壓電路的輸出端,其2腳經(jīng)電容C51接其10腳,其3、4腳分別經(jīng)電容C57和C58接地,其5腳接地,其11腳作為所述+5V穩(wěn)壓電路的輸出端,其14腳接其I腳;所述電容C47-C48并聯(lián)在穩(wěn)壓塊U6的I腳和地之間;所述電容C52-C53并聯(lián)在穩(wěn)壓塊U6的11腳和地之間。
[0013]所述+3.3V穩(wěn)壓電路由穩(wěn)壓塊U5、電感Z6、電阻R15-R17、電容C54-C56、C46、C49-C50、C59-C60、C63-C64組成;所述穩(wěn)壓塊U5為HMC860芯片,其1、3腳經(jīng)電感Z6接所述+5V穩(wěn)壓電路的輸出端,其2腳接地,其4腳經(jīng)電容C56接地,其6腳經(jīng)電阻R17接地,同時經(jīng)電容C61接其10腳,其7腳經(jīng)并聯(lián)的電阻R18和電容C62接其9腳,其8腳經(jīng)電阻R16接地,其O腳接地,其9、10、12腳分別作為120mA的+3.3V輸出端、20mA的+3.3V輸出端和80mA的+3.3V輸出端,其15腳經(jīng)電阻Rl5接地;所述電容C46接在穩(wěn)壓塊U5的12和15腳之間;所述電容C49-C50并聯(lián)后接在穩(wěn)壓塊U5的12腳和地之間;所述電容C59-C60并聯(lián)后接在穩(wěn)壓塊U5的10腳和地之間;所述電容C63-C64并聯(lián)后接在穩(wěn)壓塊U5的9腳和地之間;所述電容C54-C55并聯(lián)后接在穩(wěn)壓塊U5的I腳和地之間。
[0014]采用上述技術(shù)方案所產(chǎn)生的有益效果在于:
[0015]1、本實用新型實現(xiàn)了小體積的C波段頻率源。
[0016]2、本實用新型取得較好的性能指標。
【附圖說明】
[0017]下面結(jié)合附圖和【具體實施方式】對本實用新型作進一步詳細的說明。
[0018]圖1是本實用新型的原理框圖;
[0019]圖2是本實用新型實施例1鎖相電路的電路原理圖;
[0020]圖3是本實用新型實施例1環(huán)路濾波電路、壓控振蕩電路的電路原理圖;
[0021]圖4是本實用新型實施例+12V穩(wěn)壓電路的電路原理圖;
[0022]圖5是本實用新型實施例+5.5V穩(wěn)壓電路的電路原理圖;
[0023]圖6是本實用新型實施例+5V穩(wěn)壓電路的電路原理圖;
[0024]圖7是本實用新型實施例+3.3V穩(wěn)壓電路的電路原理圖。
【具體實施方式】
[0025]實施例1:
[0026]如圖1所示,一種C波段頻率源,包括鎖相電路、環(huán)路濾波電路、壓控振蕩電路和控制電路;所述鎖相電路的輸出端接所述環(huán)路濾波電路的輸入端,其相應輸入端分別接參考時鐘信號和所述壓控振蕩電路的相應輸出端;所述環(huán)路濾波電路的輸出端接所述壓控振蕩電路的相應輸入端;所述壓控振蕩電路的相應輸出端作為所述C波段頻率源的輸出端;所述控制電路的相應輸出端分別接所述鎖相電路、環(huán)路濾波電路、壓控振蕩電路的相應輸入端。
[0027]如圖2所示,所述鎖相電路由鎖相器A5、電容C22-C24、C27、C29-C30、C33-C34、C36、C40-C45組成;所述鎖相器A5為成都國騰的PLL芯片GM4704 ;所述鎖相器A5的1、2、4和32腳分別接所述控制電路的相應輸出端,其5、6、9、11、12、14、18、22、25、26、27、28和29腳接地,其7腳經(jīng)電容C45接地,其8腳經(jīng)電容C44接所述環(huán)路濾波電路的相應輸入端,其10、13、15、17和23腳接電流為120mA的3.3V電源,其30腳接電流為80mA的3.3V的電源,其19腳接電流為20mA的3.3V電源,其8腳經(jīng)電容C34接參考時鐘信號B ;其16腳接所述電容C33接電流為120mA的3.3V電源;其20腳接所述環(huán)路濾波電路的相應輸入端;所述電容C27、C29、C30、C42、C43和C36接在電流為120mA的3.3V電源和地之間;所述電容C22-C24接在電流為20mA的3.3V電源和地之間;所述電容C40-C41接在電流為80mA的
3.3V電源和地之間。
[0028]80MHz為參考時鐘,經(jīng)過隔直電容C34后連接到PLL芯片GM4704的24腳。來自用戶的控制信號:LE接GM4704的32腳,DATA接GM4704的I腳,CLK接GM4704的2腳,LD接GM4704的4腳。GM4704的20腳CP端接環(huán)路濾波,8腳通過隔直電容C44接VCO反饋回來的輸出信號。
[0029]鎖相器A5采用成都國騰的PLL芯片GM4704。
[0030]如圖3所示,所述環(huán)路濾波電路由運算放大器A2、電阻R9-R14、電容C25、C26、C28、C31、C37-C39組成;所述運算放大器A2為OP284芯片,其I腳經(jīng)電阻Rl2接所述壓控振蕩電路的相應輸入端,其2腳依次經(jīng)電阻R9、Rll和電容C31接地;其3腳經(jīng)電阻R13接電流為20mA的3.3V電源,其4腳接地,其8腳接+12V電源;電阻R9和Rll間的結(jié)點接所述鎖相電路的相應輸出端;電容C28接在電阻R9和Rl I間的結(jié)點與地之間;電容C36與電阻RlO串聯(lián)后,與電容C25并聯(lián)在運算放大器A2的I腳和2腳之間。
[0031]所述壓控振蕩電路由壓控振蕩器A3、固定衰減器A6、衰減器A4、電容C32、C35組成;壓控振蕩器A3的I腳接所述環(huán)路濾波電路的相應輸出端,其2腳接固定衰減器A6的I腳,其3腳和5腳接+5V電源,其4腳接衰減器A4的I腳;電容C32接在壓控振蕩器A3的I腳與地之間;電容C35接在壓控振蕩器A3的3腳與地之間;衰減器A4的2腳作為所述C波段頻率源的輸出端;固定衰減器A6的2腳接所述鎖相電路的相應輸出端。
[0032]VCO選用河北博威的BW422、環(huán)路濾波電路采用ADI的運放0P284GBC,來自GM4704的20腳的電荷泵串聯(lián)R9到運放0P284GBC的2管腳,電容C28在GM4704的20腳與地之間,電阻Rll與電容C31的串聯(lián)組合在GM4704的20腳與地之間,電容C25在運放0P284GBC的I腳與2腳之間,電阻RlO與電容C26的串聯(lián)組合也在運放0P284GBC的I腳與2腳之間,電阻R12在運放的I腳與VCO的I腳之間,電容C32在VCO的I腳與地之間。分壓電阻R13、R14接在+3.3V與運放的3腳之間,+12V接運放的8腳,運放的4腳接地,固定衰減器BW106與C44串接VCO的2腳與PLL芯片GM4704的8腳之間。VCO的3腳、5腳接+5V電源,4腳輸出經(jīng)衰減器BW103后輸出。
[0033]所述的C波段頻率源還包括+12V穩(wěn)壓電路、+5.5V穩(wěn)壓電路、+5V穩(wěn)壓電路和+3.3V穩(wěn)壓電路。輸入電源為+12V,紋波噪聲10mVpp ;+6V,紋波噪聲lOOmVpp。