一種用于計(jì)算機(jī)網(wǎng)絡(luò)處理器的寬帶自動(dòng)增益放大器的制造方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種計(jì)算機(jī)網(wǎng)絡(luò)處理器,尤其涉及一種用于計(jì)算機(jī)網(wǎng)絡(luò)處理器的寬帶自動(dòng)增益放大器。
【背景技術(shù)】
[0002]網(wǎng)絡(luò)處理器器件內(nèi)部通常由若干個(gè)微碼處理器和若干硬件協(xié)處理器組成,多個(gè)微碼處理器在網(wǎng)絡(luò)處理器內(nèi)部并行處理,通過(guò)預(yù)先編制的微碼來(lái)控制處理流程。而對(duì)于一些復(fù)雜的標(biāo)準(zhǔn)操作(如內(nèi)存操作、路由表查找算法、QoS的擁塞控制算法、流量調(diào)度算法等)則采用硬件協(xié)處理器來(lái)進(jìn)一步提高處理性能,從而實(shí)現(xiàn)了業(yè)務(wù)靈活性和高性能的有機(jī)結(jié)合。而現(xiàn)有技術(shù)中用于計(jì)算機(jī)網(wǎng)絡(luò)處理器的寬帶放大器的電路結(jié)構(gòu)復(fù)雜、采用電子元件多、成本高昂、體積大,且不具有自動(dòng)增益功能,不利于推廣。
【發(fā)明內(nèi)容】
[0003]本發(fā)明的目的就在于為了解決上述問(wèn)題而提供一種用于計(jì)算機(jī)網(wǎng)絡(luò)處理器的寬帶自動(dòng)增益放大器。
[0004]本發(fā)明通過(guò)以下技術(shù)方案來(lái)實(shí)現(xiàn)上述目的:
[0005]本發(fā)明包括平衡調(diào)制器芯片、信號(hào)放大器、第一電阻至第十二電阻、第一電容至第十電容、第一二極管和第二二極管,所述平衡調(diào)制器芯片的第一引腳與所述第二電阻的第一端連接,所述第二電阻的第二端同時(shí)與所述第一電阻的第一端、所述第二電容的第一端、所述第三電容的第一端、所述第三電阻的第一端和所述第四電阻的第一端連接,所述平衡調(diào)制器芯片的第四引腳同時(shí)與所述第一電阻的第二端和所述第一電容的第一端連接,所述第一電容的第二端為所述寬帶自動(dòng)增益放大器的信號(hào)輸入端,所述第五電阻串聯(lián)于所述平衡調(diào)制器芯片的第二引腳和所述平衡調(diào)制器芯片的第三引腳之間,所述平衡調(diào)制器芯片的第十引腳同時(shí)與所述第四電阻的第二端、所述第八電阻的第一端、所述第八電容的第一端、所述信號(hào)放大器的負(fù)極電源輸入端和電源負(fù)極連接,所述平衡調(diào)制器芯片的第五引腳與所述第六電阻的第一端連接,所述第六電阻的第二端同時(shí)與所述第二電容的第二端、所述第三電容的第二端、所述第三電阻的第二端、所述平衡調(diào)制器芯片的第六引腳和所述第七電阻的第一端連接,所述第七電阻的第二端同時(shí)與所述平衡調(diào)制器芯片的第七引腳、所述第八電阻的第二端、所述第二二極管的正極、所述第七電容的第一端和所述第十二電阻的第一端連接,所述第一二極管的負(fù)極、所述第七電容的第二端、所述第八電容的第二端、所述第二二極管的正極、所述第十電阻的第一端、所述第十一電阻的第一端和所述第四電容的第一端均接地,所述第二二極管的負(fù)極同時(shí)與所述第十二電阻的第二端和所述第十電容的第一端連接,所述第十電容的第二端與所述信號(hào)放大器的第一信號(hào)輸出端連接,所述信號(hào)放大器的第二信號(hào)輸出端與所述第九電容的第一端連接,所述第九電容的第二端為所述寬帶自動(dòng)增益放大器的信號(hào)輸出端,所述信號(hào)放大器的正極電源輸入端同時(shí)與所述正極電源、所述第四電容的第二端、所述第十電阻的第一端和所述第九電阻的第一端連接,所述信號(hào)放大器的第一信號(hào)輸入端同時(shí)與所述第五電容的第一端和所述第十電阻的第二端連接,所述信號(hào)放大器的第二信號(hào)輸入端同時(shí)與所述第十一電阻的第二端和所述第六電容的第一端鏈接,所述第五電容的第二端同時(shí)與所述第九電阻的第二端和所述平衡調(diào)制器芯片的第六引腳連接,所述第六電容的第二端同時(shí)與所述第十電阻的第二端和所述平衡調(diào)制器芯片的第九引腳連接。
[0006]本發(fā)明的有益效果在于:
[0007]本發(fā)明為一種用于計(jì)算機(jī)網(wǎng)絡(luò)處理器的寬帶自動(dòng)增益放大器,與現(xiàn)有技術(shù)相比具有電路結(jié)構(gòu)簡(jiǎn)單、采用元件少、成本低廉、體積小、便于安裝的優(yōu)點(diǎn),且具有自動(dòng)增益功能,有利于推廣。
【附圖說(shuō)明】
[0008]圖1是本發(fā)明的電路結(jié)構(gòu)原理圖。
【具體實(shí)施方式】
[0009]下面結(jié)合附圖對(duì)本發(fā)明作進(jìn)一步說(shuō)明:
[0010]如圖1所示:本發(fā)明包括平衡調(diào)制器芯片IC1、信號(hào)放大器IC2、第一電阻Rl至第十二電阻R12、第一電容Cl至第十電容C10、第一二極管VDl和第二二極管VD2,平衡調(diào)制器芯片ICl的第一引腳與第二電阻R2的第一端連接,第二電阻R2的第二端同時(shí)與第一電阻Rl的第一端、第二電容C2的第一端、第三電容C3的第一端、第三電阻R3的第一端和第四電阻R4的第一端連接,平衡調(diào)制器芯片ICl的第四引腳同時(shí)與第一電阻Rl的第二端和第一電容Cl的第一端連接,第一電容Cl的第二端為寬帶自動(dòng)增益放大器的信號(hào)輸入端Ue,第五電阻R5串聯(lián)于平衡調(diào)制器芯片ICl的第二引腳和平衡調(diào)制器芯片ICl的第三引腳之間,平衡調(diào)制器芯片ICl的第十引腳同時(shí)與第四電阻R4的第二端、第八電阻R8的第一端、第八電容CS的第一端、信號(hào)放大器IC2的負(fù)極電源輸入端和電源負(fù)極連接,平衡調(diào)制器芯片ICl的第五引腳與第六電阻R6的第一端連接,第六電阻R6的第二端同時(shí)與第二電容C2的第二端、第三電容C3的第二端、第三電阻R3的第二端、平衡調(diào)制器芯片ICl的第六引腳和第七電阻R7的第一端連接,第七電阻R7的第二端同時(shí)與平衡調(diào)制器芯片ICl的第七引腳、第八電阻R8的第二端、第二二極管VD2的正極、第七電容C7的第一端和第十二電阻R12的第一端連接,第一二極管VDl的負(fù)極、第七電容C7的第二端、第八電容CS的第二端、第二二極管VD2的正極、第十電阻RlO的第一端、第十一電阻Rll的第一端和第四電容C4的第一端均接地,第二二極管VD2的負(fù)極同時(shí)與第十二電阻R12的第二端和第十電容ClO的第一端連接,第十電容ClO的第二端與信號(hào)放大器IC2的第一信號(hào)輸出端連接,信號(hào)放大器IC2的第二信號(hào)輸出端與第九電容C9的第一端連接,第九電容C9的第二端為寬帶自動(dòng)增益放大器的信號(hào)輸出端Ua,信號(hào)放大器IC2的正極電源輸入端同時(shí)與正極電源、第四電容Cl的第二端、第十電阻RlO的第一端和第九電阻R9的第一端連接,信號(hào)放大器IC2的第一信號(hào)輸入端同時(shí)與第五電容C5的第一端和第十電阻RlO的第二端連接,信號(hào)放大器IC2的第二信號(hào)輸入端同時(shí)與第i 電阻Rll的第二端和第六電容C6的第一端鏈接,第五電容C5的第二端同時(shí)與第九電阻R9的第二端和平衡調(diào)制器芯片ICl的第六引腳連接,第六電容C6的第二端同時(shí)與第十電阻RlO的第二端和平衡調(diào)制器芯片ICl的第九引腳連接。本發(fā)明為一種用于計(jì)算機(jī)網(wǎng)絡(luò)處理器的寬帶自動(dòng)增益放大器,與現(xiàn)有技術(shù)相比具有電路結(jié)構(gòu)簡(jiǎn)單、采用元件少、成本低廉、體積小、便于安裝的優(yōu)點(diǎn),且具有自動(dòng)增益功能,有利于推廣。
【主權(quán)項(xiàng)】
1.一種用于計(jì)算機(jī)網(wǎng)絡(luò)處理器的寬帶自動(dòng)增益放大器,其特征在于:包括平衡調(diào)制器芯片、信號(hào)放大器、第一電阻至第十二電阻、第一電容至第十電容、第一二極管和第二二極管,所述平衡調(diào)制器芯片的第一引腳與所述第二電阻的第一端連接,所述第二電阻的第二端同時(shí)與所述第一電阻的第一端、所述第二電容的第一端、所述第三電容的第一端、所述第三電阻的第一端和所述第四電阻的第一端連接,所述平衡調(diào)制器芯片的第四引腳同時(shí)與所述第一電阻的第二端和所述第一電容的第一端連接,所述第一電容的第二端為所述寬帶自動(dòng)增益放大器的信號(hào)輸入端,所述第五電阻串聯(lián)于所述平衡調(diào)制器芯片的第二引腳和所述平衡調(diào)制器芯片的第三引腳之間,所述平衡調(diào)制器芯片的第十引腳同時(shí)與所述第四電阻的第二端、所述第八電阻的第一端、所述第八電容的第一端、所述信號(hào)放大器的負(fù)極電源輸入端和電源負(fù)極連接,所述平衡調(diào)制器芯片的第五引腳與所述第六電阻的第一端連接,所述第六電阻的第二端同時(shí)與所述第二電容的第二端、所述第三電容的第二端、所述第三電阻的第二端、所述平衡調(diào)制器芯片的第六引腳和所述第七電阻的第一端連接,所述第七電阻的第二端同時(shí)與所述平衡調(diào)制器芯片的第七引腳、所述第八電阻的第二端、所述第二二極管的正極、所述第七電容的第一端和所述第十二電阻的第一端連接,所述第一二極管的負(fù)極、所述第七電容的第二端、所述第八電容的第二端、所述第二二極管的正極、所述第十電阻的第一端、所述第十一電阻的第一端和所述第四電容的第一端均接地,所述第二二極管的負(fù)極同時(shí)與所述第十二電阻的第二端和所述第十電容的第一端連接,所述第十電容的第二端與所述信號(hào)放大器的第一信號(hào)輸出端連接,所述信號(hào)放大器的第二信號(hào)輸出端與所述第九電容的第一端連接,所述第九電容的第二端為所述寬帶自動(dòng)增益放大器的信號(hào)輸出端,所述信號(hào)放大器的正極電源輸入端同時(shí)與所述正極電源、所述第四電容的第二端、所述第十電阻的第一端和所述第九電阻的第一端連接,所述信號(hào)放大器的第一信號(hào)輸入端同時(shí)與所述第五電容的第一端和所述第十電阻的第二端連接,所述信號(hào)放大器的第二信號(hào)輸入端同時(shí)與所述第十一電阻的第二端和所述第六電容的第一端鏈接,所述第五電容的第二端同時(shí)與所述第九電阻的第二端和所述平衡調(diào)制器芯片的第六引腳連接,所述第六電容的第二端同時(shí)與所述第十電阻的第二端和所述平衡調(diào)制器芯片的第九引腳連接。
【專利摘要】本發(fā)明公開了一種用于計(jì)算機(jī)網(wǎng)絡(luò)處理器的寬帶自動(dòng)增益放大器,包括平衡調(diào)制器芯片、信號(hào)放大器、第一電阻至第十二電阻、第一電容至第十電容、第一二極管和第二二極管。本發(fā)明為一種用于計(jì)算機(jī)網(wǎng)絡(luò)處理器的寬帶自動(dòng)增益放大器,與現(xiàn)有技術(shù)相比具有電路結(jié)構(gòu)簡(jiǎn)單、采用元件少、成本低廉、體積小、便于安裝的優(yōu)點(diǎn),且具有自動(dòng)增益功能,有利于推廣。
【IPC分類】H03F1-42, H03G3-20
【公開號(hào)】CN104601129
【申請(qǐng)?zhí)枴緾N201310524693
【發(fā)明人】袁剛, 向龍
【申請(qǐng)人】成都市科虹電子有限公司
【公開日】2015年5月6日
【申請(qǐng)日】2013年10月30日