亚洲狠狠干,亚洲国产福利精品一区二区,国产八区,激情文学亚洲色图

一種改進(jìn)型10-bit差分電容分段耦合式DAC的制作方法

文檔序號(hào):7528256閱讀:263來(lái)源:國(guó)知局
一種改進(jìn)型10-bit差分電容分段耦合式DAC的制作方法
【專利摘要】本實(shí)用新型公開了一種改進(jìn)型10-bit差分電容分段耦合式DAC,包括正端次級(jí)電容陣列、正端耦合電容、正端主級(jí)電容陣列、負(fù)端次級(jí)電容陣列、負(fù)端耦合電容、負(fù)端主級(jí)電容陣列和采樣開關(guān);本實(shí)用新型利用12-bit結(jié)構(gòu)差分DAC去實(shí)現(xiàn)10-bit差分DAC,避免了1-LSB的增益誤差,改善了DAC的靜態(tài)性能;同時(shí)本實(shí)用新型正端次級(jí)電容陣列、正端主級(jí)電容陣列、負(fù)端次級(jí)電容陣列和負(fù)端主級(jí)電容陣列,通過(guò)采用單位電容串聯(lián)替代DAC中的最低位電容,實(shí)現(xiàn)了較小容值的電容,避免了提高DAC精度所帶來(lái)的面積過(guò)大的問(wèn)題。因此本實(shí)用新型具有良好的靜態(tài)特性且占用較小的面積。
【專利說(shuō)明】-種改進(jìn)型10-bit差分電容分段耦合式DAC

【技術(shù)領(lǐng)域】
[0001] 本實(shí)用新型涉及集成電路芯片領(lǐng)域,具體涉及一種改進(jìn)型l〇-bit差分電容分段 耦合式DAC。

【背景技術(shù)】
[0002] 逐次逼近型模數(shù)轉(zhuǎn)換器具有中等速度、中等精度和低功耗的特點(diǎn),廣泛應(yīng)用于信 號(hào)采集系統(tǒng)。差分型逐次逼近型模數(shù)轉(zhuǎn)換器相對(duì)于單端型,能夠抑制電源噪聲等干擾,一般 用于10-bit至12-bit的逐次逼近型模數(shù)轉(zhuǎn)換器。差分逐次逼近型模數(shù)轉(zhuǎn)換器的基本結(jié) 構(gòu)如圖1所示,由圖可知,該電路主要由差分DAC、開關(guān)網(wǎng)絡(luò)、比較器和逐次逼近控制邏輯構(gòu) 成。采用電容式的差分DAC能夠?qū)崿F(xiàn)信號(hào)的采樣,無(wú)需另外增加采樣電路,降低了模數(shù)轉(zhuǎn)換 器的結(jié)構(gòu)復(fù)雜度。這樣經(jīng)過(guò)差分DAC對(duì)輸入信號(hào)進(jìn)行差分采樣,比較器展開逐位的比較,逐 次逼近控制邏輯產(chǎn)生DAC開關(guān)網(wǎng)絡(luò)的控制信號(hào),實(shí)現(xiàn)位轉(zhuǎn)換過(guò)程,最終得出所需的數(shù)字信 號(hào)。
[0003] 差分電容式DAC作為差分逐次逼近型模數(shù)轉(zhuǎn)換器的關(guān)鍵模塊之一,它決定了模數(shù) 轉(zhuǎn)換器的靜態(tài)性能。但隨著模數(shù)轉(zhuǎn)換器的精度增加,電容式DAC的面積也會(huì)增加,所以DAC 的面積是模數(shù)轉(zhuǎn)換器設(shè)計(jì)的重要考慮因素之一。
[0004] 分段耦合式結(jié)構(gòu)的提出可以減小電容式DAC的面積。如圖2所示為早期提出的 ?ο-bit差分電容分段耦合式DAC的結(jié)構(gòu),它利用了耦合電容

【權(quán)利要求】
1. 一種改進(jìn)型10-bit差分電容分段耦合式DAC,其特征在于,包括正端次級(jí)電容陣列、 正端耦合電容、正端主級(jí)電容陣列、負(fù)端次級(jí)電容陣列、負(fù)端耦合電容、負(fù)端主級(jí)電容陣列 和米樣開關(guān); 所述正端次級(jí)電容陣列包括第一、第二、第三、第四、第五、第六及第七電容,所述第一 電容與第二電容串聯(lián),所述第二電容的下極板與第一開關(guān)連接,所述第一開關(guān)的選擇端與 低參考電壓及正端輸入電壓連接,所述第三電容的下極板與第二開關(guān)連接,所述第二開關(guān) 的選擇端與低參考電壓及正端輸入電壓連接,所述第四、第五、第六及第七電容的下極板分 別與第三、第四、第五、第六開關(guān)連接,所述第三、第四、第五及第六開關(guān)的選擇端均與低參 考電壓、高參考電壓及正端輸入電壓連接; 所述正端主級(jí)電容陣列包括第十、第十一、第十二、第十三、第十四、第十五及第十六電 容,所述第十電容及第十一電容串聯(lián)連接,所述第十一、第十二、第十三、第十四、第十五及 第十六電容的下極板分別與第七、第八、第九、第十、第十一及第十二開關(guān)連接;所述第七、 第八、第九、第十、第十一及第十二開關(guān)的選擇端均與低參考電壓、高參考電壓及正端輸入 電壓連接; 所述正端耦合電容包括串聯(lián)連接的第八電容及第九電容,所述第八電容的下極板分別 與第一、第三、第四、第五、第六及第七電容的上極板連接,所述第九電容的上極板分別與第 十、第十二、第十三、第十四、第十五及第十六電容的上極板和采樣開關(guān)的一端連接; 所述負(fù)端次級(jí)電容陣列包括第十七、第十八、第十九、第二十、第二十一、第二十二及 第二十三電容,所述第十七電容與第十八電容串聯(lián)連接,所述第十八、第十九、第二十、第 二十一、第二十二及第二十三電容的下極板分別與第十三、第十四、第十五、第十六、第十七 及第十八開關(guān)連接,所述第十三及第十四開關(guān)的選擇端均與高參考電壓及負(fù)端輸入電壓連 接,所述第十五、第十六、第十七及第十八的選擇端均與低參考電壓、高參考電壓及負(fù)端輸 入電壓連接; 所述負(fù)端主級(jí)電容陣列包括第二十六、第二十七、第二十八、第二十九、第三十、第 三十一及第三十二電容,所述第二十六電容與第二十七電容串聯(lián)連接,所述第二十七、第 二十八、第二十九、第三十、第三十一及第三十二電容的下極板分別與第十九、第二十、 第二十一、第二十二、第二十三及第二十四開關(guān)連接,所述第十九、第二十、第二十一、第 二十二、第二十三及第二十四開關(guān)的選擇端均與低參考電壓、高參考電壓及負(fù)端輸入電壓 連接; 所述負(fù)端耦合電容包括相互串聯(lián)的第二十四電容及第二十五電容,所述第二十四電 容的下極板分別與第十七、第十九、第二十、第二十一、第二十二及第二十三的上極板連接, 所述第二十五電容的上極板分別與第二十六、第二十八、第二十九、第三十、第三十一及第 三十二電容的上極板和采樣開關(guān)的另一端連接。
2. 根據(jù)權(quán)利要求1所述的一種改進(jìn)型ΙΟ-bit差分電容分段耦合式DAC,其特征在于, 所述第一、第二、及第三電容的容值均為單位電容容值Q,所述第四電容的容值為2Q,第五 電容C 5的容值為4Q,第六電容C6的容值為8Q,第七電容C7的容值為16Q ; 所述第十、第十一及第十二電容的容值均為單位電容容值C",所述第十三電容的容值 為2Q,第十四電容的容值為4Q,第十五電容的容值為8Q,第十六電容的容值為16Q。
3. 根據(jù)權(quán)利要求1所述的一種改進(jìn)型ΙΟ-bit差分電容分段耦合式DAC,其特征在于, 所述負(fù)端次級(jí)電容陣列中,第十七、十八及第十九電容的容值均為單位電容容值c",所述第 二十電容的容值為2Q,第二i^一電容的容值為4Q,第二十二電容的容值為8Q,第二十三 電容的容值為16Q ; 所述負(fù)端主級(jí)電容陣列中,第二十六、第二十七及第二十八電容的容值均為單位電容 容值Cu,所述第二十九電容的容值為2Q,第三十電容的容值為4Q,第三i^一電容的容值為 8Q,第三十二電容的容值為16Q。
4. 根據(jù)權(quán)利要求1所述的一種改進(jìn)型10-bit差分電容分段耦合式DAC,其特征在于, 所述正端耦合電容中,第八電容及第九電容的容值均為單位電容容值Q,所述負(fù)端耦合電 容中,第二十四電容及第二十五電容的容值均為單位電容容值Q。
5. 根據(jù)權(quán)利要求1-4任一項(xiàng)所述的一種改進(jìn)型10-bit差分電容分段耦合式DAC,其特 征在于,第一至第三十二電容均采用0. 18um CMOS工藝中的MM電容。
【文檔編號(hào)】H03M1/12GK203872163SQ201420277041
【公開日】2014年10月8日 申請(qǐng)日期:2014年5月27日 優(yōu)先權(quán)日:2014年5月27日
【發(fā)明者】李斌, 趙達(dá)勤, 吳朝暉, 王昆 申請(qǐng)人:華南理工大學(xué)
網(wǎng)友詢問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1