專利名稱:跨周期脈沖延遲輸出控制方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種跨周期脈沖延遲輸出控制方法,屬于電子技術(shù)技術(shù)領(lǐng)域。
背景技術(shù):
目前,對(duì)一個(gè)周期脈沖輸入信號(hào)進(jìn)行延遲控制輸出有兩種基本模式模擬延遲控制和數(shù)字延遲控制。模擬延遲控制可以利用單穩(wěn)態(tài)觸發(fā)電路實(shí)現(xiàn);數(shù)字延遲控制可以利用高精度定時(shí)器通過(guò)邏輯組合實(shí)現(xiàn),這些常規(guī)的技術(shù)方法可以完成一個(gè)周期內(nèi)的延遲控制。當(dāng)所要求的延遲脈沖的延遲時(shí)間是變化的并且有跨躍輸入脈沖周期的現(xiàn)象時(shí),尤其當(dāng)延遲脈沖的延遲時(shí)間恰好等于輸入脈沖周期時(shí),會(huì)產(chǎn)生延遲輸出脈沖狀態(tài)不穩(wěn)定。
發(fā)明內(nèi)容
針對(duì)上述問(wèn)題,本發(fā)明創(chuàng)造的目的是提供一種跨周期脈沖延遲輸出控制方法,以在要求的延遲脈沖的延遲時(shí)間是變化的并且有跨躍輸入脈沖周期的現(xiàn)象時(shí),尤其當(dāng)延遲脈沖的延遲時(shí)間恰好等于輸入脈沖周期時(shí),能夠產(chǎn)生平穩(wěn)的延遲輸出脈沖。
為實(shí)現(xiàn)上述目的,本發(fā)明的技術(shù)方案是一種跨周期脈沖延遲輸出控制方法,是通過(guò)分頻,把周期T輸入脈沖分成至少兩路輸入V1a、V1b……,分別對(duì)V1a、V1b……進(jìn)行延遲輸出得到V2a、V2b……,然后把各路延遲脈沖V2a、V2b……合并成一路輸出V2,這樣就可以穩(wěn)定地得到延遲輸出脈沖。
所述分頻數(shù)n=1+int(最大延遲時(shí)間t/輸入脈沖周期T)。
通過(guò)分頻把輸入脈沖分成多路分別進(jìn)行不大于分頻后的脈沖的周期T的延遲,然后把多路延遲脈沖合成一路輸出的辦法,方便的解決了延遲脈沖在周期跨躍延遲時(shí)電路的不穩(wěn)定狀態(tài)。
圖1為輸入脈沖和延時(shí)輸出脈沖的延時(shí)示意圖;圖2為本發(fā)明的方法示意圖。
具體實(shí)施例方式
圖1顯示了目標(biāo)輸入、輸出脈沖的關(guān)系。圖中,V1是輸入脈沖,脈沖信號(hào)周期為T,V2是延遲輸出脈沖,延遲時(shí)間大于周期T時(shí),可以按T的余數(shù)來(lái)處理,只需要考慮延遲時(shí)間不大于T的情況就可以解決延遲脈沖周期跨躍問(wèn)題。圖中三個(gè)輸出脈沖相對(duì)輸入脈沖的延遲時(shí)間分別為t1、t2、t3,其中t1、t2均小于T,t3幾乎和T相等,當(dāng)延遲時(shí)間是t1、t2時(shí),常規(guī)延遲電路可以正常輸出延遲脈沖,當(dāng)延遲時(shí)間是t3時(shí),由于輸入脈沖周期性出現(xiàn),當(dāng)前輸入脈沖的延遲輸出脈沖還沒(méi)有正常輸出,下一個(gè)輸入脈沖已經(jīng)出現(xiàn),破壞了延遲電路當(dāng)前的工作狀態(tài),使得延遲脈沖不能正常輸出,也就是說(shuō)當(dāng)延遲時(shí)間幾乎和輸入脈沖周期相等時(shí),無(wú)法正確得到延遲脈沖輸出。
解決途徑是通過(guò)設(shè)定數(shù)的分頻,把周期T輸入脈沖分成至少兩路輸入V1a、V1b……,分別對(duì)V1a、V1b……進(jìn)行延遲輸出得到V2a、V2b……,然后把各路延遲脈沖V2a、V2b……合并成一路輸出V2,這樣就可以穩(wěn)定地得到延遲輸出脈沖。分頻數(shù)n=1+int(最大延遲時(shí)間t/輸入脈沖周期T),即對(duì)最大延遲時(shí)間t和輸入脈沖周期T的比值取整,取整值加1后的值即為分頻數(shù)。
圖2所示為需將把輸入脈沖分成兩路的情況。當(dāng)所要求的延遲脈沖的延遲時(shí)間是變化的并且有跨躍輸入脈沖周期T的現(xiàn)象時(shí),如果有T≤最大延遲時(shí)間t<2T的輸出脈沖出現(xiàn),可把輸入脈沖分成兩路(即分頻數(shù)n=2)輸入Va、V1b,分別對(duì)V1a、V1b進(jìn)行延遲輸出得到V2a、V2b,然后把兩路延遲脈沖合并成一路輸出V2,這樣就可以穩(wěn)定地得到延遲時(shí)間是T時(shí)的延遲輸出脈沖。
若延遲時(shí)間達(dá)到或超過(guò)輸入脈沖周期T的兩倍,有需把輸入脈沖分成三路或更多路的情況,照樣可以依據(jù)本發(fā)明的方法解決,也應(yīng)屬于本發(fā)明的方法的保護(hù)范圍之內(nèi),在此不再贅述。
最后所應(yīng)說(shuō)明的是以上實(shí)施例僅用以說(shuō)明而非限制本發(fā)明的技術(shù)方案,盡管參照上述實(shí)施例對(duì)本發(fā)明進(jìn)行了詳細(xì)說(shuō)明,本領(lǐng)域的普通技術(shù)人員應(yīng)當(dāng)理解依然可以對(duì)本發(fā)明進(jìn)行修改或者等同替換,而不脫離本發(fā)明的精神和范圍的任何修改或局部替換,其均應(yīng)涵蓋在本發(fā)明的權(quán)利要求范圍當(dāng)中。
權(quán)利要求
1.一種跨周期脈沖延遲輸出控制方法,是通過(guò)分頻,把周期T輸入脈沖分成至少兩路輸入V1a、V1b……,分別對(duì)V1a、V1b……進(jìn)行延遲輸出得到V2a、V2b……,然后把各路延遲脈沖V2a、V2b……合并成一路輸出V2,這樣就可以穩(wěn)定地得到延遲輸出脈沖。
2.根據(jù)權(quán)利要求1所述的跨周期脈沖延遲輸出控制方法,所述分頻數(shù)n=1+int(最大延遲時(shí)間t/輸入脈沖周期T)。
全文摘要
本發(fā)明涉及一種跨周期脈沖延遲輸出控制方法,屬于電子技術(shù)技術(shù)領(lǐng)域。一種跨周期脈沖延遲輸出控制方法,是通過(guò)分頻,把周期T輸入脈沖分成至少兩路輸入V1a、V1b……,分別對(duì)V1a、V1b……進(jìn)行延遲輸出得到V2a、V2b……,然后把各路延遲脈沖V2a、V2b……合并成一路輸出V2,這樣就可以穩(wěn)定地得到延遲輸出脈沖。分頻數(shù)n=1+int(最大延遲時(shí)間t/輸入脈沖周期T)。通過(guò)分頻把輸入脈沖分成多路分別進(jìn)行不大于分頻后的脈沖的周期T的延遲,然后把多路延遲脈沖合成一路輸出的辦法,方便的解決了延遲脈沖在周期跨躍延遲時(shí)電路的不穩(wěn)定狀態(tài)。
文檔編號(hào)H03K5/13GK1972122SQ20051004858
公開(kāi)日2007年5月30日 申請(qǐng)日期2005年11月21日 優(yōu)先權(quán)日2005年11月21日
發(fā)明者龐永星 申請(qǐng)人:洛陽(yáng)卓航測(cè)控設(shè)備有限責(zé)任公司