專利名稱:比較器與模數(shù)轉(zhuǎn)換器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及用于比較信號電壓和參考電壓的比較器。特別地,它涉及一種將采樣(Sampling)、放大(Amplify)、再生(Regenerate)、比較(Compare)等功能集成在一起的比較器(下文中稱為SARC比較器)和具有該比較器的模數(shù)(下文中稱為“A/D”)轉(zhuǎn)換器。
背景技術(shù):
眾所周知的最簡單和通用的A/D轉(zhuǎn)換器如圖1所示,它將輸入的模擬信號進(jìn)行快速編碼并且將之轉(zhuǎn)換為數(shù)字信號的閃速形式A/D轉(zhuǎn)換器。它由四個部分組成參考電壓產(chǎn)生模塊,具有相同電阻值的電阻彼此串聯(lián)連接,電阻之間各結(jié)點(diǎn)的電壓作為相應(yīng)于各轉(zhuǎn)換數(shù)據(jù)的模擬參考電壓;比較電路模塊,比較器61~6n將從輸入端41輸入的模擬電壓和n級參考電壓進(jìn)行比較;數(shù)字鎖存電路,用于鎖存保持比較器的輸出結(jié)果;編碼器模塊,編碼器43將存儲的結(jié)果轉(zhuǎn)換為某種形式的編碼數(shù)字信號并輸出。
在這種形式的A/D轉(zhuǎn)換器中,比較器的速度決定了整個A/D轉(zhuǎn)換器的轉(zhuǎn)換速度,參考電壓產(chǎn)生模塊中串聯(lián)電阻的個數(shù)以及比較電路模塊中比較器個數(shù),決定了整個A/D轉(zhuǎn)換器的轉(zhuǎn)換精度。例如,n=255時,整個A/D轉(zhuǎn)換器的轉(zhuǎn)換精度為8比特,而n=1023時,整個A/D轉(zhuǎn)換器的轉(zhuǎn)換精度為10比特。因此,為了轉(zhuǎn)換具有更大比特?cái)?shù)的數(shù)據(jù),要求A/D轉(zhuǎn)換器具有更多數(shù)量的電阻和比較器。電阻數(shù)目和比較器數(shù)目n與A/D轉(zhuǎn)換器的比特?cái)?shù)w之間的關(guān)系是n=2w,可見每提高1比特的轉(zhuǎn)換精度,電阻數(shù)量和比較器數(shù)量就必須加倍。在半導(dǎo)體集成電路的芯片面積中形成這種類型的A/D轉(zhuǎn)換器時,每個比較器占據(jù)芯片的面積大小,決定了整個A/D轉(zhuǎn)換器芯片面積大小。
發(fā)明內(nèi)容
本發(fā)明就是為了解決前述兩個問題而提出的,本發(fā)明提出了一種電路元件很少,速度很快的比較器,提供了電路元件很少,速度很快的A/D轉(zhuǎn)換器。本發(fā)明提供的比較器的基本結(jié)構(gòu)包括第一開關(guān)K1,它的一端來自輸入信號;第一反相器INV1,它的輸入端與所述第一開關(guān)K1的另一端相連;第二開關(guān)K2,它的一端來自參考電壓;第二反相器INV2,它的輸入端與所述第二開關(guān)K2的另一端相連;第三開關(guān)K3,它的一端與所述第一反相器INV1的輸入端相連,另一端與所述第二反相器INV2的輸出端相連;第四開關(guān)K4,它的一端與所述第二反相器INV2的輸入端相連,另一端與所述第一反相器INV1的輸出端相連。
本發(fā)明提供的比較器的基本結(jié)構(gòu)與傳統(tǒng)的比較器結(jié)構(gòu)完全不相同,傳統(tǒng)的比較器結(jié)構(gòu)與傳統(tǒng)的二級運(yùn)算放大器結(jié)構(gòu)類似,這種比較器結(jié)構(gòu)電路元件多,速度越高要求功耗越大,同時面臨較大失調(diào)電壓的影響;本發(fā)明提供的比較器的基本結(jié)構(gòu)電路元件少,它的功耗主要花費(fèi)在放大和再生階段,而這段時間是在時鐘作用下瞬間完成工作即達(dá)到穩(wěn)定,因此時間相當(dāng)短暫,功耗很低,對速度要求遠(yuǎn)不如傳統(tǒng)的比較器敏感。同時本發(fā)明提供的比較器的失調(diào)電壓很小。
本發(fā)明提供的比較器的基本結(jié)構(gòu)與斬波型比較器結(jié)構(gòu)也完全不相同,在公開號為CN1388647A的專利中提供的斬波型比較器結(jié)構(gòu)采用了電容元件,并且有一個開關(guān)跨接在反相器的輸入輸出端,在這個開關(guān)閉合期間,被這個開關(guān)跨接的反相器的輸入輸出端短接,流過電流很大,功耗相當(dāng)高;本發(fā)明提供的比較器的基本結(jié)構(gòu)中沒有電容元件,也沒有一個開關(guān)跨接在反相器的輸入輸出端,從而大大提高了比較器的速度,減少了電路的功耗,減少了比較器電路中元件數(shù)目。同時本發(fā)明提供的比較器的基本結(jié)構(gòu)既可以單端輸出又可以雙端差分輸出,其后的鎖存器的設(shè)計(jì)可以相當(dāng)靈活多樣,也減少了電路元件數(shù)量。
在本發(fā)明提供的比較器的基本結(jié)構(gòu)中,當(dāng)?shù)谝婚_關(guān)K1和第二開關(guān)K2同時閉合時,而第三開關(guān)K3和第四開關(guān)K4同時打開,輸入信號和參考電壓被分別采樣到第一反相器的輸入端和第二反相器的輸入端,并分別被第一反相器和第二反相器放大;當(dāng)?shù)谝婚_關(guān)K1和第二開關(guān)K2同時打開時,第三開關(guān)K3和第四開關(guān)K4同時閉合,分別被第一反相器和第二反相器放大后的輸入信號和參考電壓被分別反饋到第二反相器的輸入端和第一反相器的輸入端進(jìn)行再放大,即完成所謂的再生功能(下面稱這個過程為“再生”);由于第三開關(guān)K3和第四開關(guān)K4同時閉合后,第一反相器的輸出連接到第二反相器的輸入,同樣第二反相器的輸出連接到第一反相器的輸入,形成了閉合回路,在閉合回路中的任何一點(diǎn)的信號經(jīng)過回路一圈后都被正向放大,由于所有反相器的參數(shù)和特性完全一致,所有開關(guān)的參數(shù)和特性也完全一致,這樣在閉合回路形成的瞬間,在第一反相器的輸出端的信號和在第二反相器的輸出端的信號中幅度大的信號經(jīng)過閉合回路后占據(jù)上風(fēng),使整個閉合回路的狀態(tài)穩(wěn)定下來,從而使輸出固定,完成比較功能。
在本發(fā)明第一實(shí)施例之基本結(jié)構(gòu)的比較器中,第一反相器的輸出可接任何結(jié)構(gòu)的觸發(fā)器DFF1作為數(shù)據(jù)寄存器或者鎖存器,第二反相器的輸出可接一個等效的負(fù)載,也可以接相同結(jié)構(gòu)的元件。圖2是第一反相器的輸出接了一個D觸發(fā)器的電路結(jié)構(gòu)。
在本發(fā)明第二實(shí)施例之基本結(jié)構(gòu)的比較器中,第一反相器的輸出接第三反相器INV3的輸入,第三反相器INV3的輸出接第五開關(guān)K5的一端,第五開關(guān)K5的另一端接到第五反相器的輸入,第五反相器的輸出接到第七反相器的輸入,第七開關(guān)K7的兩端分別接到第五反相器的輸入和第七反相器的輸出。第五開關(guān)K5、第五反相器、第七反相器和第七開關(guān)K7構(gòu)成一個數(shù)據(jù)寄存器或鎖存器。如圖3所示。當(dāng)?shù)谝婚_關(guān)K1和第二開關(guān)K2同時閉合時,而第三開關(guān)K3和第四開關(guān)K4同時打開,第七開關(guān)K7和第八開關(guān)K8也同時閉合,開關(guān)K5和開關(guān)K6同時打開,輸入信號和參考電壓被分別采樣到第一反相器的輸入端和第二反相器的輸入端,并分別被第一反相器和第二反相器放大,整個比較器的輸出信號,也是第五反相器的輸出信號,被第七反相器保持??;當(dāng)?shù)谝婚_關(guān)K1和第二開關(guān)K2同時打開時,第三開關(guān)K3和第四開關(guān)K4同時閉合,第七開關(guān)K7和第八開關(guān)K8也同時打開,第五開關(guān)K5和第六開關(guān)K6同時閉合,分別被第一反相器和第二反相器放大后的輸入信號和參考電壓被再生、比較后從第一反相器的輸出端輸出比較結(jié)果。該比較結(jié)果通過第三反相器INV3、第五開關(guān)K5、第五反相器形成的通路輸出數(shù)據(jù)。
在本發(fā)明第二實(shí)施例之基本結(jié)構(gòu)的比較器中,第二反相器的輸出可以只接一個與第三反相器INV3一樣的第四反相器INV4,也可以根據(jù)應(yīng)用需要在第四反相器INV4的輸出接與第三反相器INV3輸出端接的相同的一個數(shù)據(jù)寄存器或鎖存器。如圖3所示,第六開關(guān)K6、第六反相器、第八反相器和第八開關(guān)K8構(gòu)成一個數(shù)據(jù)寄存器或鎖存器。
在本發(fā)明第二實(shí)施例之基本結(jié)構(gòu)的比較器與第一實(shí)施例相比,除了它本身基本結(jié)構(gòu)的優(yōu)點(diǎn)之外,它還能減少所述數(shù)據(jù)寄存器或鎖存器的元件數(shù)量,簡化電路結(jié)構(gòu)。
參照附圖會更好地理解下面公開的本發(fā)明,其中圖1為顯示通用的閃速形式A/D轉(zhuǎn)換器例子的電路方框2為顯示本發(fā)明基本結(jié)構(gòu)的比較器電路3為顯示本發(fā)明第一實(shí)施例的比較器電路4為顯示本發(fā)明第二實(shí)施例的比較器電路5為顯示本發(fā)明第一實(shí)施例的比較器工作時序6為顯示本發(fā)明第二實(shí)施例的比較器工作時序7為顯示本發(fā)明第三實(shí)施例的A/D轉(zhuǎn)換器的電路方框圖具體實(shí)施方式
現(xiàn)在考察附圖,圖3為顯示本發(fā)明第一實(shí)施例的比較器電路圖。如圖3所示,本發(fā)明第一實(shí)施例的比較器電路包括信號電壓輸入端1,參考電壓輸入端10,開關(guān)2和5,反相器3,開關(guān)9和6,反相器7,觸發(fā)器27,時鐘信號電壓輸入端30,電容31,輸出端28和29。
模擬信號電壓通過信號電壓輸入端1加到開關(guān)2上,用作比較的參考電壓通過參考電壓輸入端10加到開關(guān)9上。開關(guān)2和9分別用于模擬信號電壓和參考電壓的采樣開關(guān),它們在一個時鐘周期的某一段時間中同時分別采樣模擬信號電壓和參考電壓到反相器3和7的輸入端。
反相器3和7分別將輸入的模擬信號電壓和參考電壓放大,并將放大后的信號電壓分別送到開關(guān)6、電容31和開關(guān)5、觸發(fā)器27上。
開關(guān)6和5在一個時鐘周期中的與開關(guān)2和9打開的相同時間段中同時分別將反相器3的輸出端和7的輸入端以及反相器7的輸出端和3的輸入端相連,使分別被反相器3和7放大后的模擬輸入信號電壓和輸入?yún)⒖茧妷罕辉偕?、比較后從反相器3的輸出端輸出比較結(jié)果。
觸發(fā)器27的數(shù)據(jù)輸入端與反相器7的輸出端相連,在與開關(guān)6和5閉合時的相同時鐘Φ2作用下將觸發(fā)器27的數(shù)據(jù)輸入端的數(shù)據(jù)輸出到輸出端28和29。開關(guān)2和9的打開和閉合操作由控制信號Φ1控制,在控制信號Φ1的邏輯電平為H時,開關(guān)2和9閉合;在控制信號Φ1的邏輯電平為L時,開關(guān)2和9打開。開關(guān)6和5的打開和閉合操作由控制信號Φ2控制,在控制信號Φ2的邏輯電平為H時,開關(guān)6和5閉合;在控制信號Φ2的邏輯電平為L時,開關(guān)6和5打開。觸發(fā)器27對它的數(shù)據(jù)輸入端的數(shù)據(jù)作輸出操作,還是對它的數(shù)據(jù)輸出端的數(shù)據(jù)作保持操作,是由控制信號Φ2控制,在控制信號Φ2的邏輯電平為H時,觸發(fā)器27對它的數(shù)據(jù)輸入端的數(shù)據(jù)作輸出操作;在控制信號Φ2的邏輯電平為L時,觸發(fā)器27對它的數(shù)據(jù)輸出端的數(shù)據(jù)作保持操作。
比較器的工作情況描述如下。圖5為顯示本發(fā)明第一實(shí)施例的比較器工作時序圖。首先,在圖5中從t1到t2期間,控制信號Φ1的邏輯電平為H,控制信號Φ2的邏輯電平為L,模擬信號電壓通過信號電壓輸入端1加到開關(guān)2上,用作比較的參考電壓通過參考電壓輸入端10加到開關(guān)9上,模擬信號幅度從t1時刻低于參考電壓幅度,到t2時刻高于參考電壓幅度,開關(guān)2和9在控制信號Φ1的邏輯電平為H期間采樣,并在t2時刻采樣結(jié)束;從t2到t3期間,控制信號Φ1的邏輯電平變?yōu)長,控制信號Φ2的邏輯電平為H,此時從反相器3、開關(guān)5、反相器7、開關(guān)6的閉合回路形成,發(fā)生信號電壓和參考電壓的再生和比較作用,反相器7輸出經(jīng)過短暫的上升延遲后變?yōu)楦?,反相?輸出首先經(jīng)過短暫的上升延遲后變?yōu)橄陆笛舆t,最后為低電平。比較器的最終輸出是觸發(fā)器27在控制信號Φ2的邏輯電平從H變?yōu)長時,對它的數(shù)據(jù)輸入端的數(shù)據(jù)作輸出操作得到。
如上所述,本發(fā)明第一實(shí)施例的比較器基本結(jié)構(gòu)相對斬波型比較器結(jié)構(gòu)減少了電容元件和一個跨接在反相器輸入輸出端的開關(guān),不但大大提高了比較器的速度,而且縮小了硬件的元件數(shù)量。當(dāng)將本發(fā)明第一實(shí)施例的比較器基本結(jié)構(gòu)用于前述閃速式A/D轉(zhuǎn)換器中時,若n=1023,即10比特分辨率,則可以減少1023個了電容元件和1023個跨接在反相器輸入輸出端的開關(guān)元件,并且更進(jìn)一步當(dāng)這些開關(guān)元件用CMOS結(jié)構(gòu)實(shí)現(xiàn)時,可以節(jié)省2046個晶體管。
下面參照圖4,圖4為顯示本發(fā)明第二實(shí)施例的比較器電路圖。本發(fā)明第二實(shí)施例的比較器相對本發(fā)明第一實(shí)施例的比較器而言,不同之處在于反相器3后的電容元件由反相器11代替,反相器7后的觸發(fā)器由與反相器11相同的反相器19代替,在反相器11和19后分別接由開關(guān)12、反相器14、開關(guān)18、反相器17和開關(guān)20、反相器22、開關(guān)26、反相器25組成的鎖存器。除了上述元件之外,其它的元件都與第一實(shí)施例中的元件完全相同,并且用相同的參考標(biāo)號表示,以省略對相同元件的詳細(xì)說明。
開關(guān)2,9,18,26的打開和閉合操作由控制信號Φ1控制,在控制信號Φ1的邏輯電平為H時,開關(guān)2,9,18,26閉合;在控制信號Φ1的邏輯電平為L時,開關(guān)2,9,18,26打開。
開關(guān)6,5,12,20的打開和閉合操作由控制信號Φ2控制,在控制信號Φ2的邏輯電平為H時,開關(guān)6,5,12,20閉合;在控制信號Φ2的邏輯電平為L時,開關(guān)6,5,12,20打開。
比較器的工作情況描述如下。圖6為顯示本發(fā)明第二實(shí)施例的比較器工作時序圖。首先,在圖6中從t1到t2期間,控制信號Φ1的邏輯電平為H,控制信號Φ2的邏輯電平為L,開關(guān)18,26閉合,開關(guān)12,20打開,比較器的最終輸出通過信號輸出端16被保持住,它的互補(bǔ)輸出也通過信號輸出端24被保持住。從t2到t3期間,控制信號Φ1的邏輯電平變?yōu)長,控制信號Φ2的邏輯電平為H,開關(guān)12,20閉合,開關(guān)18,26打開,反相器11的輸出經(jīng)過一段時間的從高電平到低電平的轉(zhuǎn)換而達(dá)到低電平的穩(wěn)定狀態(tài),比較器的最終輸出是反相器22在控制信號Φ2的邏輯電平從L變?yōu)镠后的很短時間里,對反相器11的數(shù)據(jù)輸出端的數(shù)據(jù)作反相輸出操作得到。
通常情況下,圖4中顯示的本發(fā)明第一實(shí)施例的比較器中的觸發(fā)器是由第二實(shí)施例中兩個從開關(guān)12、反相器14、開關(guān)18、反相器17組成的鎖存器前后串接起來形成的,而在第二實(shí)施例中僅用一個反相器11或19就代替了這兩個串接起來的鎖存器的前一個。可見在本發(fā)明第二實(shí)施例之基本結(jié)構(gòu)的比較器與第一實(shí)施例相比,除了它本身基本結(jié)構(gòu)的優(yōu)點(diǎn)之外,它還能減少所述數(shù)據(jù)寄存器或鎖存器的元件數(shù)量,簡化電路結(jié)構(gòu)。在本發(fā)明第二實(shí)施例之基本結(jié)構(gòu)的比較器中,反相器19后的由開關(guān)20、反相器22、開關(guān)25、反相器26組成的鎖存器可以根據(jù)應(yīng)用的需要被去掉或保留。
以下參照圖7,圖7為顯示本發(fā)明第三實(shí)施例的A/D轉(zhuǎn)換器的電路方框圖。如圖7所示,本發(fā)明第三實(shí)施例的A/D轉(zhuǎn)換器包括模擬信號電壓輸入端40、梯形電阻41,比較器51~5n(n為自然數(shù)),數(shù)字鎖存器61~6n(n為自然數(shù)),編碼器71,數(shù)字信號輸出端81。
對每個單個的比較器51~5n,使用的是圖3所示的的本發(fā)明第二實(shí)施例的比較器。
比較器51~5n中的任何一個都包括信號電壓輸入端1,并且通過模擬信號電壓輸入端40將同樣的模擬信號電壓分別輸入到各信號電壓輸入端1。
梯形電阻41用作電壓分壓裝置,它利用一組串聯(lián)連接的電阻將高電平參考電壓Vref+和低電平參考電壓Vref-之間的電位差分為n級彼此不同的電壓差,并且將最終的各參考電壓分別加給比較器51~5n的相應(yīng)參考電壓輸入端10。數(shù)字鎖存器61~6n接收比較器51~5n的比較結(jié)果,再將它們傳送給編碼器71,經(jīng)過編碼后得到與所述比較結(jié)果相應(yīng)的編碼,并將最終編碼的數(shù)字信號輸出到數(shù)字信號輸出端81。
如上所述,按照本發(fā)明第三實(shí)施例的A/D轉(zhuǎn)換器的結(jié)構(gòu),將本發(fā)明第二實(shí)施例的比較器用于每個比較器51~5n,同時減少了A/D轉(zhuǎn)換器中電路元件的數(shù)量。雖然將本發(fā)明第二實(shí)施例的比較器用于本發(fā)明第三實(shí)施例的A/D轉(zhuǎn)換器中每個比較器51~5n,但是作為替換,也可以使用本發(fā)明中第一實(shí)施例的比較器。使用本發(fā)明第二實(shí)施例的比較器的最終效果與使用本發(fā)明中第一實(shí)施例的比較器產(chǎn)生的最終效果相同。
本發(fā)明提供一種提高了比較速度的比較器,減少了比較器電路中元件數(shù)目。同時本發(fā)明提供的比較器的基本結(jié)構(gòu)既可以單端輸出又可以雙端差分輸出,其后的鎖存器的設(shè)計(jì)可以相當(dāng)靈活多樣,也減少了電路元件數(shù)量。另外,作為本發(fā)明的一種應(yīng)用,還實(shí)現(xiàn)了一種A/D轉(zhuǎn)換器。
權(quán)利要求
1.一種比較器,包括第一開關(guān)K1,它的一端來自輸入信號;第一反相器INV1,它的輸入端與所述第一開關(guān)的另一端相連;第二開關(guān)K2,它的一端來自參考電壓;第二反相器INV2,它的輸入端與所述第二開關(guān)的另一端相連;第三開關(guān)K3,它的一端與所述第一反相器的輸入端相連,另一端與所述第二反相器的輸出端相連;和第四開關(guān)K4,它的一端與所述第二反相器的輸入端相連,另一端與所述第一反相器的輸出端相連。
2.根據(jù)權(quán)利要求1所述比較器,其特征在于,當(dāng)所述第一開關(guān)和所述第二開關(guān)同時閉合時,所述第三開關(guān)和所述第四開關(guān)同時打開,輸入信號和參考電壓被分別輸入到所述第一反相器的輸入端和所述第二反相器的輸入端,實(shí)現(xiàn)采樣功能。
3.根據(jù)權(quán)利要求1所述比較器,其特征在于,當(dāng)輸入信號和參考電壓被分別輸入到所述第一反相器的輸入端和所述第二反相器的輸入端時,所述第一反相器和所述第二反相器作為放大器分別對輸入信號和參考電壓進(jìn)行放大,實(shí)現(xiàn)放大功能。
4.根據(jù)權(quán)利要求1所述比較器,其特征在于,當(dāng)所述第一開關(guān)和所述第二開關(guān)同時打開時,所述第三開關(guān)和所述第四開關(guān)同時閉合,所述第一反相器的輸出信號經(jīng)過所述第四開關(guān)到達(dá)所述第二反相器的輸入端,所述第二反相器的輸出信號經(jīng)過所述第三開關(guān)到達(dá)所述第一反相器的輸入端,并且分別被所述第二反相器和所述第一反相器進(jìn)一步放大,實(shí)現(xiàn)再生功能。
5.根據(jù)權(quán)利要求1所述比較器,其特征在于,當(dāng)所述第一開關(guān)和所述第二開關(guān)同時打開時,所述第三開關(guān)和所述第四開關(guān)同時閉合,所述第一反相器的輸出信號經(jīng)過所述第四開關(guān)到達(dá)所述第二反相器的輸入端,所述第二反相器的輸出信號經(jīng)過所述第三開關(guān)到達(dá)所述第一反相器的輸入端,并且分別被所述第二反相器和所述第一反相器進(jìn)一步放大,這些被進(jìn)一步放大的信號幅度相差懸殊,在被放大和傳輸過程中幅度大的信號很快占據(jù)上風(fēng),使所述第二反相器和所述第一反相器的輸出端達(dá)到穩(wěn)定狀態(tài),實(shí)現(xiàn)輸入信號和參考電壓的比較功能。
6.一種模數(shù)轉(zhuǎn)換器,包括多個比較器,用來接收同一個信號電壓,每個所述比較器包括第一開關(guān)K1,它的一端來自輸入信號;第一反相器INV1,它的輸入端與所述第一開關(guān)的另一端相連;第二開關(guān)K2,它的一端來自參考電壓;第二反相器INV2,它的輸入端與所述第二開關(guān)的另一端相連;第三開關(guān)K3,它的一端與所述第一反相器的輸入端相連,另一端與所述第二反相器的輸出端相連;和第四開關(guān)K4,它的一端與所述第二反相器的輸入端相連,另一端與所述第一反相器的輸出端相連。分壓單元,用來將參考電壓分壓后加給所述每個比較器;和編碼器,用以接收所述每個比較器的輸出,并且輸出編碼的數(shù)字信號。
全文摘要
一種通過采樣(Sampling)、放大(Amplify)、再生(Regenerate)、比較(Compare)實(shí)現(xiàn)比較器功能的比較器(下文中稱為SARC比較器),用于模數(shù)(下文中稱為“A/D”)轉(zhuǎn)換器。所述比較器通過第一個開關(guān)K1和第一個反相器INV1的輸入端實(shí)現(xiàn)采樣功能,通過第一個反相器INV1實(shí)現(xiàn)放大功能,通過第四個開關(guān)K4和第二個反相器INV2實(shí)現(xiàn)再生功能,通過第一反相器INV1和第二反相器INV2以及第三個開關(guān)K3和第四個開關(guān)K4實(shí)現(xiàn)比較和鎖定比較結(jié)果的功能。所述比較器通過第一個開關(guān)K1和第一個反相器INV1采樣輸入信號,通過第二個開關(guān)K2和第二個反相器INV2采樣參考信號,所述比較器通過較少的晶體管數(shù)目,獲得較高比較精度和比較速度。
文檔編號H03M1/34GK1677871SQ20051002542
公開日2005年10月5日 申請日期2005年4月26日 優(yōu)先權(quán)日2005年4月26日
發(fā)明者曹先國 申請人:曹先國