變換器的快速啟動控制電路的制作方法
【專利摘要】本發(fā)明涉及一種變換器的快速啟動控制電路,其特征在于,所述電路包括基準(zhǔn)檢測單元、采樣保持單元、放大器、調(diào)制單元、輸出單元和控制單元;所述控制單元的第一輸入端輸入反饋電壓,第二輸入端與所述基準(zhǔn)檢測單元的輸出端相連接,第一輸出端分別與所述采樣保持單元和所述放大器相連;所述基準(zhǔn)檢測單元的輸入端輸入電源電壓;所述采樣保持單元的輸入端輸入所述反饋電壓,其輸出端與所述放大器相連;所述放大器的輸出端與所述調(diào)制單元相連,所述調(diào)制單元的輸出端與所述輸出單元相連。本發(fā)明在不改變外部電阻和電容,保持較小靜態(tài)功耗和較快啟動速度的前提下,增加可用時間,來保證直流—交流變換器的正常啟動。
【專利說明】變換器的快速啟動控制電路
【技術(shù)領(lǐng)域】
[0001] 本發(fā)明涉及集成電路領(lǐng)域,特別是涉及一種變換器的快速啟動控制電路。
【背景技術(shù)】
[0002] 隨著LED照明技術(shù)的發(fā)展,交流-直流LED驅(qū)動器需要支持更高的輸出功率,實現(xiàn) 更高的控制精度。在同等工藝的條件下,高速高精度控制以及更大的驅(qū)動能力,都會使驅(qū)動 器本身的工作電流提高,功耗變大。如果保持芯片外部啟動電路功耗不變,芯片的啟動時間 會大大延長;如果要保持較小啟動時間,則需要提高外部啟動電路電流,降低效率。
[0003] 圖1為現(xiàn)有技術(shù)的交流一直流變換器的一種實現(xiàn)架構(gòu)。如圖1所示,橋式整流器 將輸入的交流電壓進行整形,整形后的電壓稱為母線電壓,即把市電電壓Vin · sin(wt)轉(zhuǎn) 化為可操作的電壓Vin · I sin(wt) I。變壓器T1的輔助繞組連接到交流一直流控制器的FB 端,控制器通過FB端檢測輸出電壓。母線電壓VM通過電阻札連接到電容Q,同時,輔助繞 組通過二極管Di連接到電容Q。Q連接控制器的VDD端,給控制器提供電源。
[0004] 圖2為現(xiàn)有技術(shù)的交流一直流控制器的實現(xiàn)方式。如圖2所示,控制器的輸入分 別連接VDD和反饋電壓FB,輸出DRV連接功率開關(guān)Ml??刂破靼ɑ鶞?zhǔn)&VDD檢測模塊、采 樣保持電路,EA放大器,PWM調(diào)制器和輸出單元Driver。
[0005] 基準(zhǔn)&VDD檢測模塊用于產(chǎn)生基準(zhǔn)電壓,檢測VDD電壓,產(chǎn)生Enable信號控制其他 電路是否工作,該模塊消耗電流記為I Q1。采樣保持電路對反饋信號FB進行采樣保持,送給 EA放大器與參考電壓Vref比較,產(chǎn)生誤差放大信號,再通過PWM調(diào)制器產(chǎn)生PWM開關(guān)信號 驅(qū)動功率開關(guān),實現(xiàn)環(huán)路控制。其中,采樣保持電路工作電流記為I Q2,EA放大器工作電流記 為IQ3, PWM調(diào)制器和輸出Driver的工作電流合并記為IQ4。
[0006] 圖3為現(xiàn)有技術(shù)的交流一直流控制器的啟動波形示意圖。如圖3所示,VDD電壓 和FB電壓的初始電壓都為0,當(dāng)接通電源后,VDD從0V開始上升,此時FB電壓仍為0,只有 VM通過R1給Q充電,充電電流為1^,VDD從0V上升到Vstart的時間記為V
【權(quán)利要求】
1. 一種變換器的快速啟動控制電路,其特征在于,所述電路包括基準(zhǔn)檢測單元、采樣保 持單元、放大器、調(diào)制單元、輸出單元和控制單元; 所述控制單元的第一輸入端輸入反饋電壓,第二輸入端與所述基準(zhǔn)檢測單元的輸出端 相連接,第一輸出端分別與所述采樣保持單元和所述放大器相連;所述基準(zhǔn)檢測單元的輸 入端輸入電源電壓;所述采樣保持單元的輸入端輸入所述反饋電壓,其輸出端與所述放大 器相連;所述放大器的輸出端與所述調(diào)制單元相連,所述調(diào)制單元的輸出端與所述輸出單 元相連; 當(dāng)所述電源電壓達(dá)到第一電壓時,所述反饋電壓小于參考電壓,第一使能信號為第一 電平,第二使能信號為第二電平,所述控制單元將所述反饋電壓與所述參考電壓的比較結(jié) 果進行處理,并且處理后的結(jié)果送至所述調(diào)制單元。
2. 根據(jù)權(quán)利要求1所述的變換器的快速啟動控制電路,其特征在于,所述控制單元包 括比較器和邏輯單元; 所述比較器的第一輸入端輸入所述參考電壓,其第二輸入端輸入所述反饋電壓,其輸 出端連接所述邏輯單元的輸入端;所述邏輯單元的輸出端分別與所述采樣保持單元和所述 放大器相連; 所述反饋電壓與所述參考電壓進行比較,并將比較結(jié)果送給所述邏輯單元,所述邏輯 單元對所述比較結(jié)果進行處理; 所述比較結(jié)果在第一時間內(nèi),當(dāng)所述反饋電壓小于所述參考電壓時,所述第二使能信 號為所述第二電平;當(dāng)所述反饋電壓大于所述參考電壓時,所述第二使能信號為所述第一 電平; 所述比較結(jié)果不在第一時間內(nèi)時,則所述反饋電壓小于所述參考電壓,所述第二使能 信號為所述第二電平。
【文檔編號】H02M1/36GK104143905SQ201410364996
【公開日】2014年11月12日 申請日期:2014年7月29日 優(yōu)先權(quán)日:2014年4月21日
【發(fā)明者】郭越勇, 趙汗青 申請人:美芯晟科技(北京)有限公司