帶有高縱橫比溝槽接頭以及溝槽間亞微米間距的功率器件的制作方法
【專利摘要】本發(fā)明提出了一種位于半導(dǎo)體襯底中的半導(dǎo)體功率器件,該半導(dǎo)體功率器件包含一個(gè)有源晶胞區(qū)和一個(gè)端接區(qū)。該半導(dǎo)體功率器件還包含多個(gè)柵極溝槽,形成在有源晶胞區(qū)中半導(dǎo)體襯底的頂部,其中每個(gè)柵極溝槽都用導(dǎo)電柵極材料部分填充,溝槽的頂部用高密度等離子(HDP)絕緣層填充。該半導(dǎo)體功率器件還包含位于柵極溝槽之間的半導(dǎo)體襯底的臺(tái)面結(jié)構(gòu)區(qū),其中臺(tái)面結(jié)構(gòu)區(qū)凹陷下去,頂部臺(tái)面結(jié)構(gòu)表面垂直位于HDP絕緣層的頂面以下,其中覆蓋在導(dǎo)電柵極材料上方的HDP絕緣層構(gòu)成一個(gè)凸起邊界限定層,包圍著柵極溝槽之間有源晶胞區(qū)中的凹陷臺(tái)面結(jié)構(gòu)區(qū)。
【專利說明】
帶有高縱橫比溝槽接頭以及溝槽間亞微米間距的功率器件
技術(shù)領(lǐng)域
[0001]本發(fā)明涉及關(guān)于半導(dǎo)體功率器件的制備工藝及結(jié)構(gòu)尤其涉及帶有臨界尺寸改良后的深接觸溝槽的制備工藝和結(jié)構(gòu)配置,在深溝槽接頭之間具有縮小的距離。
【背景技術(shù)】
[0002]制備半導(dǎo)體功率器件的傳統(tǒng)方法,仍然面臨在高縱橫比以及溝槽間微小間距的溝槽中,制備電接觸的技術(shù)局限。這種技術(shù)局限經(jīng)常成為阻礙進(jìn)一步減小電子器件尺寸和維度的瓶頸?;谶@些原因,目前已采用多種技術(shù),以試圖克服這些局限。
[0003]采用光刻工藝的傳統(tǒng)技術(shù),用于限定打開接觸溝槽的圖案。通常來說,利用掩膜,選擇性地曝光光致抗蝕劑層,沉積光致抗蝕劑層并形成圖案,以限定打開接觸溝槽的位置。然而,由于難以準(zhǔn)確對(duì)齊,這些工藝往往受到限制。另外,光刻曝光的焦點(diǎn)深度以及分辨率還會(huì)引起需要制造公差的偏差和不準(zhǔn)確,并且阻礙制備工藝的能力,以制備帶有亞微米間距的接觸溝槽的器件。
[0004]在Xu等人的專利8629019中,提出了一種用于溝槽功率MOSFET的自對(duì)準(zhǔn)接頭的制備方法。該方法包含通過沉積在氧化層上的氮化硅掩膜,在襯底中刻蝕溝槽,在溝槽壁上制備一個(gè)柵極氧化層。然后,通過用多晶硅層填充柵極溝槽,利用溝槽側(cè)壁上的柵極氧化層,自對(duì)準(zhǔn)柵極總線。與之類似,用于源極和本體區(qū)的接觸窗口,也限定在氮化硅中,以便在氧化層上方刻蝕氮化硅,覆蓋在源極和本體區(qū)上方。在這些接觸窗口的側(cè)壁上,生長(zhǎng)墊片,自對(duì)準(zhǔn)沉積在這些接觸窗口中的接觸金屬,接觸窗口作為氮化硅層中的溝槽,在側(cè)壁上具有墊片。在本專利中Xu等人提出的方法,仍然受到首次使用掩膜的局限,限定覆蓋在器件頂面上方的氮化硅層上的位置。由于要允許微小程度的誤差需要公差,以便在平整表面上放置掩膜,因此仍然受到局限,阻礙減小溝槽接頭之間的間距。即使Xu等人提出的不同的接觸金屬,以自對(duì)準(zhǔn)方式形成在接觸溝槽中,但是接觸溝槽本身沒有利用自對(duì)準(zhǔn)工藝制成。
[0005]因此,對(duì)于本領(lǐng)域的技術(shù)人員來說,有必要改善功率器件的制備方法,尤其是精確形成在功率器件的整個(gè)頂面區(qū)域上方不同位置的溝槽接頭,以解決上述技術(shù)局限。
【發(fā)明內(nèi)容】
[0006]本發(fā)明的目的在于提出結(jié)構(gòu)特點(diǎn)和器件配置的新型改良的制備方法,以便通過自對(duì)準(zhǔn)工藝精確放置接觸溝槽,從而克服【背景技術(shù)】中的困難與局限。
[0007]本發(fā)明的一個(gè)方面在于,提出了半導(dǎo)體功率器件新型改良的制備方法,利用選擇性刻蝕工藝,制備自對(duì)準(zhǔn)結(jié)構(gòu)可選件,在溝槽柵極之間的臺(tái)面結(jié)構(gòu)區(qū)域帶有凹槽,凹槽的側(cè)壁限定溝槽接頭位置的外邊緣。從而解決了傳統(tǒng)制備工藝中遇到的,相對(duì)于溝槽柵極來說不準(zhǔn)確放置掩膜所需公差的難題。
[0008]本發(fā)明的另一方面在于提出半導(dǎo)體功率器件的新型改良的制備方法,通過在外延層的凹陷側(cè)壁上進(jìn)一步進(jìn)行氧化物墊片,從而進(jìn)一步縮小和限定凹陷中心處溝槽接頭的位置。因此,通過精確限定的位置,無需使用傳統(tǒng)方法的掩膜,就可以進(jìn)行高縱橫比的接觸溝槽刻蝕工藝。以完全自對(duì)準(zhǔn)的方式,精確限定接觸溝槽的位置在臺(tái)面結(jié)構(gòu)區(qū)域中的源極和本體區(qū)正中央。
[0009]因此,利用本發(fā)明所述的制備工藝,還可以精確地限定溝槽之間的距離,并且無需傳統(tǒng)方法中要求的不確定性和公差,以便減小功率器件的晶胞間距。
[0010]在一個(gè)較佳實(shí)施例中,本發(fā)明提出了一種位于半導(dǎo)體襯底中的半導(dǎo)體功率器件。該半導(dǎo)體功率器件包含一個(gè)有源晶胞區(qū)和一個(gè)端接區(qū)。該半導(dǎo)體功率器件還包含多個(gè)柵極溝槽,形成在有源晶胞區(qū)中半導(dǎo)體襯底的頂部,其中每個(gè)柵極溝槽都用導(dǎo)電柵極材料部分填充,溝槽的頂部用高密度等離子(HDP)絕緣層填充。該半導(dǎo)體功率器件還包含位于柵極溝槽之間的半導(dǎo)體襯底的臺(tái)面結(jié)構(gòu)區(qū),其中臺(tái)面結(jié)構(gòu)區(qū)凹陷下去,頂部臺(tái)面結(jié)構(gòu)表面垂直位于HDP絕緣層的頂面以下,其中覆蓋在導(dǎo)電柵極材料上方的HDP絕緣層構(gòu)成一個(gè)凸起邊界限定層,包圍著柵極溝槽之間有源晶胞區(qū)中的凹陷臺(tái)面結(jié)構(gòu)區(qū)。
[0011]在一個(gè)較佳實(shí)施例中,本發(fā)明還提出了一種在半導(dǎo)體襯底上制備半導(dǎo)體功率器件的方法,半導(dǎo)體功率器件包含一個(gè)有源晶胞區(qū)和一個(gè)端接區(qū)。該方法包含以下步驟:a)在有源晶胞區(qū)中半導(dǎo)體襯底的頂部,打開多個(gè)柵極溝槽,并用導(dǎo)電柵極材料填充每個(gè)柵極溝槽,然后從溝槽頂部刻蝕掉導(dǎo)電柵極材料;b)沉積高密度等離子(HDP)氧化層,并且在頂面上方制備BPSG絕緣層,然后利用自對(duì)準(zhǔn)接觸(SAC)光致抗蝕劑掩膜,進(jìn)行自對(duì)準(zhǔn)接觸刻蝕,以便從未覆蓋區(qū)域中半導(dǎo)體襯底的頂面,除去BPSG絕緣物和HDP氧化層;以及c)進(jìn)行臺(tái)面結(jié)構(gòu)凹陷刻蝕,以刻蝕半導(dǎo)體襯底,形成臺(tái)面結(jié)構(gòu)凹陷,頂部臺(tái)面結(jié)構(gòu)表面垂直在HDP絕緣層的頂面下方,覆蓋在導(dǎo)電柵極材料上方,構(gòu)成一個(gè)凸起邊界限定層,包圍著柵極溝槽之間有源晶胞區(qū)中的凹陷臺(tái)面結(jié)構(gòu)區(qū)。
[0012]閱讀以下詳細(xì)說明并參照附圖之后,本發(fā)明的這些和其他的特點(diǎn)和優(yōu)勢(shì),對(duì)于本領(lǐng)域的技術(shù)人員而言,無疑將顯而易見。
【附圖說明】
[0013]圖1A和IB表示利用本發(fā)明所述的方法和結(jié)構(gòu)可選件,制備半導(dǎo)體功率器件的側(cè)剖面圖。
[0014]圖1C表示半導(dǎo)體功率器件的特殊結(jié)構(gòu)可選件的側(cè)剖面圖,用于圖1A所示的器件。
[0015]圖2A至2T表示圖1和IA所示本發(fā)明所述的半導(dǎo)體功率器件的制備工藝的一系列剖面圖。
【具體實(shí)施方式】
[0016]圖1A表示利用本發(fā)明所述的工藝步驟,制備帶有深溝槽接觸結(jié)構(gòu)的功率器件的側(cè)剖面圖。功率器件位于N-型外延層110中,N-型外延層110形成在N-型半導(dǎo)體襯底(圖中沒有表示出)上方。半導(dǎo)體功率器件包含一個(gè)有源晶胞區(qū),在頂部源極金屬190-S覆蓋的區(qū)域以及被柵極襯墊金屬層190-G覆蓋的端接區(qū)上方延伸。功率器件包含多個(gè)溝槽柵極130,形成在墊有柵極氧化層120的深溝槽115中,每個(gè)溝槽柵極都被P-型本體區(qū)150包圍,本體區(qū)150包圍著N-型源極區(qū)160。功率器件還包含多個(gè)源極/本體接頭180,作為深溝槽接頭180。每個(gè)深接觸溝槽都穿過HDP氧化層145,在源極區(qū)160下方垂直延伸,然后穿過本體區(qū)160的頂部,觸及形成在本體區(qū)150中的接觸注入?yún)^(qū)170,并用金屬層填充,構(gòu)成源極/本體接頭180。每個(gè)源極/本體接頭180還直接接觸到源極金屬190-S,覆蓋在HDP氧化層145的頂部和墊片層165上方。源極/本體接頭180的中心,與兩個(gè)鄰近的有源溝槽115之間的臺(tái)面結(jié)構(gòu)中心對(duì)準(zhǔn)。然而,在最后一個(gè)有源溝槽115和柵極拾取溝槽115’之間的臺(tái)面結(jié)構(gòu)中,源極/本體接頭180”偏離臺(tái)面結(jié)構(gòu)的中心,更靠近最后一個(gè)有源溝槽。在本實(shí)施例中,半導(dǎo)體功率器件還包含一個(gè)本體箝位層(BCL)140,作為硼注入層,用于嵌制BVdss。多晶硅柵極拾取130’形成在深柵極拾取溝槽115 ’中,墊有柵極氧化層120,通過拾取接頭180,觸及金屬層190-G金屬層,穿過HDP氧化層145和BPSG層148,垂直延伸穿過多晶硅柵極拾取130 ’的頂部,柵極拾取130 ’的寬度大于有源晶胞區(qū)中溝槽柵極130的寬度。分隔源極金屬190-S和柵極金屬190-G的縫隙g延伸穿過HDP氧化層145及BPSG層148的邊緣,縫隙g與更靠近有源溝槽115的柵極拾取溝槽115’的溝槽側(cè)壁對(duì)準(zhǔn)。
[0017]圖1B表示本發(fā)明的一種可選功率器件的側(cè)剖面圖,該器件除了端接區(qū)不包含BCL層140之外,其他都與圖1A所示的功率器件類似。
[0018]圖1C表示圖1A所示器件的半導(dǎo)體功率器件的專用結(jié)構(gòu)可選件。確切地說,源極/本體溝槽接頭180的寬度減至0.1至0.2微米,例如0.13微米,深接觸溝槽之間的間距減至0.2至0.3微米,例如0.25微米。
[0019]圖2A至2T表示依據(jù)本發(fā)明的結(jié)構(gòu)和方法,為減小圖1A所示半導(dǎo)體功率器件的晶胞間距,制備深溝槽接觸結(jié)構(gòu)的工藝步驟的一系列側(cè)剖面圖。在圖2A中,熱氧化層112為硬掩膜,生長(zhǎng)在N-型外延層上方。外延層110形成在N-型半導(dǎo)體襯底(圖中沒有表示出)上方。熱氧化層112的厚度大約為2700埃。在圖2B中,對(duì)于有源溝槽來說溝槽光致抗蝕劑掩膜113的臨界尺寸(CD)約為0.25微米,對(duì)于柵極拾取溝槽來說,其臨界尺寸約為0.9微米,溝槽光致抗蝕劑掩膜113用于使硬掩膜112形成圖案,構(gòu)成溝槽硬掩膜層112’,然后除去掩膜113,如圖2C所示。
[0020]在圖2D中,通過刻蝕工藝,打開溝槽115、115’,有源溝槽115的溝槽深度約為1.45微米。打開的溝槽側(cè)壁與襯底的頂面并不完全垂直,而是呈86.5度角。溝槽刻蝕工藝之后,進(jìn)行CARO清潔工藝,具有1200埃左右層厚的一部分硬掩膜112’仍然存在。在圖2E中,利用帶有HF的標(biāo)準(zhǔn)清潔I(SCl)工藝,進(jìn)行犧牲氧化物預(yù)清潔工藝,除去厚度50埃左右的氧化層,然后生長(zhǎng)另一個(gè)100埃左右的犧牲氧化層,除去130埃的目標(biāo)氧化層。然后呈現(xiàn)出厚度310埃左右的柵極氧化層120,覆蓋在溝槽側(cè)壁上方。剩余硬掩膜氧化層112’的厚度約為1000埃。在圖2F中,原位磷摻雜多晶硅層130”沉積在溝槽115、115’中以及硬掩膜112’的表面上方,通過化學(xué)-機(jī)械平整(CMP)工藝,使多晶硅層130”和硬掩膜層112’的頂面平整,如圖2G所示。剩余硬掩膜層112’的厚度約為800埃。然后利用CARO進(jìn)行預(yù)退火清潔工藝,標(biāo)準(zhǔn)的清潔I(SCl)和標(biāo)準(zhǔn)的清潔2(SC2)清潔工藝,然后在1150攝氏度左右的溫度下在多晶硅層130”上進(jìn)行多退火工藝。
[0021]在圖2H中,繼續(xù)利用BCL光致抗蝕劑掩膜132,進(jìn)行BCL注入的多個(gè)步驟。在一個(gè)典型實(shí)施例中,注入包含:a)在2100Kev下,注入摻雜濃度為2E15cm-3的BF2摻雜物;b)在10Kev下,注入摻雜濃度為lE15cm-3的硼摻雜物;c)在460Kev下,注入摻雜濃度為2E12cm-3的硼摻雜物;以及d)在700Kev下,注入摻雜濃度為2E12cm-3的硼摻雜物,以構(gòu)成BCL區(qū)140。在圖21中,除去BCL注入掩膜132,首次進(jìn)行氧化物突破刻蝕,除去硬掩膜氧化層130”上方300埃的硬掩膜氧化層122’的頂部。然后,通過多晶硅回刻工藝,將多晶硅層130”刻蝕到硅襯底110頂面下方約0.4微米的深處,在溝槽115和115 ’中構(gòu)成溝槽柵極130和多晶硅拾取柵極130’。剩余的硬掩膜氧化層厚度約為200埃。
[0022]在圖2J中,制備工藝?yán)^續(xù)沉積層厚3000埃左右的HDP氧化層145,然后在HDP氧化層145上方制備層厚約為4300埃左右的BPSG層148。在圖2K中,利用自對(duì)準(zhǔn)接觸(SAC)光致抗蝕劑掩膜149,進(jìn)行自對(duì)準(zhǔn)接觸氧化物刻蝕,從未覆蓋的部分上除去HDP氧化層145和BPSG層148,并且在硅襯底110的頂面停止,帶掩膜的刻蝕之后,HDP氧化層145和BPSG層148的邊緣對(duì)準(zhǔn)到柵極拾取溝槽115’的溝槽側(cè)壁,更靠近有源溝槽115。在圖2L中,利用臺(tái)面結(jié)構(gòu)凹陷刻蝕,刻蝕硅襯底,形成凹陷深度0.3微米左右的臺(tái)面結(jié)構(gòu)凹陷155。在圖2M中,除去光致抗蝕劑掩膜149,然后在10Kev和600Kev之間的能量水平下,用硼離子進(jìn)行全面本體注入,構(gòu)成本體區(qū)150。在圖2N中,繼續(xù)通過全面注入,在80Kev下利用摻雜濃度約為4E15cm-3的砷摻雜物,制備源極區(qū)160,然后在950攝氏度下進(jìn)行30秒退火工藝。在圖20中,利用低溫氧化物沉積,在結(jié)構(gòu)上方制備一個(gè)800埃左右的薄氧化層,通過全面氧化物刻蝕工藝(例如等離子體干刻蝕)在氧化層145的每個(gè)側(cè)面形成一個(gè)氧化物墊片。然后,在圖2P中,進(jìn)行接觸刻蝕(例如等離子體干刻蝕),打開接觸開口 168,在臺(tái)面結(jié)構(gòu)表面下方接觸溝槽的深度為0.25微米。如圖20所示,兩個(gè)有源溝槽115之間的臺(tái)面結(jié)構(gòu)上方,一對(duì)墊片165是通過臺(tái)面結(jié)構(gòu)的中心對(duì)稱的,以致于接觸開口 168的中心與臺(tái)面結(jié)構(gòu)的中心基本對(duì)準(zhǔn)。然而,在最后一個(gè)有源溝槽115和柵極拾取溝槽115’之間的臺(tái)面結(jié)構(gòu)中,連接到氧化層145和BPSG層148邊緣的墊片165”,比連接到最后一個(gè)有源溝槽115上方氧化層145側(cè)面上的墊片165和墊片165’更厚且更高,以致于墊片165’和165”形成的接觸開口的中心,偏離最后一個(gè)有源溝槽115和柵極拾取溝槽115’之間的臺(tái)面結(jié)構(gòu)的中心,而是更靠近最后一個(gè)有源溝槽115。墊片165’的尺寸與墊片165的尺寸基本相同。在圖2Q中,在接觸溝槽168的底部制備接觸注入物170,例如在20Kev下?lián)诫s濃度lE14cm-3的BF2摻雜物。在圖2R中,利用多晶硅拾取接觸掩膜172,打開多晶硅拾取接觸溝槽174。
[0023]在圖2S中,除去掩膜172,通過快速熱退火(RTA),在開口 168和174(圖中沒有表示出)的側(cè)面沉積勢(shì)皇層,例如Ti/TiN勢(shì)皇層,然后用鎢填充接觸溝槽168和174并回刻,以形成鎢插頭(W-插頭)180、180,和180”,源極/本體接頭180的中心與兩個(gè)鄰近有源溝槽115之間的臺(tái)面結(jié)構(gòu)的中心基本對(duì)準(zhǔn),源極/本體接頭180”偏離對(duì)應(yīng)臺(tái)面結(jié)構(gòu)的中心,更靠近最后一個(gè)有源溝槽115。在圖2T中,通過制備源極接頭190-S和柵極襯墊190-G并形成圖案,以及標(biāo)準(zhǔn)的鈍化制備和形成圖案(沒有明確表示出),完成制備工藝。如上所述,隔開源極金屬190-S和柵極金屬190-G的縫隙g,穿過HDP氧化層145和BPSG層148的邊緣延伸,與更靠近有源溝槽115的柵極拾取溝槽115 ’的溝槽側(cè)壁基本對(duì)準(zhǔn)。
[0024]盡管本發(fā)明的內(nèi)容已經(jīng)通過上述優(yōu)選實(shí)施例作了詳細(xì)介紹,但應(yīng)當(dāng)認(rèn)識(shí)到上述的描述不應(yīng)被認(rèn)為是對(duì)本發(fā)明的限制。在本領(lǐng)域技術(shù)人員閱讀了上述內(nèi)容后,對(duì)于本發(fā)明的多種修改和替代都將是顯而易見的。因此,本發(fā)明的保護(hù)范圍應(yīng)由所附的權(quán)利要求來限定。
【主權(quán)項(xiàng)】
1.一種位于半導(dǎo)體襯底中的半導(dǎo)體功率器件,其特征在于,包含一個(gè)有源晶胞區(qū)和一個(gè)端接區(qū),其中半導(dǎo)體功率器件還包含: 多個(gè)柵極溝槽,形成在有源晶胞區(qū)中半導(dǎo)體襯底的頂部,其中每個(gè)柵極溝槽都用導(dǎo)電柵極材料部分填充,溝槽頂部由高密度等離子體HDP絕緣層填充;以及 位于柵極溝槽之間的半導(dǎo)體襯底的臺(tái)面結(jié)構(gòu)區(qū),其中臺(tái)面結(jié)構(gòu)區(qū)相對(duì)于HDP絕緣層的頂面凹陷,頂部臺(tái)面結(jié)構(gòu)表面位于HDP絕緣層的頂面下方,其中HDP絕緣層覆蓋在導(dǎo)電柵極材料上方,構(gòu)成凸起邊緣限定層,包圍著柵極溝槽之間的有源晶胞區(qū)中的凹陷臺(tái)面結(jié)構(gòu)區(qū)。2.如權(quán)利要求1所述的半導(dǎo)體功率器件,其特征在于,還包含: 低溫氧化層LTO,連接到HDP絕緣層的側(cè)壁,LTO層限定臺(tái)面結(jié)構(gòu)-中心區(qū)位于凹陷臺(tái)面結(jié)構(gòu)區(qū)的中心部分,用于刻蝕臺(tái)面結(jié)構(gòu)中心區(qū)的接觸溝槽。3.如權(quán)利要求2所述的半導(dǎo)體功率器件,其特征在于,還包含: 限定在臺(tái)面結(jié)構(gòu)中心區(qū)的半導(dǎo)體襯底中向下垂直打開的接觸溝槽。4.如權(quán)利要求3所述的半導(dǎo)體功率器件,其特征在于,還包含: 位于接觸溝槽的底面下的半導(dǎo)體襯底中的接觸注入?yún)^(qū)。5.如權(quán)利要求3所述的半導(dǎo)體功率器件,其特征在于,還包含: 填充接觸溝槽的導(dǎo)電接觸材料。6.如權(quán)利要求4所述的半導(dǎo)體功率器件,其特征在于,還包含: 填充接觸溝槽并且連接在接觸溝槽的底面以下的接觸注入?yún)^(qū)的導(dǎo)電接觸材料。7.如權(quán)利要求1所述的半導(dǎo)體功率器件,其特征在于,還包含: 位于凹陷臺(tái)面結(jié)構(gòu)區(qū)下方的半導(dǎo)體襯底中的本體區(qū),每個(gè)包圍著本體區(qū)頂部的導(dǎo)電類型相反的源極區(qū)。8.如權(quán)利要求6所述的半導(dǎo)體功率器件,其特征在于,還包含: 位于凹陷臺(tái)面結(jié)構(gòu)區(qū)下方的半導(dǎo)體襯底中的本體區(qū),每個(gè)都包圍著在本體區(qū)頂部的導(dǎo)電類型相反的源極區(qū),其中接觸溝槽穿過源極區(qū),連接位于接觸溝槽底面下方的接觸注入?yún)^(qū),接觸溝槽位于本體區(qū)中。9.如權(quán)利要求8所述的半導(dǎo)體功率器件,其特征在于,還包含: 一個(gè)源極金屬層位于HDP層和接觸溝槽上方的,與填充接觸溝槽的導(dǎo)電材料相接觸,以便電連接到源極區(qū)和本體區(qū)。10.如權(quán)利要求8所述的半導(dǎo)體功率器件,其特征在于,還包含: 導(dǎo)電類型與本體區(qū)相同的本體箝位層BCL,在有源晶胞區(qū)外圍區(qū)域中柵極溝槽的底面下方垂直延伸。11.如權(quán)利要求3所述的半導(dǎo)體功率器件,其特征在于,其中: 接觸溝槽的寬度約為0.1至0.15微米。12.如權(quán)利要求1所述的半導(dǎo)體功率器件,其特征在于,其中: 柵極溝槽的寬度約為0.25微米,鄰近柵極溝槽之間的距離約為0.5微米。13.在半導(dǎo)體襯底中制備含有有源晶胞區(qū)和端接區(qū)的半導(dǎo)體功率器件的方法,其特征在于,該方法包含: 在有源晶胞區(qū)中半導(dǎo)體襯底的頂部,打開多個(gè)柵極溝槽,并用導(dǎo)電柵極材料填充每個(gè)柵極溝槽,然后從溝槽頂部刻蝕掉導(dǎo)電柵極材料; 沉積高密度等離子HDP因此,并且在頂面上方制備BPSG絕緣層,然后利用自對(duì)準(zhǔn)接觸SAC光致抗蝕劑掩膜,進(jìn)行自對(duì)準(zhǔn)接觸刻蝕,以便從未覆蓋區(qū)域中半導(dǎo)體襯底的頂面,除去BPSG絕緣物和HDP氧化層;并且 進(jìn)行臺(tái)面結(jié)構(gòu)凹陷刻蝕,以刻蝕半導(dǎo)體襯底,形成臺(tái)面結(jié)構(gòu)凹陷,頂部臺(tái)面結(jié)構(gòu)表面垂直在HDP絕緣層的頂面下方,覆蓋在導(dǎo)電柵極材料上方,構(gòu)成一個(gè)凸起邊界限定層,包圍著柵極溝槽之間有源晶胞區(qū)中的凹陷臺(tái)面結(jié)構(gòu)區(qū)。14.如權(quán)利要求13所述的方法,其特征在于,還包含: 在HDP絕緣層的側(cè)壁上沉積低溫氧化層LTO,用于限定凹陷臺(tái)面結(jié)構(gòu)區(qū)中心部分中的臺(tái)面結(jié)構(gòu)中心區(qū)。15.如權(quán)利要求14所述的方法,其特征在于,還包含: 通過臺(tái)面結(jié)構(gòu)區(qū)刻蝕半導(dǎo)體襯底,打開接觸溝槽。16.如權(quán)利要求15所述的方法,其特征在于,還包含: 在接觸溝槽底面下方的半導(dǎo)體襯底中,制備接觸注入?yún)^(qū)。17.如權(quán)利要求16所述的方法,其特征在于,還包含: 用導(dǎo)電接觸材料填充接觸溝槽。18.如權(quán)利要求13所述的方法,其特征在于,還包含: 在凹陷臺(tái)面結(jié)構(gòu)區(qū)下方的半導(dǎo)體襯底中注入本體區(qū),然后在本體區(qū)的頂部注入導(dǎo)電類型相反的源極區(qū)。19.如權(quán)利要求18所述的方法,其特征在于,還包含: 在HDP絕緣層的側(cè)壁上沉積低溫氧化層LTO,用于限定凹陷臺(tái)面結(jié)構(gòu)區(qū)中心部分中的臺(tái)面結(jié)構(gòu)中心區(qū); 通過臺(tái)面結(jié)構(gòu)區(qū)刻蝕半導(dǎo)體襯底,打開接觸溝槽,穿過源極區(qū),接觸溝槽位于本體區(qū)中,在接觸溝槽底面下方的半導(dǎo)體襯底中,制備接觸注入?yún)^(qū);并且 用導(dǎo)電接觸材料填充接觸溝槽。20.如權(quán)利要求15所述的方法,其特征在于,其中: 打開接觸溝槽的工藝包含打開寬度在0.1至0.15微米左右的接觸溝槽。21.如權(quán)利要求13所述的方法,其特征在于,其中: 打開柵極溝槽的工藝包含打開寬度約為0.25微米的柵極溝槽,鄰近柵極溝槽之間的距離約為0.5微米。22.如權(quán)利要求18所述的方法,其特征在于,還包含: 制備導(dǎo)電類型與本體區(qū)相同的本體箝位層BCL,在有源晶胞區(qū)外圍區(qū)域中的柵極溝槽的底面下方垂直延伸。
【文檔編號(hào)】H01L21/768GK105826386SQ201610033164
【公開日】2016年8月3日
【申請(qǐng)日】2016年1月19日
【發(fā)明人】李文軍, 保羅·托魯普, 常虹, 李亦衡, 向泱, 鄧覺為, 薛宏勇, 顧鳴, 顧一鳴
【申請(qǐng)人】萬國(guó)半導(dǎo)體股份有限公司