一種支持iec61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng)的制作方法
【專利摘要】本發(fā)明公開了一種支持IEC61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng),包括數(shù)據(jù)采集接口,數(shù)據(jù)處理模塊,外設(shè)接口和通訊接口。采集接口包括負(fù)責(zé)模擬信號采集的模數(shù)轉(zhuǎn)換器(ADC)AD7656,負(fù)責(zé)數(shù)字信號采集的GPIO口;所述數(shù)據(jù)處理模塊為內(nèi)嵌了ARM926的FPGA處理器,負(fù)責(zé)管理數(shù)據(jù)在ADC,通訊接口間的傳輸以及數(shù)據(jù)的規(guī)約轉(zhuǎn)換;所述外設(shè)接口包括UART、IIC、SPI,負(fù)責(zé)與外部設(shè)備進行通訊。所述的通訊接口包括表示層的AES高級加密,數(shù)據(jù)鏈路層的MAC,和物理層的PHY芯片,支持光纖和以太網(wǎng)通訊。該片上系統(tǒng)具有體積小,功能擴展性強、通訊方式靈活、支持?jǐn)?shù)字變電站規(guī)約通訊的特點。
【專利說明】
一種支持IEC61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng)
技術(shù)領(lǐng)域
[0001 ]本發(fā)明涉及電力通信的技術(shù)領(lǐng)域,特別涉及一種支持IEC61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng)。
【背景技術(shù)】
[0002]電力系統(tǒng)數(shù)據(jù)采集是系統(tǒng)安全穩(wěn)定運行的重要環(huán)節(jié)。繼電保護、電能質(zhì)量監(jiān)測、擾動分析等等應(yīng)用都需要有系統(tǒng)運行數(shù)據(jù)的支撐。隨著可再生能源的接入、數(shù)字化變電站的普及等情況,系統(tǒng)對數(shù)據(jù)采集的精度、速度(實時性)都提出了更高的要求。以數(shù)字化變電站為例,系統(tǒng)的運行數(shù)據(jù)(三相電壓、電流、開關(guān)狀態(tài)等)數(shù)據(jù)的需要從電子互感器進行采集,通過站內(nèi)網(wǎng)絡(luò)進行傳輸、接收設(shè)備接收或應(yīng)用設(shè)備對數(shù)據(jù)進行處理,實現(xiàn)監(jiān)控或發(fā)出動作命令,且整個通信過程是建立在IEC61850的通信規(guī)范上進行的。通訊的質(zhì)量影響著變電站多種應(yīng)用功能的實現(xiàn),進而影響系統(tǒng)的穩(wěn)定性。目前的采集裝置主要作用為從傳感器采集數(shù)據(jù),但不支持?jǐn)?shù)據(jù)的IEC61850規(guī)范轉(zhuǎn)換,需要外接規(guī)約轉(zhuǎn)換器;同時由于數(shù)據(jù)處理能力的制約和數(shù)據(jù)實時性的要求,一般只進行單一的數(shù)據(jù)采集和傳輸,不對數(shù)據(jù)做進一步的處理(如繼電保護、電能質(zhì)量分析等)。
【發(fā)明內(nèi)容】
[0003]本發(fā)明的目的在于克服現(xiàn)有技術(shù)的缺點與不足,提供一種一種支持IEC61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng),通過ADC和GP1 口分別對電力系統(tǒng)中的模擬量(電壓信號,電流信號,氣壓,風(fēng)速、風(fēng)向等)和數(shù)字量(開關(guān)狀態(tài))進行采集,由處理器對數(shù)據(jù)進行處理和傳輸,最后將處理結(jié)果通過串口或以太網(wǎng)的方式進行傳輸,可實現(xiàn)電力系統(tǒng)運行數(shù)據(jù)在線監(jiān)測。該系統(tǒng)具有體積小、功能擴展性強、通訊方式靈活、數(shù)據(jù)處理效率高、成本低的特點。
[0004]本發(fā)明的目的通過下述技術(shù)方案實現(xiàn):
[0005]—種支持IEC61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng),所述片上系統(tǒng)集成數(shù)據(jù)采集接口、數(shù)據(jù)處理模塊、通訊接口、外設(shè)接口 ;
[0006]其中,所述數(shù)據(jù)采集接口包括模擬量采集口ADC與數(shù)字量采集口GP1,實現(xiàn)對數(shù)字量和模擬量的采集;
[0007]所述數(shù)據(jù)處理模塊是內(nèi)嵌ARM926的FPGA,實現(xiàn)所述片上系統(tǒng)數(shù)據(jù)流控制以及通訊規(guī)約轉(zhuǎn)換;
[0008]所述通訊接口包括集成在內(nèi)部的依次連接的表示層的AES高級加密模塊、數(shù)據(jù)鏈路層的MAC、物理層的PHY芯片以及以太網(wǎng)接口和光纖接口,進行數(shù)據(jù)的通訊傳輸;
[0009]所述外設(shè)接口包括UART、IC、SPI,負(fù)責(zé)與外部設(shè)備進行通訊;
[0010]所述數(shù)據(jù)處理模塊分別與所述數(shù)據(jù)采集接口、通訊接口以及外設(shè)接口連接。
[0011 ]進一步地,所述模擬量采集接口采用16位模數(shù)轉(zhuǎn)換器AD7656,支持6路模擬信號輸入;所述數(shù)字采集接口采用32位GP1 口。
[0012]進一步地,所述模擬量采集接口采集的模擬量為變電站PT、CT二次側(cè)的電壓、電流信號,以及通過氣壓、風(fēng)速、風(fēng)向傳感器轉(zhuǎn)換的電信號,通過模擬信號輸入口進入AD7656芯片,轉(zhuǎn)換為片上系統(tǒng)可處理的數(shù)字信號。
[0013]進一步地,所述數(shù)字采集接口采集的數(shù)字量為線路開關(guān)狀態(tài),與GP1口連接,ARM芯片通過讀取GP1 口電平狀態(tài)即可獲得線路開關(guān)狀態(tài)。
[0014]進一步地,所述模數(shù)轉(zhuǎn)換器AD7656的采樣頻率設(shè)置為:5k,32k,64k或96k,轉(zhuǎn)換精度為16位,其數(shù)據(jù)傳輸方式設(shè)置為MCU傳輸或DMA方式傳輸。
[0015]進一步地,所述數(shù)據(jù)處理模塊為內(nèi)嵌32位的ARM926的FPGA,負(fù)責(zé)數(shù)據(jù)在采集接口、數(shù)據(jù)處理模塊、外設(shè)接口及通訊接口之間的傳輸,以及對所采集信號進行規(guī)約轉(zhuǎn)換,將數(shù)據(jù)打包成符合IEC61850協(xié)議,串口 103協(xié)議、以太網(wǎng)103協(xié)議的數(shù)據(jù)包,支持?jǐn)?shù)字變電站的通訊。
[0016]進一步地,所述ARM926的FPGA的芯片程序在Kei 14開發(fā)環(huán)境下編寫,包括:AD采集轉(zhuǎn)換程序、規(guī)約轉(zhuǎn)換程序、以太網(wǎng)發(fā)送程序、串口發(fā)送程序,其中AD轉(zhuǎn)換支持MCU或DMA方式,規(guī)約轉(zhuǎn)換程序按照IEC61850-9-2標(biāo)準(zhǔn)進行開發(fā)。
[0017]進一步地,所述規(guī)約轉(zhuǎn)換程序?qū)崿F(xiàn)將數(shù)據(jù)轉(zhuǎn)換成符合IEC61850協(xié)議標(biāo)準(zhǔn)的數(shù)據(jù)包,電壓、電流量以SV報文形式進行打包,線路開關(guān)量以GOOSE報文的形式進行打包;同時根據(jù)以太網(wǎng)103協(xié)議,串口 103協(xié)議對數(shù)據(jù)包進行打包以供以太網(wǎng)、串口通訊。
[0018]進一步地,所述高級加密解密AES模塊用于對傳輸和接收數(shù)據(jù)進行加解密,保證通訊安全;
[0019]所述PHY芯片為DP83849芯片;
[0020]所述以太網(wǎng)接口為以太網(wǎng)通訊接口 RJ45-100,所述光纖接口為10Mbps/100Mbps的光纖通信接口 HFBR-5803,所述以太網(wǎng)接口和光纖接口實現(xiàn)與外部的數(shù)字化變電站主站的接收、解析設(shè)備進行通訊。
[0021]進一步地,所述UART接口支持RS232物理接口和/或RS485物理接口,所述SPI接口和IIC接口為擴展功能接口,三者均可作為通訊與功能調(diào)試接口。
[0022]本發(fā)明相對于現(xiàn)有技術(shù)具有如下的優(yōu)點及效果:
[0023]I)本發(fā)明支持IEC61850數(shù)字化變電站通訊規(guī)范,無需外接規(guī)約轉(zhuǎn)換器。
[0024]2)本發(fā)明支持lOMbps/lOOMbps的光纖通信,提高了傳輸效率,為繼電保護等對實時性要求高的應(yīng)用提供了硬件基礎(chǔ)。
[0025]3)本發(fā)明體積小,成本低,功耗小,易于安裝,有豐富的外設(shè)接口,易于調(diào)試與維護。
【附圖說明】
[0026]圖1是本發(fā)明公開的一種支持IEC61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng)整體結(jié)構(gòu)圖;
[0027]圖2是模數(shù)轉(zhuǎn)換芯片AD7656以及其中的模擬信號電壓輸入范圍設(shè)置示意圖;
[0028]圖3是PHY芯片DP83849結(jié)構(gòu)圖;
[0029]圖4為ARM926的數(shù)據(jù)控制和規(guī)約轉(zhuǎn)換流程圖。
【具體實施方式】
[0030]為使本發(fā)明的目的、技術(shù)方案及優(yōu)點更加清楚、明確,以下參照附圖并舉實施例對本發(fā)明進一步詳細(xì)說明。應(yīng)當(dāng)理解,此處所描述的具體實施例僅僅用以解釋本發(fā)明,并不用于限定本發(fā)明。
[0031 ] 實施例
[0032]如圖1所示為一種支持IEC61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng)整體結(jié)構(gòu)圖,本實施例公開了一種支持IEC61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng),所述片上系統(tǒng)集成了數(shù)據(jù)采集接口,數(shù)據(jù)處理模塊,通訊接口。所述數(shù)據(jù)采集接口包括模擬量采集口 ADC與數(shù)字量采集口GP10,負(fù)責(zé)對數(shù)字量和模擬量的采集;所述數(shù)據(jù)處理模塊是內(nèi)嵌ARM926的FPGA,負(fù)責(zé)所述片上系統(tǒng)數(shù)據(jù)流控制以及通訊規(guī)約轉(zhuǎn)換;所述通訊接口包括集成在內(nèi)部的表示層的AES高級加密模塊、數(shù)據(jù)鏈路層的MAC、物理層的PHY芯片以及以太網(wǎng)接口和光纖接口,進行數(shù)據(jù)的通訊傳輸。所述外設(shè)接口包括1^1^、1(:、3?1,負(fù)責(zé)與外部設(shè)備進行通訊。
[0033]上述模擬量采集接口采用了16位模數(shù)轉(zhuǎn)換器AD7656,支持6路模擬信號輸入;數(shù)字采集接口采用了32位GP1 口。
[0034]所述模擬量采集接口采集的模擬量主要為變電站PT、CT二次側(cè)的電壓、電流信號,以及通過氣壓、風(fēng)速、風(fēng)向等各類傳感器轉(zhuǎn)換的電信號。通過模擬信號輸入口進入AD7656芯片,轉(zhuǎn)換為系統(tǒng)可處理的數(shù)字信號。具體模數(shù)轉(zhuǎn)換芯片AD7656的結(jié)構(gòu)框圖如附圖2所示。所述數(shù)字采集接口采集的數(shù)字量主要為線路開關(guān)狀態(tài),與GP1 口連接,ARM芯片通過讀取GP1口電平狀態(tài)即可獲得線路開關(guān)狀態(tài)。其中,AD轉(zhuǎn)換芯片AD7656的采樣頻率可設(shè)置為:5k,32k,64k,96k,轉(zhuǎn)換精度為16位。對于繼電保護等實時性要求較高的應(yīng)用場景,ADC的數(shù)據(jù)傳輸方式設(shè)置為MCU傳輸,對于電能質(zhì)量檢測等實時性要求不高的應(yīng)用場景,為節(jié)省硬件資源,ADC的傳輸方式設(shè)置為DMA方式傳輸,可設(shè)置閾值為16、32、64、128字節(jié)。
[0035]ADC模塊組件AD7656的工作過程如下:M⑶傳輸方式下,將ADC模塊進行初始化,包括將工作模式設(shè)置為MCU控制模式,對儲存數(shù)據(jù)的區(qū)域進行清零操作,ADC開始讀取及轉(zhuǎn)換模擬量時,ARM芯片直接將ADC數(shù)據(jù)接收寄存器(Received Data Register,RDR)讀取到的16位數(shù)據(jù)寫入儲存區(qū)域;DMA傳輸方式下,將ADC模塊進行初始化,包括將工作模式設(shè)置為DMA控制模式(同時設(shè)置FIFO儲存器的觸發(fā)值),再對DMA進行初始化,包括設(shè)置DMA的讀取數(shù)據(jù)的源地址為RDR,和傳輸目標(biāo)地址(SRAM中的0x0005000)等,ADC開始讀取及轉(zhuǎn)換模擬量時,DMA控制器便開始將RDR中的數(shù)據(jù)傳輸?shù)紽IFO中,當(dāng)數(shù)據(jù)量達到閾值時便將FIFO中的數(shù)據(jù)寫入目標(biāo)地址。
[0036]上述數(shù)據(jù)處理模塊采用了XILINX公司的XCKU040-FFVA1156ACY1509型號的FPGA,內(nèi)嵌32位的ARM926處理器,負(fù)責(zé)數(shù)據(jù)在采集口,處理模塊,外設(shè)接口及通訊接口之間的傳輸,具體過程如附圖4所示,以及對所采集信號進行規(guī)約轉(zhuǎn)換,將數(shù)據(jù)打包成符合IEC61850協(xié)議,串口 103協(xié)議、以太網(wǎng)103協(xié)議的數(shù)據(jù)包,支持?jǐn)?shù)字變電站的通訊。
[0037]上述ARM926的FPGA芯片程序在Kei 14開發(fā)環(huán)境下編寫,包括:AD采集轉(zhuǎn)換程序,規(guī)約轉(zhuǎn)換程序,以太網(wǎng)發(fā)送程序,串口發(fā)送程序。其中AD轉(zhuǎn)換支持MCU,DMA方式,規(guī)約轉(zhuǎn)換程序按照IEC61850-9-2標(biāo)準(zhǔn)進行開發(fā)。
[0038]上述規(guī)約轉(zhuǎn)換程序可將數(shù)據(jù)轉(zhuǎn)換成符合IEC61850協(xié)議標(biāo)準(zhǔn)的數(shù)據(jù)包,該標(biāo)準(zhǔn)是是電力系統(tǒng)自動化領(lǐng)域唯一的全球通用標(biāo)準(zhǔn),電壓、電流量以SV報文形式進行打包,線路開關(guān)量以GOOSE報文的形式進行打包。同時根據(jù)以太網(wǎng)103協(xié)議,串口 103協(xié)議對數(shù)據(jù)包進行打包以供以太網(wǎng)、串口通訊。
[0039]上述通訊接口包括:表示層的高級加密解密AES模塊,負(fù)責(zé)對傳輸和接收數(shù)據(jù)進行加解密,保證通訊安全;數(shù)據(jù)鏈路層的MAC;物理層的PHY芯片DP83849;以太網(wǎng)通訊接口RJ45-100和lOMbps/lOOMbps的光纖通信接口 HFBR-5803。與外部設(shè)備(如數(shù)字化變電站主站的接收、解析設(shè)備)進行通訊。具體PHY芯片DP83849結(jié)構(gòu)圖如附圖3所示。
[0040]上述外設(shè)接口包括UART接口、SPI接口、以及IIC接口;上述UART接口支持RS232物理接口和/或RS485物理接口,用于接收發(fā)送IEC103規(guī)約數(shù)據(jù);上述SPI接口和IIC接口為擴展功能接口,用于連接外部的設(shè)備。
[0041 ]上述公開的一種支持IEC61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng)的正常工作步驟如下:
[0042]S1、在數(shù)據(jù)來源處安裝該片上系統(tǒng)。將變電站電壓互感器二次側(cè)的電壓信號,電流互感器二次側(cè)電流,風(fēng)速(向)傳感器的電壓信號,氣壓傳感器的電壓信號轉(zhuǎn)換到模擬電壓輸入范圍(+/-1OV或+/-5V)內(nèi),接到模擬量采集接口的6路通道(圖2中的AD_V1?AD_V6)。通過以太網(wǎng)接口和/或光纖接口將所述片上系統(tǒng)與以太網(wǎng)或者光纖網(wǎng)互相連接。通過電源模塊給芯片供電。
[0043]S2、給數(shù)據(jù)處理模塊的ARM926處理器下載相應(yīng)的程序,以進行AD采集、芯片內(nèi)數(shù)據(jù)流控制,和數(shù)據(jù)的IEC61850協(xié)議打包和以太網(wǎng)發(fā)送,具體過程如圖4中的程序框圖所示;開啟片上系統(tǒng),進行采集傳輸。
[0044]S3、將接收設(shè)備(可為同樣的片上系統(tǒng),PC機等)接入以太網(wǎng)中,下載相應(yīng)的解析程序,實現(xiàn)對所接受數(shù)據(jù)包的解析。
[0045]S4、將接收設(shè)備與顯示設(shè)備連接,可將采集到的電流、電壓、風(fēng)向(速)、氣壓、等數(shù)據(jù)實時顯示出來。
[0046]綜上所述,本實施例提供的一種支持IEC61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng)集成了豐富的模擬信號、數(shù)字信號采集接口,有線外設(shè)接口和數(shù)據(jù)通訊接口,以及高效的數(shù)據(jù)處理器。可實現(xiàn)對系統(tǒng)運行數(shù)據(jù),如數(shù)字化變電站的智能化一次設(shè)備的信號采集,并且將數(shù)據(jù)打包為支持IEC61850、以太網(wǎng)103、串口 103通訊協(xié)議的格式,通過以太網(wǎng)、光纖通信進行通信。集成度高,體積小,易于安裝調(diào)試,支持?jǐn)?shù)字化變電站通訊規(guī)范,無需外接規(guī)約轉(zhuǎn)換器,降低成本。
[0047]上述實施例為本發(fā)明較佳的實施方式,但本發(fā)明的實施方式并不受上述實施例的限制,其他的任何未背離本發(fā)明的精神實質(zhì)與原理下所作的改變、修飾、替代、組合、簡化,均應(yīng)為等效的置換方式,都包含在本發(fā)明的保護范圍之內(nèi)。
【主權(quán)項】
1.一種支持IEC61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng),其特征在于,所述片上系統(tǒng)集成數(shù)據(jù)采集接口、數(shù)據(jù)處理模塊、通訊接口、外設(shè)接口 ; 其中,所述數(shù)據(jù)采集接口包括模擬量采集口 ADC與數(shù)字量采集口 GP1,實現(xiàn)對數(shù)字量和模擬量的采集; 所述數(shù)據(jù)處理模塊是內(nèi)嵌ARM926的FPGA,實現(xiàn)所述片上系統(tǒng)數(shù)據(jù)流控制以及通訊規(guī)約轉(zhuǎn)換; 所述通訊接口包括集成在內(nèi)部的依次連接的表示層的AES高級加密模塊、數(shù)據(jù)鏈路層的MAC、物理層的PHY芯片以及以太網(wǎng)接口和光纖接口,進行數(shù)據(jù)的通訊傳輸; 所述外設(shè)接口包括1^奶、1(:、3?1,負(fù)責(zé)與外部設(shè)備進行通訊以及系統(tǒng)功能調(diào)試; 所述數(shù)據(jù)處理模塊分別與所述數(shù)據(jù)采集接口、通訊接口以及外設(shè)接口連接。2.根據(jù)權(quán)利要求1所述的一種支持IEC61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng),其特征在于,所述模擬量采集接口采用16位模數(shù)轉(zhuǎn)換器AD7656,支持6路模擬信號輸入;所述數(shù)字采集接口采用32位GP1 口。3.根據(jù)權(quán)利要求1所述的一種支持IEC61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng),其特征在于,所述模擬量采集接口采集的模擬量為變電站PT、CT二次側(cè)的電壓、電流信號,以及通過氣壓、風(fēng)速、風(fēng)向傳感器轉(zhuǎn)換的電信號,通過模擬信號輸入口進入AD7656芯片,轉(zhuǎn)換為片上系統(tǒng)可處理的數(shù)字信號。4.根據(jù)權(quán)利要求1所述的一種支持IEC61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng),其特征在于,所述數(shù)字采集接口采集的數(shù)字量為線路開關(guān)狀態(tài),與GP1 口連接,ARM芯片通過讀取GP1 口電平狀態(tài)即可獲得線路開關(guān)狀態(tài)。5.根據(jù)權(quán)利要求2所述的一種支持IEC61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng),其特征在于,所述模數(shù)轉(zhuǎn)換器AD7656的采樣頻率設(shè)置為:5k,32k,64k或96k,轉(zhuǎn)換精度為16位,其數(shù)據(jù)傳輸方式設(shè)置為MCU傳輸或DMA方式傳輸。6.根據(jù)權(quán)利要求1所述的一種支持IEC61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng),其特征在于,所述數(shù)據(jù)處理模塊為內(nèi)嵌32位的ARM926的FPGA,負(fù)責(zé)數(shù)據(jù)在采集接口、數(shù)據(jù)處理模塊、外設(shè)接口及通訊接口之間的傳輸,以及對所采集信號進行規(guī)約轉(zhuǎn)換,將數(shù)據(jù)打包成符合IEC61850協(xié)議,串口 103協(xié)議、以太網(wǎng)103協(xié)議的數(shù)據(jù)包,支持?jǐn)?shù)字變電站的通訊。7.根據(jù)權(quán)利要求1所述的一種支持IEC61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng),其特征在于,所述ARM926的FPGA的芯片程序在Kei 14開發(fā)環(huán)境下編寫,包括:AD采集轉(zhuǎn)換程序、規(guī)約轉(zhuǎn)換程序、以太網(wǎng)發(fā)送程序、串口發(fā)送程序,其中AD轉(zhuǎn)換支持MCU或DMA方式,規(guī)約轉(zhuǎn)換程序按照IEC61850-9-2標(biāo)準(zhǔn)進行開發(fā)。8.根據(jù)權(quán)利要求7所述的一種支持IEC61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng),其特征在于, 所述規(guī)約轉(zhuǎn)換程序?qū)崿F(xiàn)將數(shù)據(jù)轉(zhuǎn)換成符合IEC61850協(xié)議標(biāo)準(zhǔn)的數(shù)據(jù)包,電壓、電流量以SV報文形式進行打包,線路開關(guān)量以GOOSE報文的形式進行打包;同時根據(jù)以太網(wǎng)103協(xié)議,串口 103協(xié)議對數(shù)據(jù)包進行打包以供以太網(wǎng)、串口通訊。9.根據(jù)權(quán)利要求1所述的一種支持IEC61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng),其特征在于, 所述高級加密解密AES模塊用于對傳輸和接收數(shù)據(jù)進行加解密,保證通訊安全; 所述PHY芯片為DP83849芯片; 所述以太網(wǎng)接口為以太網(wǎng)通訊接口 RJ45-1OO,所述光纖接口為I OMbps/1 OOMbps的光纖通信接口 HFBR-5803,所述以太網(wǎng)接口和光纖接口實現(xiàn)與外部的數(shù)字化變電站主站的接收、解析設(shè)備進行通訊。10.根據(jù)權(quán)利要求1所述的一種支持IEC61850協(xié)議的電力系統(tǒng)數(shù)據(jù)采集與傳輸片上系統(tǒng),其特征在于, 所述UART接口支持RS232物理接口和/或RS485物理接口,所述SPI接口和IIC接口為擴展功能接口,三者均可作為通訊與功能調(diào)試接口。
【文檔編號】G08C23/06GK105869385SQ201610327007
【公開日】2016年8月17日
【申請日】2016年5月17日
【發(fā)明人】李夢詩, 謝昭群, 王穎凱, 夏候凱順, 吳青華
【申請人】華南理工大學(xué)