亚洲狠狠干,亚洲国产福利精品一区二区,国产八区,激情文学亚洲色图

一種基于pcie接口且可配置交換機(jī)的cpu板卡的制作方法

文檔序號(hào):6644435閱讀:1028來(lái)源:國(guó)知局
一種基于pcie接口且可配置交換機(jī)的cpu板卡的制作方法
【專(zhuān)利摘要】本實(shí)用新型公開(kāi)了一種基于PCIE接口且可配置交換機(jī)的CPU板卡,屬于CPU板卡,本實(shí)用新型要解決的技術(shù)問(wèn)題為:現(xiàn)有技術(shù)的CPU板卡并沒(méi)有模塊化的可配置交換機(jī)的CPU板卡。技術(shù)方案為:其結(jié)構(gòu)包括CPU、2個(gè)PHY芯片、Flash存儲(chǔ)器、RAM存儲(chǔ)器、JTAG接口、RTC、EEPROM、電源、時(shí)鐘芯片、金手指,CPU分別與2個(gè)PHY芯片、Flash存儲(chǔ)器、RAM存儲(chǔ)器、JTAG接口、RTC、EEPROM、電源、時(shí)鐘芯片互連,CPU通過(guò)MII分別連接到2個(gè)PHY芯片,2個(gè)PHY芯片經(jīng)過(guò)Transformer連接到金手指,CPU通過(guò)PCIE總線及UART總線連接到金手指。
【專(zhuān)利說(shuō)明】—種基于PCIE接口且可配置交換機(jī)的CPU板卡

【技術(shù)領(lǐng)域】
[0001 ] 本實(shí)用新型涉及一種CPU板卡,具體地說(shuō)是一種基于PCIE接口且可配置交換機(jī)的(PU板卡。

【背景技術(shù)】
[0002]中央處理器(CPU,英語(yǔ):Central Processing Unit),是電子計(jì)算機(jī)的主要設(shè)備之一,電腦中的核心配件。其功能主要是解釋計(jì)算機(jī)指令以及處理計(jì)算機(jī)軟件中的數(shù)據(jù)。電腦中所有操作都由CPU負(fù)責(zé)讀取指令,對(duì)指令譯碼并執(zhí)行指令的核心部件。
[0003]交換機(jī)(英文:Switch,意為“開(kāi)關(guān)”)是一種用于電信號(hào)轉(zhuǎn)發(fā)的網(wǎng)絡(luò)設(shè)備。它可以為接入交換機(jī)的任意兩個(gè)網(wǎng)絡(luò)節(jié)點(diǎn)提供獨(dú)享的電信號(hào)通路。
[0004]PCIE即PC1-Express,是最新的總線和接口標(biāo)準(zhǔn)。它的主要優(yōu)勢(shì)就是數(shù)據(jù)傳輸速率高,目前最高的16X 2.0版本可達(dá)到lOGB/s,而且還有相當(dāng)大的發(fā)展?jié)摿Α?br> [0005]計(jì)算機(jī)領(lǐng)域內(nèi),把主板與聲卡、顯卡等合稱(chēng)板卡?,F(xiàn)有技術(shù)的CPU板卡并沒(méi)有模塊化的可配置交換機(jī)的CPU板卡,使用相當(dāng)不方便。
實(shí)用新型內(nèi)容
[0006]本實(shí)用新型的技術(shù)任務(wù)是針對(duì)以上不足之處,提供一種標(biāo)準(zhǔn)化、模塊化且易于安裝交換機(jī)的一種基于PCIE接口且可配置交換機(jī)的CPU板卡。
[0007]本實(shí)用新型解決其技術(shù)問(wèn)題所采用的技術(shù)方案是:一種基于PCIE接口且可配置交換機(jī)的CPU板卡,包括CPU、2個(gè)PHY芯片、Flash存儲(chǔ)器、RAM存儲(chǔ)器、JTAG接口、RTC、EEPROM,電源、時(shí)鐘芯片、金手指,CPU分別與2個(gè)PHY芯片、Flash存儲(chǔ)器、RAM存儲(chǔ)器、JTAG接口、RTC、EEPR0M、電源、時(shí)鐘芯片互連,CPU通過(guò)MII分別連接到2個(gè)PHY芯片,2個(gè)PHY芯片經(jīng)過(guò)Transformer連接到金手指,CPU通過(guò)PCIE總線及UART總線連接到金手指。
[0008]CPU通過(guò)SGMII分別連接到2個(gè)PHY芯片。
[0009]Flash存儲(chǔ)器為2個(gè)128M的Flash存儲(chǔ)器,均與CPU互連。
[0010]RAM存儲(chǔ)器為2個(gè)256M的RAM存儲(chǔ)器,均與CPU互連。
[0011]CPU 通過(guò) I2C 總線與 RTC、EEPROM 互連。
[0012]名詞解析:
[0013]RTC的英文全稱(chēng)是Real-Time Clock,翻譯過(guò)來(lái)是實(shí)時(shí)時(shí)鐘芯片。RTC是CPU板卡上的晶振及相關(guān)電路組成的時(shí)鐘電路的生成脈沖,
[0014]EEPROM (Electrically Erasable Programmable ROM,電可擦除可編程只讀存儲(chǔ)器),是用戶(hù)可更改的只讀存儲(chǔ)器(R0M),其可通過(guò)高于普通電壓的作用來(lái)擦除和重編程。
[0015]I2C總線:英文全稱(chēng)Inter-1ntegrated Circuit,翻譯為集成電路總線,用于連接微CPU及其外圍芯片。
[0016]JTAG也是一種國(guó)際標(biāo)準(zhǔn)測(cè)試協(xié)議(IEEE 1149.1兼容),主要用于芯片內(nèi)部測(cè)試。標(biāo)準(zhǔn)的JTAG接口是4線:JTAG [ I ] TMS、TCK、TD1、TD0,分別為模式選擇、時(shí)鐘、數(shù)據(jù)輸入和數(shù)據(jù)輸出線。相關(guān)JTAG引腳的定義為:TCK為測(cè)試時(shí)鐘輸入;TDI為測(cè)試數(shù)據(jù)輸入,數(shù)據(jù)通過(guò)TDI引腳輸入JTAG接口 ;TDO為測(cè)試數(shù)據(jù)輸出,數(shù)據(jù)通過(guò)TDO引腳從JTAG接口輸出;TMS為測(cè)試模式選擇,TMS用來(lái)設(shè)置JTAG接口處于某種特定的測(cè)試模式;TRST為測(cè)試復(fù)位,輸入引腳,低電平有效。
[0017]Flash存儲(chǔ)器是存儲(chǔ)芯片的一種,通過(guò)特定的程序可以修改里面的數(shù)據(jù)。FLASH電子以及半導(dǎo)體領(lǐng)域內(nèi)往往表示Flash Memory的意思,即平時(shí)所說(shuō)的“閃存”,全名叫FlashEEPROM Memory。
[0018]RAM存儲(chǔ)器:英文全稱(chēng)random access memory,即隨機(jī)存儲(chǔ)器。存儲(chǔ)單元的內(nèi)容可按需隨意取出或存入,且存取的速度與存儲(chǔ)單元的位置無(wú)關(guān)的存儲(chǔ)器。這種存儲(chǔ)器在斷電時(shí)將丟失其存儲(chǔ)內(nèi)容,故主要用于存儲(chǔ)短時(shí)間使用的程序。
[0019]PHY芯片(Physical Layer芯片,即物理層芯片):指與外部信號(hào)接口的芯片。物理層為設(shè)備之間的數(shù)據(jù)通信提供傳輸媒體及互連設(shè)備,為數(shù)據(jù)傳輸提供可靠的環(huán)境。
[0020]金手指(connecting finger)是內(nèi)存條上與內(nèi)存插槽之間的連接部件,所有的信號(hào)都是通過(guò)金手指進(jìn)行傳送的。金手指由眾多金黃色的導(dǎo)電觸片組成,因其表面鍍金而且導(dǎo)電觸片排列如手指狀,所以稱(chēng)為“金手指”。金手指實(shí)際上是在覆銅板上通過(guò)特殊工藝再覆上一層金,因?yàn)榻鸬目寡趸詷O強(qiáng),而且傳導(dǎo)性也很強(qiáng)。
[0021]PCIE總線:是一種通用的總線規(guī)格,不只包括顯示接口,還囊括了 CPU、PC1、HDD、Network等多種應(yīng)用接口。
[0022]UART 總線:UART (Universal Asynchronous Receiver/Transmitter,通用異步接收/發(fā)送)作為異步串口通信協(xié)議的一種,工作原理是將傳輸數(shù)據(jù)的每個(gè)字符一位接一位地傳輸。
[0023]SGMI1: Serial Gigabit Media Independent Interface 的縮寫(xiě),即串行千兆位媒體獨(dú)立接口。
[0024]MII,或稱(chēng)為媒體獨(dú)立接口,它是IEEE-802.3定義的以太網(wǎng)行業(yè)標(biāo)準(zhǔn)。它包括一個(gè)數(shù)據(jù)接口,以及一個(gè)MAC和PHY之間的管理接口。數(shù)據(jù)接口包括分別用于發(fā)送器和接收器的兩條獨(dú)立信道。每條信道都有自己的數(shù)據(jù)、時(shí)鐘和控制信號(hào)。MII數(shù)據(jù)接口總共需要16個(gè)信號(hào)。管理接口是個(gè)雙信號(hào)接口:一個(gè)是時(shí)鐘信號(hào),另一個(gè)是數(shù)據(jù)信號(hào)。通過(guò)管理接口,上層能監(jiān)視和控制PHY。
[0025]Transformer:變壓器。
[0026]本實(shí)用新型的一種基于PCIE接口且可配置交換機(jī)的CPU板卡和現(xiàn)有技術(shù)相比,具有以下優(yōu)點(diǎn):
[0027]1、配置兩顆PHY芯片可以提供2個(gè)100M的網(wǎng)口,易于安裝交換機(jī);
[0028]2、2個(gè)128M的Flash存儲(chǔ)器及2個(gè)256M的RAM存儲(chǔ)器,為系統(tǒng)處理提供足夠的內(nèi)存;
[0029]3、還包括一組PCIE總線和UART總線,以此給用戶(hù)提供更多配置選擇;
[0030]4、不僅在成本和靈活性上具備優(yōu)勢(shì),而且可以在多個(gè)平臺(tái)使用,減少項(xiàng)目研發(fā)時(shí)間。

【專(zhuān)利附圖】

【附圖說(shuō)明】
[0031]下面結(jié)合附圖對(duì)本實(shí)用新型進(jìn)一步說(shuō)明。
[0032]附圖1為一種基于PCIE接口且可配置交換機(jī)的CPU板卡的結(jié)構(gòu)連接框圖。

【具體實(shí)施方式】
[0033]下面結(jié)合附圖和具體實(shí)施例對(duì)本實(shí)用新型作進(jìn)一步說(shuō)明。
[0034]實(shí)施例1:
[0035]本實(shí)用新型的一種基于PCIE接口且可配置交換機(jī)的CPU板卡,其結(jié)構(gòu)包括CPU、2個(gè)PHY芯片、Flash存儲(chǔ)器、RAM存儲(chǔ)器、JTAG接口、RTC、EEPROM、電源、時(shí)鐘芯片、金手指,CPU分別與2個(gè)PHY芯片、Flash存儲(chǔ)器、RAM存儲(chǔ)器、JTAG接口、RTC、EEPROM、電源、時(shí)鐘芯片互連,CPU通過(guò)MII分別連接到2個(gè)PHY芯片,2個(gè)PHY芯片經(jīng)過(guò)Transformer連接到金手指,CPU通過(guò)PCIE總線及UART總線連接到金手指。
[0036]實(shí)施例2:
[0037]本實(shí)用新型的一種基于PCIE接口且可配置交換機(jī)的CPU板卡,其結(jié)構(gòu)包括CPU、2個(gè)PHY芯片、Flash存儲(chǔ)器、RAM存儲(chǔ)器、JTAG接口、RTC、EEPROM、電源、時(shí)鐘芯片、金手指,CPU分別與2個(gè)PHY芯片、Flash存儲(chǔ)器、RAM存儲(chǔ)器、JTAG接口、RTC、EEPROM、電源、時(shí)鐘芯片互連,CPU通過(guò)MII分別連接到2個(gè)PHY芯片,2個(gè)PHY芯片經(jīng)過(guò)Transformer連接到金手指,CPU通過(guò)PCIE總線及UART總線連接到金手指。
[0038]CPU通過(guò)SGMII分別連接到2個(gè)PHY芯片。
[0039]Flash存儲(chǔ)器為2個(gè)128M的Flash存儲(chǔ)器,均與CPU互連。
[0040]RAM存儲(chǔ)器為2個(gè)256M的RAM存儲(chǔ)器,均與CPU互連。
[0041]CPU 通過(guò) I2C 總線與 RTC、EEPROM 互連。
[0042]通過(guò)上面【具體實(shí)施方式】,所述【技術(shù)領(lǐng)域】的技術(shù)人員可容易的實(shí)現(xiàn)本實(shí)用新型。但是應(yīng)當(dāng)理解,本實(shí)用新型并不限于上述的2種【具體實(shí)施方式】。在公開(kāi)的實(shí)施方式的基礎(chǔ)上,所述【技術(shù)領(lǐng)域】的技術(shù)人員可任意組合不同的技術(shù)特征,從而實(shí)現(xiàn)不同的技術(shù)方案。
【權(quán)利要求】
1.一種基于PCIE接口且可配置交換機(jī)的CPU板卡,其特征在于包括CPU、2個(gè)PHY芯片、Flash存儲(chǔ)器、RAM存儲(chǔ)器、JTAG接口、RTC、EEPROM、電源、時(shí)鐘芯片、金手指,CPU分別與2個(gè)PHY芯片、Flash存儲(chǔ)器、RAM存儲(chǔ)器、JTAG接口、RTC、EEPROM,電源、時(shí)鐘芯片互連,CPU通過(guò)MII分別連接到2個(gè)PHY芯片,2個(gè)PHY芯片經(jīng)過(guò)Transformer連接到金手指,CPU通過(guò)PCIE總線及UART總線連接到金手指。
2.根據(jù)權(quán)利要求1所述的一種基于PCIE接口且可配置交換機(jī)的CPU板卡,其特征在于CPU通過(guò)SGMII分別連接到2個(gè)PHY芯片。
3.根據(jù)權(quán)利要求1所述的一種基于PCIE接口且可配置交換機(jī)的CPU板卡,其特征在于Flash存儲(chǔ)器為2個(gè)128M的Flash存儲(chǔ)器,均與CPU互連。
4.根據(jù)權(quán)利要求1所述的一種基于PCIE接口且可配置交換機(jī)的CPU板卡,其特征在于RAM存儲(chǔ)器為2個(gè)256M的RAM存儲(chǔ)器,均與CPU互連。
5.根據(jù)權(quán)利要求1所述的一種基于PCIE接口且可配置交換機(jī)的CPU板卡,其特征在于CPU通過(guò)I2C總線與RTC、EEPROM互連。
【文檔編號(hào)】G06F13/38GK203930814SQ201420308871
【公開(kāi)日】2014年11月5日 申請(qǐng)日期:2014年6月11日 優(yōu)先權(quán)日:2014年6月11日
【發(fā)明者】貢維 申請(qǐng)人:浪潮電子信息產(chǎn)業(yè)股份有限公司
網(wǎng)友詢(xún)問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1