一種數(shù)字波束合成技術(shù)驗(yàn)證系統(tǒng)及數(shù)據(jù)處理方法
【專利摘要】本發(fā)明公開了一種數(shù)字波束合成技術(shù)驗(yàn)證系統(tǒng),包括主控計(jì)算模塊、轉(zhuǎn)儲(chǔ)控制模塊、高速存儲(chǔ)模塊、AD采集模塊和電源模塊,主控計(jì)算機(jī)模塊通過PCIe總線與轉(zhuǎn)儲(chǔ)控制模塊連接,高速存儲(chǔ)模塊、AD采集模塊和轉(zhuǎn)儲(chǔ)控制模塊通過板間高速總線互連;本發(fā)明方法:對(duì)外部模擬信號(hào)、觸發(fā)信號(hào)、外供時(shí)鐘輸入信號(hào)進(jìn)行同步采集;采用高速存儲(chǔ)技術(shù)對(duì)采集的數(shù)據(jù)進(jìn)行高速存儲(chǔ);用戶根據(jù)需要對(duì)存儲(chǔ)數(shù)據(jù)的回放處理和文件管理,進(jìn)行刪除,讀取和格式化操作;對(duì)數(shù)據(jù)編碼和實(shí)時(shí)糾錯(cuò)處理,采用BCH糾錯(cuò)編碼技術(shù)對(duì)在編程過程中出現(xiàn)的隨機(jī)性BIT錯(cuò)誤進(jìn)行糾錯(cuò)。本發(fā)明實(shí)現(xiàn)了多通道信號(hào)同步采集、存儲(chǔ)、回放和處理功能,應(yīng)用范圍廣泛,提高數(shù)據(jù)存儲(chǔ)和轉(zhuǎn)儲(chǔ)的可靠性和存儲(chǔ)速度。
【專利說明】一種數(shù)字波束合成技術(shù)驗(yàn)證系統(tǒng)及數(shù)據(jù)處理方法
【技術(shù)領(lǐng)域】
[0001] 本發(fā)明涉及一種數(shù)字波束合成技術(shù)驗(yàn)證系統(tǒng)及數(shù)據(jù)處理方法。
【背景技術(shù)】
[0002] 數(shù)字波束合成技術(shù)充分利用陣列天線所獲取的空間信息,通過信號(hào)處理技術(shù)使波 束獲得超分辨率和低副瓣的性能,實(shí)現(xiàn)了波束的掃描、目標(biāo)的跟蹤以及空間干擾信號(hào)的零 陷,因而數(shù)字波束形成技術(shù)在雷達(dá)信號(hào)處理、通信信號(hào)處理以及電子對(duì)抗系統(tǒng)中得到了廣 泛的應(yīng)用。數(shù)字波束形成是把陣列天線輸出的信號(hào)進(jìn)行AD采樣數(shù)字化后送到數(shù)字波束形 成器的處理單元,完成對(duì)各路信號(hào)的復(fù)加權(quán)處理,形成所需的波束信號(hào)。而數(shù)字波束形成最 重要的技術(shù)是采用多通道的同步采樣數(shù)據(jù),并輔以不同組的權(quán)系數(shù),實(shí)現(xiàn)空時(shí)信號(hào)處理,目 前的系統(tǒng)無法實(shí)現(xiàn)多通道信號(hào)同步采集等。
【發(fā)明內(nèi)容】
[0003] 本發(fā)明的目的在于克服現(xiàn)有技術(shù)的不足,提供一種數(shù)字波束合成技術(shù)驗(yàn)證系統(tǒng)及 數(shù)據(jù)處理方法,實(shí)現(xiàn)多通道信號(hào)同步采集、存儲(chǔ)、回放和處理功能,讓用戶可以隨意的實(shí)現(xiàn) 感興趣的數(shù)據(jù)錄取,然后通過PCIe等接口實(shí)現(xiàn)多通道數(shù)據(jù)轉(zhuǎn)儲(chǔ),實(shí)現(xiàn)干擾方向置零、干擾 信號(hào)提取、多波束覆蓋、單波束掃描等陣列信號(hào)處理,提高數(shù)據(jù)存儲(chǔ)和轉(zhuǎn)儲(chǔ)的可靠性和存儲(chǔ) 速度。
[0004] 本發(fā)明的目的是通過以下技術(shù)方案來實(shí)現(xiàn)的:一種數(shù)字波束合成技術(shù)驗(yàn)證系統(tǒng), 它包括主控計(jì)算模塊、轉(zhuǎn)儲(chǔ)控制模塊、高速存儲(chǔ)模塊、AD采集模塊和電源模塊,所述主控計(jì) 算機(jī)模塊通過PCIe總線與轉(zhuǎn)儲(chǔ)控制模塊連接,用于完成用戶的界面交互控制和對(duì)回放數(shù) 據(jù)的事后處理,將接收的用戶命令發(fā)送到轉(zhuǎn)儲(chǔ)控制模塊,所述高速存儲(chǔ)模塊、AD采集模塊 和轉(zhuǎn)儲(chǔ)控制模塊通過板間高速總線互連;所述轉(zhuǎn)儲(chǔ)控制模塊用于將接收主控計(jì)算模塊的命 令,并發(fā)送給其他模塊,實(shí)現(xiàn)主控模塊對(duì)其他模塊的控制和狀態(tài)反饋;所述AD采集模塊,用 于對(duì)模擬信號(hào)的采集;所述高速存儲(chǔ)模塊,用于對(duì)來自AD采樣模塊的高速數(shù)據(jù)的實(shí)時(shí)存儲(chǔ) 和對(duì)存儲(chǔ)的數(shù)據(jù)的進(jìn)行文件管理,實(shí)現(xiàn)對(duì)文件的檢索、回放、刪除和轉(zhuǎn)儲(chǔ);電源模塊用于提 供整機(jī)需要的電源。
[0005] 所述的主控計(jì)算模塊預(yù)裝Windows操作系統(tǒng)。
[0006] 所述的主控計(jì)算模塊還設(shè)置有千兆以太網(wǎng)接口和USB接口。
[0007] 所述轉(zhuǎn)儲(chǔ)控制模塊還設(shè)置有千兆以太網(wǎng)接口和光纖接口,連接外置存儲(chǔ)設(shè)備。
[0008] 所述板間高速總線由FPGA的GTX接口實(shí)現(xiàn),支持Auraro、PCIe、FC和RapidIO傳 輸協(xié)議。
[0009] 所述高速存儲(chǔ)模塊包括有8個(gè)存儲(chǔ)模塊,每個(gè)存儲(chǔ)模塊對(duì)應(yīng)2路AD采集數(shù)據(jù)。
[0010] 所述AD采集模塊接有SSMC接口,提供外部模擬信號(hào)輸入、觸發(fā)信號(hào)輸入、外供時(shí) 鐘輸入。
[0011] 所述電源模塊提供直流電源。
[0012] 所述AD采樣時(shí)鐘為多路采樣時(shí)鐘。
[0013] 一種數(shù)字波束合成技術(shù)驗(yàn)證系統(tǒng)數(shù)據(jù)處理方法,信號(hào)同步采集:用于對(duì)外部模擬 信號(hào)、觸發(fā)信號(hào)、外供時(shí)鐘輸入信號(hào)進(jìn)行采集,包括多通道采集同步和數(shù)據(jù)傳輸同步; 數(shù)據(jù)高速存儲(chǔ):用于采用高速存儲(chǔ)技術(shù)對(duì)采集的數(shù)據(jù)進(jìn)行高速存儲(chǔ); 數(shù)據(jù)存儲(chǔ)管理:包括對(duì)存儲(chǔ)數(shù)據(jù)的回放處理和文件管理,用戶根據(jù)需要,對(duì)存儲(chǔ)好的數(shù) 據(jù)進(jìn)行回放處理;文件管理包括對(duì)存儲(chǔ)的文件進(jìn)行刪除,讀取和格式化操作; 數(shù)據(jù)編碼和實(shí)時(shí)糾錯(cuò):用于數(shù)據(jù)的實(shí)時(shí)編碼和糾錯(cuò)處理。
[0014] 所述數(shù)據(jù)回放處理包括以下子步驟: 51、 接收數(shù)據(jù)回放命令; 52、 系統(tǒng)轉(zhuǎn)儲(chǔ)模塊通過GTX接口從存儲(chǔ)模塊中讀取數(shù)據(jù); 53、 將數(shù)據(jù)存儲(chǔ)到主控模塊本地硬盤中; 54、 數(shù)據(jù)回放和同步處理。
[0015] 所述的高速存儲(chǔ)技術(shù)包括多級(jí)流水線技術(shù)、雙頁(yè)編程技術(shù)和Interleaved編程技 術(shù)。
[0016] 所述多通道采集同步包括來自同一時(shí)鐘源的同步采樣時(shí)鐘和同一外部觸發(fā)源的 同步觸發(fā)信號(hào);所述數(shù)據(jù)傳輸同步包括芯片之間和模塊之間的數(shù)據(jù)傳輸,根據(jù)數(shù)據(jù)包頭里 的時(shí)間同步信息和幀編號(hào)信號(hào),實(shí)現(xiàn)芯片之間和模塊之間數(shù)據(jù)傳輸?shù)耐健?br>
[0017] 所述的數(shù)據(jù)編碼和實(shí)時(shí)糾錯(cuò)采用BCH糾錯(cuò)編碼技術(shù)對(duì)在編程過程中出現(xiàn)的隨機(jī) 性BIT錯(cuò)誤進(jìn)行糾錯(cuò),可以對(duì)1080個(gè)Byte實(shí)現(xiàn)32個(gè)BIT的糾錯(cuò)處理。所述的BCH糾錯(cuò)編 碼技術(shù)算法如下: BCH碼是糾正多個(gè)隨機(jī)錯(cuò)誤的循環(huán)碼,用有限域理論和生成多項(xiàng)式g(x)的根描述; 給定任一有限域GF (q)及其擴(kuò)域GF(cf),其中q是素?cái)?shù)或素?cái)?shù)的冪,m為某一正整數(shù); 若碼元取自GF(q)上的一循環(huán)碼,它的生成多項(xiàng)式g(x)的根集合R中含有以下S-I個(gè)連 續(xù)根,則由g(x)生成的循環(huán)碼稱為q進(jìn)制BCH碼;其中a EGF(Cf)是域中的n級(jí)元素, am〇+i ^GF 設(shè)Hii (x)和ei分別是am。+'元素的最小多項(xiàng)式和級(jí),則BCH碼的生成多項(xiàng)式和碼長(zhǎng)分別 是 g (X) = LCM{m0 (X),In1 (X),m2 (X),…,ms_2 (X)} 如果生成多項(xiàng)式g (X)的根中,有一個(gè)GF (qm)中的本原域元素,則n = qm_l,稱這種碼 長(zhǎng)n = qm_l的BCH碼為本原BCH碼;否則,稱為非本原BCH碼; 若碼元取自GF(2)中的二進(jìn)制BCH碼,由BCH碼的定義可知,對(duì)任一正整數(shù)m,可以構(gòu)造 出以下的二進(jìn)制碼; 取mQ = 1,S = 2t+l,又設(shè)a是GF(2m)的本原域元素,則由BCH碼的定義可知:若碼 以a,a2,…,a2t為根,則二進(jìn)制BCH碼的生成多項(xiàng)式 g (X) = LCM Im0 (X),In1 (X),m2 (X),…,m2t (X)} 式中,Hii(X)是Cii的最小多項(xiàng)式,則BCH碼一定能糾正t個(gè)錯(cuò)誤。
[0018] 本發(fā)明的有益效果是:本發(fā)明提供了一種數(shù)字波束合成技術(shù)驗(yàn)證系統(tǒng)及數(shù)據(jù)處理 方法,實(shí)現(xiàn)多通道信號(hào)同步采集、存儲(chǔ)、回放和處理功能,讓用戶可以隨意的實(shí)現(xiàn)感興趣的 數(shù)據(jù)錄取,然后通過PCIe等接口實(shí)現(xiàn)多通道數(shù)據(jù)轉(zhuǎn)儲(chǔ),實(shí)現(xiàn)干擾方向置零、干擾信號(hào)提取、 多波束覆蓋、單波束掃描等陣列信號(hào)處理,提高數(shù)據(jù)存儲(chǔ)和轉(zhuǎn)儲(chǔ)的可靠性和存儲(chǔ)速度。系統(tǒng) 選用高性能、大規(guī)模FPGA,DSP和高性能計(jì)算機(jī)板卡,并具備豐富的對(duì)外接口和高速數(shù)據(jù)傳 輸通道,性能高,應(yīng)用廣泛。
【專利附圖】
【附圖說明】
[0019] 圖1為本發(fā)明結(jié)構(gòu)框圖; 圖2為本發(fā)明流程圖; 圖3為本發(fā)明數(shù)據(jù)回放流程圖。
【具體實(shí)施方式】
[0020] 下面結(jié)合附圖進(jìn)一步詳細(xì)描述本發(fā)明的技術(shù)方案,但本發(fā)明的保護(hù)范圍不局限于 以下所述。
[0021] 如圖1所示,一種數(shù)字波束合成技術(shù)驗(yàn)證系統(tǒng),它包括主控計(jì)算模塊、轉(zhuǎn)儲(chǔ)控制模 塊、高速存儲(chǔ)模塊、AD采集模塊和電源模塊,所述主控計(jì)算機(jī)模塊通過PCIe總線與轉(zhuǎn)儲(chǔ)控 制模塊連接,用于完成用戶的界面交互控制和對(duì)回放數(shù)據(jù)的事后處理,主控計(jì)算模塊接收 到用戶命令后通過PCIe總線將命令發(fā)送到轉(zhuǎn)儲(chǔ)控制模塊;所述高速存儲(chǔ)模塊、AD采集模塊 和轉(zhuǎn)儲(chǔ)控制模塊通過板間高速總線互連。
[0022] 所述的主控計(jì)算模塊選用AD-Iink公司的標(biāo)準(zhǔn)CPCI的高性能工業(yè)計(jì)算機(jī)板卡 CPCI-6210,板載Intel Core i7處理器;集成16GB DDR3內(nèi)存,預(yù)裝Windows操作系統(tǒng),內(nèi) 置有回放的數(shù)據(jù)進(jìn)行處理和算法驗(yàn)證軟件。還具備PMC/XMC子卡擴(kuò)展插槽。
[0023] 所述轉(zhuǎn)儲(chǔ)控制模塊用于將來自主控模塊的PCIe的命令轉(zhuǎn)換為CAN總線發(fā)送到其 他模塊實(shí)現(xiàn)主控模塊對(duì)其他模塊的控制和狀態(tài)反饋。同時(shí)轉(zhuǎn)儲(chǔ)控制模塊還可以通過板間高 速總線接收來自存儲(chǔ)模塊的轉(zhuǎn)儲(chǔ)和回放數(shù)據(jù),通過PCIe總線回放到主控模塊。并提供千兆 以太網(wǎng)接口和光纖接口,支持?jǐn)?shù)據(jù)向外置存儲(chǔ)設(shè)備轉(zhuǎn)儲(chǔ)。同時(shí)將外部輸入的采樣時(shí)鐘功分 為多路,為AD采集模塊提供同步的采樣時(shí)鐘。
[0024] 所述AD采集模塊,用于對(duì)模擬信號(hào)的采集;所述AD采集模塊接有SSMC接口,提供 外部模擬信號(hào)輸入、觸發(fā)信號(hào)輸入、外供時(shí)鐘輸入。支持外供或內(nèi)部采樣時(shí)鐘,采樣率可以 由用戶通過監(jiān)控軟件進(jìn)行配置。支持由外部觸發(fā)信號(hào)控制采樣同步,實(shí)現(xiàn)16路AD對(duì)模擬 信號(hào)的同步采樣。同時(shí)AD采集模塊采用同步采集技術(shù),保證AD輸出數(shù)據(jù)通道一致性。AD 采集數(shù)據(jù)通過板間高速數(shù)據(jù)總線將轉(zhuǎn)換后的數(shù)據(jù)傳輸?shù)酱鎯?chǔ)模塊完成數(shù)據(jù)的實(shí)時(shí)存儲(chǔ)。
[0025] 所述高速存儲(chǔ)模塊包括有8個(gè)存儲(chǔ)模塊,通過板間高速數(shù)據(jù)總線接收來自AD模塊 的數(shù)據(jù),每個(gè)存儲(chǔ)模塊對(duì)應(yīng)2路AD采樣數(shù)據(jù),對(duì)高速數(shù)據(jù)進(jìn)行實(shí)時(shí)存儲(chǔ)。同時(shí)完成存儲(chǔ)的 數(shù)據(jù)的文件管理,實(shí)現(xiàn)對(duì)文件的檢索、回放、刪除和轉(zhuǎn)儲(chǔ)。
[0026] 電源模塊用于提供整機(jī)需要的電源,使用AC/DC電源模塊接收外部的220V交流電 源轉(zhuǎn)換為整機(jī)其他模塊需要的直流電源。
[0027] 如圖2所示,一種數(shù)字波束合成技術(shù)驗(yàn)證系統(tǒng)數(shù)據(jù)處理方法,信號(hào)同步采集:用于 對(duì)外部模擬信號(hào)、觸發(fā)信號(hào)、外供時(shí)鐘輸入信號(hào)進(jìn)行采集,包括多通道采集同步和數(shù)據(jù)傳輸 同步; 數(shù)據(jù)高速存儲(chǔ):用于采用高速存儲(chǔ)技術(shù)對(duì)采集的數(shù)據(jù)進(jìn)行高速存儲(chǔ); 數(shù)據(jù)存儲(chǔ)管理:包括對(duì)存儲(chǔ)數(shù)據(jù)的回放處理和文件管理,用戶根據(jù)需要,對(duì)存儲(chǔ)好的數(shù) 據(jù)進(jìn)行回放處理;文件管理包括對(duì)存儲(chǔ)的文件進(jìn)行刪除,讀取和格式化操作; 數(shù)據(jù)編碼和實(shí)時(shí)糾錯(cuò):用于數(shù)據(jù)的實(shí)時(shí)編碼和糾錯(cuò)處理。
[0028] 如圖3所示,所述數(shù)據(jù)回放處理包括以下子步驟: 51、 接收數(shù)據(jù)回放命令; 52、 系統(tǒng)轉(zhuǎn)儲(chǔ)模塊通過GTX接口從存儲(chǔ)模塊中讀取數(shù)據(jù); 53、 將數(shù)據(jù)存儲(chǔ)到主控模塊本地硬盤中; 54、 數(shù)據(jù)回放和同步處理。
[0029] 所述的高速存儲(chǔ)技術(shù)包括多級(jí)流水線技術(shù)、雙頁(yè)編程技術(shù)和Interleaved編程技 術(shù)。
[0030] 所述多通道采集同步包括來自同一時(shí)鐘源的同步采樣時(shí)鐘和同一外部觸發(fā)源的 同步觸發(fā)信號(hào);所述數(shù)據(jù)傳輸同步包括芯片之間和模塊之間的數(shù)據(jù)傳輸,根據(jù)數(shù)據(jù)包頭里 的時(shí)間同步信息和幀編號(hào)信號(hào),實(shí)現(xiàn)芯片之間和模塊之間數(shù)據(jù)傳輸?shù)耐健?br>
[0031] 所述的數(shù)據(jù)編碼和實(shí)時(shí)糾錯(cuò)采用BCH糾錯(cuò)編碼技術(shù)對(duì)在編程過程中出現(xiàn)的隨機(jī) 性BIT錯(cuò)誤進(jìn)行糾錯(cuò),可以對(duì)1080個(gè)Byte實(shí)現(xiàn)32個(gè)BIT的糾錯(cuò)處理。所述的BCH糾錯(cuò)編 碼技術(shù)算法如下: BCH碼是糾正多個(gè)隨機(jī)錯(cuò)誤的循環(huán)碼,用有限域理論和生成多項(xiàng)式g(x)的根描述; 給定任一有限域GF (q)及其擴(kuò)域GF(cf),其中q是素?cái)?shù)或素?cái)?shù)的冪,m為某一正整數(shù); 若碼元取自GF(q)上的一循環(huán)碼,它的生成多項(xiàng)式g(x)的根集合R中含有以下S-I個(gè)連 續(xù)根,則由g(x)生成的循環(huán)碼稱為q進(jìn)制BCH碼;其中a EGF(Cf)是域中的n級(jí)元素, ama+i ^GF 設(shè)Hii (x)和ei分別是。"元素的最小多項(xiàng)式和級(jí),則BCH碼的生成多項(xiàng)式和碼長(zhǎng)分別 是 g (X) = LCM{m0 (X),In1 (X),m2 (X),…,ms_2 (X)} 如果生成多項(xiàng)式g (X)的根中,有一個(gè)GF (qm)中的本原域元素,則n = qm_l,稱這種碼 長(zhǎng)n = qm_l的BCH碼為本原BCH碼;否則,稱為非本原BCH碼; 若碼元取自GF(2)中的二進(jìn)制BCH碼,由BCH碼的定義可知,對(duì)任一正整數(shù)m,可以構(gòu)造 出以下的二進(jìn)制碼; 取mQ = 1,S = 2t+l,又設(shè)a是GF(2m)的本原域元素,則由BCH碼的定義可知:若碼 以a,a2,…,a2t為根,則二進(jìn)制BCH碼的生成多項(xiàng)式 g (X) = LCM Im0 (X),In1 (X),m2 (X),…,m2t (X)} 式中,Hii(X)是Cii的最小多項(xiàng)式,則BCH碼一定能糾正t個(gè)錯(cuò)誤。
【權(quán)利要求】
1. 一種數(shù)字波束合成技術(shù)驗(yàn)證系統(tǒng),其特征在于:它包括主控計(jì)算模塊、轉(zhuǎn)儲(chǔ)控制模 塊、高速存儲(chǔ)模塊、AD采集模塊和電源模塊,所述主控計(jì)算機(jī)模塊通過PCIe總線與轉(zhuǎn)儲(chǔ)控 制模塊連接,用于完成用戶的界面交互控制和對(duì)回放數(shù)據(jù)的事后處理,將接收的用戶命令 發(fā)送到轉(zhuǎn)儲(chǔ)控制模塊,所述高速存儲(chǔ)模塊、AD采集模塊和轉(zhuǎn)儲(chǔ)控制模塊通過板間高速總線 互連;所述轉(zhuǎn)儲(chǔ)控制模塊用于將接收主控計(jì)算模塊的命令,并發(fā)送給其他模塊,實(shí)現(xiàn)主控模 塊對(duì)其他模塊的控制和狀態(tài)反饋;所述AD采集模塊,用于對(duì)模擬信號(hào)的采集;所述高速存 儲(chǔ)模塊,用于對(duì)來自AD采樣模塊的高速數(shù)據(jù)的實(shí)時(shí)存儲(chǔ)和對(duì)存儲(chǔ)的數(shù)據(jù)的進(jìn)行文件管理, 實(shí)現(xiàn)對(duì)文件的檢索、回放、刪除和轉(zhuǎn)儲(chǔ);電源模塊用于提供整機(jī)需要的電源。
2. 根據(jù)權(quán)利要求1所述的一種數(shù)字波束合成技術(shù)驗(yàn)證系統(tǒng),其特征在于:所述的主控 計(jì)算模塊還設(shè)置有千兆以太網(wǎng)接口和USB接口。
3. 根據(jù)權(quán)利要求1所述的一種數(shù)字波束合成技術(shù)驗(yàn)證系統(tǒng),其特征在于:所述轉(zhuǎn)儲(chǔ)控 制模塊還設(shè)置有千兆以太網(wǎng)接口和光纖接口,連接外置存儲(chǔ)設(shè)備;所述高速存儲(chǔ)模塊包括 有8個(gè)存儲(chǔ)模塊,每個(gè)存儲(chǔ)模塊對(duì)應(yīng)2路AD采集數(shù)據(jù)。
4. 根據(jù)權(quán)利要求1所述的一種數(shù)字波束合成技術(shù)驗(yàn)證系統(tǒng),其特征在于:所述板間高 速總線由FPGA的GTX接口實(shí)現(xiàn),支持Auraro、PCIe、FC和RapidIO傳輸協(xié)議。
5. 根據(jù)權(quán)利要求1所述的一種數(shù)字波束合成技術(shù)驗(yàn)證系統(tǒng),其特征在于:所述AD采集 模塊接有SSMC接口,提供外部模擬信號(hào)輸入、觸發(fā)信號(hào)輸入、外供時(shí)鐘輸入,所述AD采樣時(shí) 鐘為多路采樣時(shí)鐘。
6. -種數(shù)字波束合成技術(shù)驗(yàn)證系統(tǒng)數(shù)據(jù)處理方法,其特征在于:它包括 信號(hào)同步采集:用于對(duì)外部模擬信號(hào)、觸發(fā)信號(hào)、外供時(shí)鐘輸入信號(hào)進(jìn)行采集,包括多 通道采集同步和數(shù)據(jù)傳輸同步; 數(shù)據(jù)高速存儲(chǔ):用于采用高速存儲(chǔ)技術(shù)對(duì)采集的數(shù)據(jù)進(jìn)行高速存儲(chǔ); 數(shù)據(jù)存儲(chǔ)管理:包括對(duì)存儲(chǔ)數(shù)據(jù)的回放處理和文件管理,用戶根據(jù)需要,對(duì)存儲(chǔ)好的數(shù) 據(jù)進(jìn)行回放處理;文件管理包括對(duì)存儲(chǔ)的文件進(jìn)行刪除,讀取和格式化操作; 數(shù)據(jù)編碼和實(shí)時(shí)糾錯(cuò):用于數(shù)據(jù)的實(shí)時(shí)編碼和糾錯(cuò)處理。
7. 根據(jù)權(quán)利要求6所述的一種數(shù)字波束合成技術(shù)驗(yàn)證系統(tǒng)數(shù)據(jù)處理方法,其特征在 于:所述數(shù)據(jù)回放處理包括以下子步驟: 51、 接收數(shù)據(jù)回放命令; 52、 系統(tǒng)轉(zhuǎn)儲(chǔ)模塊通過GTX接口從存儲(chǔ)模塊中讀取數(shù)據(jù); 53、 將數(shù)據(jù)存儲(chǔ)到主控模塊本地硬盤中; 54、 數(shù)據(jù)回放和同步處理。
8. 根據(jù)權(quán)利要求6所述的一種數(shù)字波束合成技術(shù)驗(yàn)證系統(tǒng)數(shù)據(jù)處理方法,其特征在 于:所述的高速存儲(chǔ)技術(shù)包括多級(jí)流水線技術(shù)、雙頁(yè)編程技術(shù)和Interleaved編程技術(shù)。
9. 根據(jù)權(quán)利要求6所述的一種數(shù)字波束合成技術(shù)驗(yàn)證系統(tǒng)數(shù)據(jù)處理方法,其特征在 于:所述多通道采集同步包括來自同一時(shí)鐘源的同步采樣時(shí)鐘和同一外部觸發(fā)源的同步觸 發(fā)信號(hào);所述數(shù)據(jù)傳輸同步包括芯片之間和模塊之間的數(shù)據(jù)傳輸,根據(jù)數(shù)據(jù)包頭里的時(shí)間 同步信息和幀編號(hào)信號(hào),實(shí)現(xiàn)芯片之間和模塊之間數(shù)據(jù)傳輸?shù)耐健?br>
10. 根據(jù)權(quán)利要求6所述的所述的一種數(shù)字波束合成技術(shù)驗(yàn)證系統(tǒng)數(shù)據(jù)處理方法,其 特征在于:所述的數(shù)據(jù)編碼和實(shí)時(shí)糾錯(cuò)采用BCH糾錯(cuò)編碼技術(shù)對(duì)在編程過程中出現(xiàn)的隨機(jī) 性BIT錯(cuò)誤進(jìn)行糾錯(cuò),可以對(duì)1080個(gè)Byte實(shí)現(xiàn)32個(gè)BIT的糾錯(cuò)處理;所述的BCH糾錯(cuò)編 碼技術(shù)算法如下: BCH碼是糾正多個(gè)隨機(jī)錯(cuò)誤的循環(huán)碼,用有限域理論和生成多項(xiàng)式g(x)的根描述; 給定任一有限域GF (q)及其擴(kuò)域GF(cf),其中q是素?cái)?shù)或素?cái)?shù)的冪,m為某一正整數(shù); 若碼元取自GF(q)上的一循環(huán)碼,它的生成多項(xiàng)式g(x)的根集合R中含有以下S-I個(gè)連 續(xù)根,則由g(x)生成的循環(huán)碼稱為q進(jìn)制BCH碼;其中a EGF(Cf)是域中的n級(jí)元素, am〇H ^GF(qm); 設(shè)Hii (x)和ei分別是元素的最小多項(xiàng)式和級(jí),則BCH碼的生成多項(xiàng)式和碼長(zhǎng)分別 是 g(x) =LCMlm0(X) ,Iii1 (X),m2(x),...,ms_2(x)} 如果生成多項(xiàng)式g (x)的根中,有一個(gè)GF (qm)中的本原域元素,則n = qm_l,稱這種碼 長(zhǎng)n = qm_l的BCH碼為本原BCH碼;否則,稱為非本原BCH碼; 若碼元取自GF(2)中的二進(jìn)制BCH碼,由BCH碼的定義可知,對(duì)任一正整數(shù)m,可以構(gòu)造 出以下的二進(jìn)制碼; 取mQ = 1,S = 2t+l,又設(shè)a是GF(2m)的本原域元素,則由BCH碼的定義可知:若碼 以a, a2,…,a 2t為根,貝IJ二進(jìn)制BCH碼的生成多項(xiàng)式 g (X) = LCM Imtl (X),In1 (X),m2 (X),…,m2t (X)} 式中,Hii(X)是Cii的最小多項(xiàng)式,則BCH碼一定能糾正t個(gè)錯(cuò)誤。
【文檔編號(hào)】G06F19/00GK104331637SQ201410712921
【公開日】2015年2月4日 申請(qǐng)日期:2014年11月28日 優(yōu)先權(quán)日:2014年11月28日
【發(fā)明者】龍寧, 張星星 申請(qǐng)人:成都龍騰中遠(yuǎn)信息技術(shù)有限公司