一種基于運(yùn)放形式的低噪聲線(xiàn)性穩(wěn)壓電源的制作方法
【專(zhuān)利摘要】本實(shí)用新型公開(kāi)了一種基于運(yùn)放形式的低噪聲線(xiàn)性穩(wěn)壓電源,IC1為L(zhǎng)DO低壓差線(xiàn)性穩(wěn)壓器,固定穩(wěn)壓輸出5V;IC2為低噪聲運(yùn)算放大器;Q1為NPN半導(dǎo)體三極管;CE1和CE2為鉭電容;L1為磁珠電感;R1?R3為電阻;C1?C8為電容;VCC為外接電源輸入;VDC為穩(wěn)壓電源輸出;其中,所述C1、L1和C2組成前置輸入濾波電路,濾除紋波及提升抗干擾能力;C3、IC1、C4、C5和CE1組成基準(zhǔn)LDO電路,為IC2提供低噪聲基準(zhǔn)電壓;Q1、IC2、R1、C7、R2、C6組成線(xiàn)性調(diào)整電路;C8和CE2組成輸出濾波電路;使VDC輸出電壓滿(mǎn)足如下關(guān)系式:VDC=V0*(1+R2/R1),其中V0為L(zhǎng)DO輸出的基準(zhǔn)電壓值,當(dāng)R1=R2時(shí),VDC為2倍V0值。
【專(zhuān)利說(shuō)明】
一種基于運(yùn)放形式的低噪聲線(xiàn)性穩(wěn)壓電源
技術(shù)領(lǐng)域
[0001]本實(shí)用新型涉及穩(wěn)壓電源,特別涉及一種基于運(yùn)放形式的低噪聲線(xiàn)性穩(wěn)壓電源。
【背景技術(shù)】
[0002]低噪聲晶體振蕩器的設(shè)計(jì)除了要求晶體具有較高在線(xiàn)Q值、要有較好的級(jí)間匹配夕卜,還需要具有良好的電源噪聲。對(duì)于電源部分的處理,傳統(tǒng)的一般用穩(wěn)壓IC進(jìn)行穩(wěn)壓,相位噪聲一般;目前常用的是用低噪聲LDO器件穩(wěn)壓處理,比傳統(tǒng)的形式有較好的改善,但也有他的不足之處。1、LD0器件輸出一般為5V以下的低壓輸出,當(dāng)產(chǎn)品需要高輸出幅度時(shí),低穩(wěn)壓是不能有效解決的;2、LD0器件的低噪聲還得不到極致體現(xiàn),有待進(jìn)一步改進(jìn)。
【實(shí)用新型內(nèi)容】
[0003]針對(duì)上述不足,本實(shí)用新型的目的在于,提供一種基于運(yùn)放形式的低噪聲線(xiàn)性穩(wěn)壓電源;利用運(yùn)放提升LDO的穩(wěn)壓電壓;利用運(yùn)放、NPN調(diào)整管以及LDO組成線(xiàn)性電源電路利用于OCXO產(chǎn)品中,整體效果更佳。
[0004]本實(shí)用新型采用的技術(shù)方案為:一種基于運(yùn)放形式的低噪聲線(xiàn)性穩(wěn)壓電源,包括IC1、IC2、Q1、CE1、CE2、L1、R1、R2、R3、C1、C2、C3、C4、C5、C6、C7、C8、VCC及VDC,其特征在于,所述ICl為L(zhǎng)DO低壓差線(xiàn)性穩(wěn)壓器,固定穩(wěn)壓輸出5V;所述IC2為低噪聲運(yùn)算放大器;所述Ql為NPN半導(dǎo)體三極管;所述CE I和CE2為鉭電容;所述LI為磁珠電感;所述Rl、R2、R3為電阻;所述C1、C2、C3、C4、C5、C6、C7、C8為電容;所述VCC為外接電源輸入;所述VDC為穩(wěn)壓電源輸出;其中,所述(:1丄1和02組成前置輸入濾波電路,濾除紋波及提升抗干擾能力<3、1(:1、04工5和CE1組成基準(zhǔn)LD0電路,為IC2提供低噪聲基準(zhǔn)電壓;Q1、IC2、R1、C7、R2、C6組成線(xiàn)性調(diào)整電路;C8和CE2組成輸出濾波電路;使VDC輸出電壓滿(mǎn)足如下關(guān)系式:VDC=VO*(1+R2/R1),其中VO為L(zhǎng)DO輸出的基準(zhǔn)電壓值,當(dāng)R1=R2時(shí),VDC為2倍VO值。
[0005]進(jìn)一步,所述(:1丄1和02串聯(lián),(:1、02分別接地,(:1、1^之間與¥0:相連接,所述1^工2之間分別與Ql的C集電極、IC2的第5引腳、ICl的第I引腳、ICl的第3引腳以及C3相連接。
[0006]進(jìn)一步,所述C3接地,并與ICl的第I引腳、ICl的第3引腳相連接;所述C4接地,并與ICl的第4引腳相連接;所述C5接地,并與ICl的第5引腳相連接;所述CEl接地,并與ICl的第5引腳相連接。
[0007]進(jìn)一步,所述Ql的B基極與IC2的第I引腳相連接,E發(fā)射極與VDC相連接;所述Rl連接在IC2的第4引腳與VDC之間;所述C7連接在IC2的第4引腳與VDC之間;所述R2連接在IC2的第4引腳與接地之間;所述C6連接在IC2的第3引腳與接地之間。
[0008]進(jìn)一步,據(jù)權(quán)利要求4所述的基于運(yùn)放形式的低噪聲線(xiàn)性穩(wěn)壓電源,其特征在于,所述C8連接在UDC與接地之間,所述CE2連接在UDC與接地之間。
[0009]進(jìn)一步,所述R3連接在ICl的第5引腳與IC2的第3引腳之間。
[0010]本實(shí)用新型具有以下優(yōu)點(diǎn):1.解決LDO器件輸出電壓較低的不足之處;2.優(yōu)化處理LDO器件的低噪聲性能;3.有效解決LDO遠(yuǎn)端相位噪聲的性能。
[0011]下面結(jié)合【附圖說(shuō)明】與【具體實(shí)施方式】,對(duì)本實(shí)用新型作進(jìn)一步說(shuō)明。
【附圖說(shuō)明】
[0012]圖1為本實(shí)施例的電路圖。
【具體實(shí)施方式】
[0013]參見(jiàn)圖1,本實(shí)施例所提供的基于運(yùn)放形式的低噪聲線(xiàn)性穩(wěn)壓電源。其中,ICl為傳統(tǒng)的LDO器件(S卩LDO低壓差線(xiàn)性穩(wěn)壓器),固定穩(wěn)壓輸出5V;IC2為低噪聲運(yùn)放器件(即低噪聲運(yùn)算放大器);Ql為NPN半導(dǎo)體三極管器件(S卩NPN半導(dǎo)體三極管);CEl和CE2為鉭電容;LI為磁珠電感;R1-R3為電阻;C1-C8為電容;VCC為外接電源輸入;VDC為穩(wěn)壓電源輸出。Cl、LI和C2組成前置輸入濾波,濾除開(kāi)關(guān)電源中的紋波及提升電源的抗干擾能力;C3、IC1、C4、C5和CE1組成基準(zhǔn)LD0電路,為運(yùn)放IC2提供低噪聲基準(zhǔn)電壓;Q1、IC2、R1、C7、R2、C6組成線(xiàn)性調(diào)整電路;CS和CE2組成輸出濾波電路。其中,各電子元器件的具體連接關(guān)系,請(qǐng)參見(jiàn)附圖1,在此不做贅述。本領(lǐng)域技術(shù)人員,在上述描述與附圖的結(jié)合下,能夠清楚完整地還原本技術(shù)方案。
[0014]該電路的輸出電壓滿(mǎn)足如下關(guān)系式:
[0015]VDC=V0*(1+R2/R1)
[0016]其中VO為L(zhǎng)DO輸出的基準(zhǔn)電壓值。當(dāng)R1=R2時(shí),VDC為2倍VO值。
[0017]本實(shí)用新型并不限于上述實(shí)施方式,采用與本實(shí)用新型上述實(shí)施例相同或近似的技術(shù)特征,而得到的其他基于運(yùn)放形式的低噪聲線(xiàn)性穩(wěn)壓電源,均在本實(shí)用新型的保護(hù)范圍之內(nèi)。
【主權(quán)項(xiàng)】
1.一種基于運(yùn)放形式的低噪聲線(xiàn)性穩(wěn)壓電源,包括ICl、IC2、Q1、CE1、CE2、L1、R1、R2、1?3、(:1、02工3、04工5、06工7、08、¥0:及¥0(:,其特征在于,所述ICl為L(zhǎng)DO低壓差線(xiàn)性穩(wěn)壓器,固定穩(wěn)壓輸出5V;所述IC2為低噪聲運(yùn)算放大器;所述Ql為NPN半導(dǎo)體三極管;所述CEl和CE2為鉭電容;所述LI為磁珠電感;所述Rl、R2、R3為電阻;所述Cl、C2、C3、C4、C5、C6、C7、C8為電容;所述VCC為外接電源輸入;所述VDC為穩(wěn)壓電源輸出;其中,所述Cl、L1和C2組成前置輸入濾波電路,濾除紋波及提升抗干擾能力;C3、IC1、C4、C5和CE I組成基準(zhǔn)LDO電路,為IC2提供低噪聲基準(zhǔn)電壓;Q1、IC2、R1、C7、R2、C6組成線(xiàn)性調(diào)整電路;C8和CE2組成輸出濾波電路;使VDC輸出電壓滿(mǎn)足如下關(guān)系式:VDC=V0*(1+R2/R1),其中VO為L(zhǎng)DO輸出的基準(zhǔn)電壓值,當(dāng)Rl =R2時(shí),VDC為2倍VO值。2.根據(jù)權(quán)利要求1所述的基于運(yùn)放形式的低噪聲線(xiàn)性穩(wěn)壓電源,其特征在于,所述Cl、LI和C2串聯(lián),Cl、C2分別接地,Cl、L1之間與VCC相連接,所述L1、C2之間分別與Ql的C集電極、IC2的第5引腳、ICl的第I引腳、ICl的第3引腳以及C3相連接。3.根據(jù)權(quán)利要求2所述的基于運(yùn)放形式的低噪聲線(xiàn)性穩(wěn)壓電源,其特征在于,所述C3接地,并與ICl的第I引腳、ICl的第3引腳相連接;所述C4接地,并與ICl的第4引腳相連接;所述C5接地,并與ICl的第5引腳相連接;所述CEl接地,并與ICl的第5引腳相連接。4.根據(jù)權(quán)利要求3所述的基于運(yùn)放形式的低噪聲線(xiàn)性穩(wěn)壓電源,其特征在于,所述Ql的B基極與IC2的第I引腳相連接,E發(fā)射極與VDC相連接;所述Rl連接在IC2的第4引腳與VDC之間;所述C7連接在IC2的第4引腳與VDC之間;所述R2連接在IC2的第4引腳與接地之間;所述C6連接在IC2的第3引腳與接地之間。5.根據(jù)權(quán)利要求4所述的基于運(yùn)放形式的低噪聲線(xiàn)性穩(wěn)壓電源,其特征在于,所述CS連接在UDC與接地之間,所述CE2連接在UDC與接地之間。6.根據(jù)權(quán)利要求5所述的基于運(yùn)放形式的低噪聲線(xiàn)性穩(wěn)壓電源,其特征在于,所述R3連接在ICl的第5引腳與IC2的第3引腳之間。
【文檔編號(hào)】G05F1/56GK205608578SQ201620429017
【公開(kāi)日】2016年9月28日
【申請(qǐng)日】2016年5月11日
【發(fā)明人】饒棣, 王子勝, 馮振軍, 胡勇
【申請(qǐng)人】東莞市金振電子有限公司